0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

中天微發(fā)布支持RISC-V的第三代指令系統(tǒng)架構(gòu)處理器CK902

羅欣 ? 來源:半導(dǎo)體行業(yè)觀察 ? 作者:佚名 ? 2018-09-03 09:52 ? 次閱讀


2018年9月3日,杭州中天微系統(tǒng)有限公司(阿里巴巴全資收購)宣布正式推出支持RISC-V第三代指令系統(tǒng)架構(gòu)處理器CK902,可靈活配置TEE引擎,支持物聯(lián)網(wǎng)安全功能。中天微將以此為新的契機(jī),在RISC-V應(yīng)用領(lǐng)域中進(jìn)行全方位的系列化CPU布局與市場開發(fā)。

近年來國內(nèi)對支持RISC-V的CPU處理器一直處于摸索階段,行業(yè)內(nèi)外對RISC-V處理器的問世愈加期盼。在此時間節(jié)點上,中天微正式推出基于RISC-V的第三代C-SKY指令架構(gòu),同時發(fā)布第一個32位低功耗CK902處理器。并將針對不同的產(chǎn)品應(yīng)用場景,持續(xù)推出支持RISC-V的CPU IP系列,在豐富中天微的產(chǎn)品系列的同時也為行業(yè)內(nèi)客戶提供更多更靈活的CPU IP選擇。

中天微RISC-V處理器不僅能夠?qū)崿F(xiàn)芯片差異化、多樣化設(shè)計,同時秉持發(fā)展普惠性產(chǎn)品的路線,幫助客戶降低產(chǎn)品研發(fā)成本。對于熱切關(guān)注RISC-V架構(gòu)的發(fā)展、希望通過RISC-V架構(gòu)的處理器進(jìn)行產(chǎn)品設(shè)計的用戶,中天微RISC-V處理器將帶來重要的意義。

技術(shù)特征

RISC-V全兼容,RV32-ECM指令集;

16個32b GPR;

支持機(jī)器模式權(quán)限(machine only)

2級精簡流水線,IF/EX

哈佛總線架構(gòu);

耦合IP,包括計時器、矢量中斷控制器組件;

極簡調(diào)試模塊,支持片上硬件調(diào)試;

可配置指令cache;

可配置TEE引擎

技術(shù)優(yōu)勢

成熟的擴(kuò)展指令集

成熟精簡的架構(gòu)

支持TEE安全引擎

成熟穩(wěn)定的工具鏈及開發(fā)工具

軟件自主生態(tài)支持

強(qiáng)大的國內(nèi)自主研發(fā)團(tuán)隊

高效的技術(shù)支持服務(wù)

具有大規(guī)模量產(chǎn)經(jīng)驗

DesignKit SoC參考設(shè)計平臺

成熟可靠的仿真驗證環(huán)境

持續(xù)地深耕和演進(jìn)讓中天微擁有完整的低功耗高性能嵌入式CPU IP的一體化解決方案,作為國內(nèi)唯一一家實現(xiàn)大規(guī)模量產(chǎn)的CPU IP廠商,截至目前,基于C-SKY CPU IP核的SoC芯片累計出貨量已經(jīng)突破8億顆。此次發(fā)布的RISC-V處理器將滿足各領(lǐng)域客戶的不同設(shè)計需求,并將極大助力RISC-V開源生態(tài)建設(shè)。

同時中天微自主研發(fā)的第二代指令系統(tǒng)架構(gòu)也將持續(xù)更新迭代,協(xié)助客戶將產(chǎn)品更快速的推向市場,爭取贏得更多市場份額。中天微將攜手更多的行業(yè)客戶與合作伙伴共同發(fā)展RISC-V的技術(shù)、市場與生態(tài)聯(lián)盟,持續(xù)推動RISC-V在技術(shù)上的不斷演進(jìn),并以此對社區(qū)做出更大的貢獻(xiàn)。

本文來源:半導(dǎo)體行業(yè)觀察

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 處理器
    +關(guān)注

    關(guān)注

    68

    文章

    18926

    瀏覽量

    227219
  • RISC-V
    +關(guān)注

    關(guān)注

    44

    文章

    2141

    瀏覽量

    45708
收藏 人收藏

    評論

    相關(guān)推薦

    RISC-V指令集的特點總結(jié)

    實現(xiàn)的復(fù)雜性,提高處理器的執(zhí)行效率和易于優(yōu)化。 模塊化 定義:RISC-V 指令支持模塊化擴(kuò)展,允許開發(fā)者根據(jù)具體應(yīng)用需求添加或定制特定的指令
    發(fā)表于 08-30 22:05

    risc-v的發(fā)展歷史

    了基于RISC-V指令集的服務(wù)處理器,安謀科技也推出了RISC-V MCU等產(chǎn)品。 學(xué)術(shù)界與開源社區(qū):
    發(fā)表于 07-29 17:20

    為什么要有RISC-V

    RISC-V(“RISC five”)的目標(biāo)是成為一個通用的指令架構(gòu)(ISA):①、它要能適應(yīng)包括從最袖珍的嵌入式控制,到最快的高性能計
    發(fā)表于 07-27 15:05

    RISC-V的MCU與ARM對比

    或許可費(fèi)。這確保了ARM的穩(wěn)定性和可靠性,以及高質(zhì)量的技術(shù)支持和生態(tài)系統(tǒng)。 指令集與實現(xiàn) RISC-VRISC-V是一種模塊化的
    發(fā)表于 05-27 15:58

    AMD APU新命名規(guī)則:Strix Point將構(gòu)成第三代NPU處理器

    相較于之前的傳聞,新的命名方案主要變化在于把代表處理器世代的“1”調(diào)整為“3”,同時明確指出10核型號也屬于銳龍9級別的。自首次引入NPU的Phoenix Point處理器以來,Strix Point已成為第三代搭載NPU單元的
    的頭像 發(fā)表于 05-24 16:06 ?569次閱讀

    RISC--V架構(gòu)的特點

    。RISC-V 指令集完全開源,設(shè)計簡單,易于移植Unix系統(tǒng),模塊化設(shè)計,完整工具鏈,同時有大量的開源實現(xiàn)和流片案例,得到很多芯片公司的認(rèn)可。RISC-V
    發(fā)表于 05-24 08:01

    RISC-V有哪些優(yōu)點和缺點

    模塊化設(shè)計提高了RISC-V的適應(yīng)性和靈活性。 簡潔的指令集:RISC-V的設(shè)計簡潔,指令數(shù)量相對較少,這有助于提高處理器的執(zhí)行速度和降低功
    發(fā)表于 04-28 09:03

    RISC-V有哪些優(yōu)缺點?是堅持ARM方向還是投入risc-V的懷抱?

    。這種模塊化設(shè)計提高了RISC-V的適應(yīng)性和靈活性。 簡潔的指令集 :RISC-V的設(shè)計簡潔,指令數(shù)量相對較少,這有助于提高處理器的執(zhí)行速度
    發(fā)表于 04-28 08:51

    第三代“香山”RISC-V 開源高性能處理器核性能進(jìn)入全球第一梯隊

    中科院計算技術(shù)研究所、北京開源芯片研究院共同創(chuàng)新,成功推出第三代“香山”開源高性能RISC-V處理器核,這也是首個基于開源模式、采用敏捷開發(fā)方法、多方協(xié)作開發(fā)的處理器核,其性能表現(xiàn)躋身
    的頭像 發(fā)表于 04-25 15:37 ?1086次閱讀

    RISC-V 基礎(chǔ)學(xué)習(xí):RISC-V 基礎(chǔ)介紹

    縮寫 [###] 用于標(biāo)識處理器位寬,取值[32, 64,128],也就是處理器的寄存位寬 [abc...xyz] 標(biāo)識該處理器支持
    發(fā)表于 03-12 10:25

    芯來科技正式發(fā)布基于RISC-V處理器的HSM子系統(tǒng)解決方案

    本土RISC-V CPU IP領(lǐng)軍企業(yè)——芯來科技正式發(fā)布基于RISC-V處理器的HSM子系統(tǒng)解決方案,提供專業(yè)有效的信息安全保護(hù)以及加解密
    的頭像 發(fā)表于 03-11 11:01 ?1020次閱讀
    芯來科技正式<b class='flag-5'>發(fā)布</b>基于<b class='flag-5'>RISC-V</b><b class='flag-5'>處理器</b>的HSM子<b class='flag-5'>系統(tǒng)</b>解決方案

    RISC-V開放架構(gòu)設(shè)計之道|閱讀體驗】+ 閱讀深體驗

    本人沒有芯片設(shè)計,或者指令集方面較深的基礎(chǔ)知識,不過認(rèn)真看這本書也令我學(xué)到了不少。 書中一開始便提到RISC-V的目標(biāo)是稱為一款通用的指令架構(gòu):需要適合設(shè)計各種規(guī)模的
    發(fā)表于 03-05 22:01

    瑞薩推出首款基于RISC-V指令架構(gòu)處理器內(nèi)核

    嵌入式硬件專家瑞薩電子宣布推出首款基于免費(fèi)開放的 RISC-V 指令架構(gòu) (ISA) 的完全自主研發(fā)的處理器內(nèi)核。
    的頭像 發(fā)表于 12-01 17:28 ?1269次閱讀
    瑞薩推出首款基于<b class='flag-5'>RISC-V</b><b class='flag-5'>指令</b>集<b class='flag-5'>架構(gòu)</b>的<b class='flag-5'>處理器</b>內(nèi)核

    深入探索RISC-V處理器架構(gòu)背景 思爾芯助力“香山”不斷演進(jìn)

    近年來,基于RISC-V架構(gòu)處理器逐漸嶄露頭角,引起了業(yè)內(nèi)的廣泛關(guān)注。其中,由國人主導(dǎo)的“香山”RISC-V處理器備受關(guān)注。
    的頭像 發(fā)表于 10-25 09:20 ?846次閱讀

    讀《玄鐵RISC-V處理器入門與實戰(zhàn)》

    是由美國伯克利大學(xué)的 Krest 教授及其研究團(tuán)隊提出的,當(dāng)時提出的初衷是為了計算機(jī)/電子類方向的學(xué)生做課程實踐服務(wù)的。由于這是伯克利大學(xué)研究并流片的第五RISC架構(gòu)處理器,因此就命
    發(fā)表于 09-28 11:58