它是由常用的電路結(jié)構(gòu)所決定的,低電平時(shí)電路往往有較高電平時(shí)更低的環(huán)路阻抗,而低阻抗則意味著抗干擾能力更強(qiáng)。
結(jié)合實(shí)際講一個(gè)有用的例子來(lái)加深印象:
有的同學(xué)可能已經(jīng)學(xué)習(xí)了這樣的一條PCB布線(xiàn)規(guī)則-----在條件許可的情況下,高電平有效線(xiàn)要盡量縮短,低電平有效的線(xiàn)則盡量延長(zhǎng)----這一條規(guī)則的存在基礎(chǔ)就是基于低電平時(shí)環(huán)路阻抗比較低,抗干擾能力比較強(qiáng)才起來(lái)的。
如OC或OD電路要控制一個(gè)電平就是通過(guò)它這個(gè)開(kāi)關(guān)的通斷來(lái)實(shí)現(xiàn)的。
有在上拉電阻的情況下,開(kāi)關(guān)接通,得低電平;開(kāi)關(guān)切斷,得高電平。這樣,為了防止電路失控的情況下仍然是有效電平,那么當(dāng)然是低電平有效才更“保險(xiǎn)”了。結(jié)構(gòu)上,象OC電路那樣,由于集電極更難擊穿,所以,也更不容易損壞。
對(duì)于其它圖騰柱輸出的電路,雖然0和1都有同樣的風(fēng)險(xiǎn),但應(yīng)用中還是有人愿意加一個(gè)上拉電阻,以取得類(lèi)似OC或OD輸出的效果。至于為什么不采用下拉電阻而用上拉電阻,大家也可以分析一下。
另一個(gè)方面是OC或OD輸出的電路,使用上拉電阻后具有節(jié)能的效果。因?yàn)殛P(guān)斷后它是具有獲得高電平時(shí)的電流幾乎為0。
-
單片機(jī)
+關(guān)注
關(guān)注
6023文章
44376瀏覽量
628326 -
低電平
+關(guān)注
關(guān)注
1文章
108瀏覽量
13178
原文標(biāo)題:為什么單片機(jī)管腳設(shè)計(jì)成低電平才有效?
文章出處:【微信號(hào):mcu168,微信公眾號(hào):硬件攻城獅】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。
發(fā)布評(píng)論請(qǐng)先 登錄
相關(guān)推薦
評(píng)論