PCB設計方法與技巧,PCB Design Methods and Techniques
關鍵字:PCB設計方法,設計注意事項,蛇形走線,差分走線
1、如何選擇pcb板材?
選擇pcb板材必須在滿足設計需求和可量產(chǎn)性及成本中間取得平衡點。設計需求包含電氣和機構這兩部分。通常在設計非常高速的pcb板子(大于ghz的頻率)時這材質問題會比較重要。例如,現(xiàn)在常用的fr-4材質,在幾個ghz的頻率時的介質損(dielectric loss)會對信號衰減有很大的影響,可能就不合用。就電氣而言,要注意介電常數(shù)(dielectric constant)和介質損在所設計的頻率是否合用。
2、如何避免高頻干擾?
避免高頻干擾的基本思路是盡量降低高頻信號電磁場的干擾,也就是所謂的串擾(crosstalk)??捎美蟾咚傩盘柡?a href="http://ttokpm.com/analog/" target="_blank">模擬信號之間的距離,或加ground guard/shunt traces在模擬信號旁邊。還要注意數(shù)字地對模擬地的噪聲干擾。
3、在高速設計中,如何解決信號的完整性問題?
信號完整性基本上是阻抗匹配的問題。而影響阻抗匹配的因素有信號源的架構和輸出阻抗(output impedance),走線的特性阻抗,負載端的特性,走線的拓樸(topology)架構等。解決的方式是*端接(termination)與調(diào)整走線的拓樸。
4、差分布線方式是如何實現(xiàn)的?
差分對的布線有兩點要注意,一是兩條線的長度要盡量一樣長,另一是兩線的間距(此間距由差分阻抗決定)要一直保持不變,也就是要保持平行。平行的方式有兩種,一為兩條線走在同一走線層(side-by-side),一為兩條線走在上下相鄰兩層(over-under)。一般以前者side-by-side實現(xiàn)的方式較多。
5、對于只有一個輸出端的時鐘信號線,如何實現(xiàn)差分布線?
要用差分布線一定是信號源和接收端也都是差分信號才有意義。所以對只有一個輸出端的時鐘信號是無法使用差分布線的。
6、接收端差分線對之間可否加一匹配電阻?
接收端差分線對間的匹配電阻通常會加, 其值應等于差分阻抗的值。這樣信號品質會好些。
7、為何差分對的布線要*近且平行?
對差分對的布線方式應該要適當?shù)?近且平行。所謂適當?shù)?近是因為這間距會影響到差分阻抗(differential impedance)的值, 此值是設計差分對的重要參數(shù)。需要平行也是因為要保持差分阻抗的一致性。若兩線忽遠忽近, 差分阻抗就會不一致, 就會影響信號完整性(signal integrity)及時間延遲(timing delay)。
8、如何處理實際布線中的一些理論沖突的問題
1. 基本上, 將模/數(shù)地分割隔離是對的。 要注意的是信號走線盡量不要跨過有分割的地方(moat), 還有不要讓電源和信號的回流電流路徑(returning current path)變太大。
2. 晶振是模擬的正反饋振蕩電路, 要有穩(wěn)定的振蕩信號, 必須滿足loop gain與phase的規(guī)范, 而這模擬信號的振蕩規(guī)范很容易受到干擾, 即使加ground guard traces可能也無法完全隔離干擾。 而且離的太遠, 地平面上的噪聲也會影響正反饋振蕩電路。 所以, 一定要將晶振和芯片的距離進可能*近。
3. 確實高速布線與emi的要求有很多沖突。 但基本原則是因emi所加的電阻電容或ferrite bead, 不能造成信號的一些電氣特性不符合規(guī)范。 所以, 最好先用安排走線和pcb疊層的技巧來解決或減少emi的問題, 如高速信號走內(nèi)層。 最后才用電阻電容或ferrite bead的方式, 以降低對信號的傷害。
9、如何解決高速信號的手工布線和自動布線之間的矛盾?
現(xiàn)在較強的布線軟件的自動布線器大部分都有設定約束條件來控制繞線方式及過孔數(shù)目。 各家eda公司的繞線引擎能力和約束條件的設定項目有時相差甚遠。 例如, 是否有足夠的約束條件控制蛇行線(serpentine)蜿蜒的方式, 能否控制差分對的走線間距等。 這會影響到自動布線出來的走線方式是否能符合設計者的想法。 另外, 手動調(diào)整布線的難易也與繞線引擎的能力有絕對的關系。 例如, 走線的推擠能力, 過孔的推擠能力, 甚至走線對敷銅的推擠能力等等。 所以, 選擇一個繞線引擎能力強的布線器, 才是解決之道。
選擇pcb板材必須在滿足設計需求和可量產(chǎn)性及成本中間取得平衡點。設計需求包含電氣和機構這兩部分。通常在設計非常高速的pcb板子(大于ghz的頻率)時這材質問題會比較重要。例如,現(xiàn)在常用的fr-4材質,在幾個ghz的頻率時的介質損(dielectric loss)會對信號衰減有很大的影響,可能就不合用。就電氣而言,要注意介電常數(shù)(dielectric constant)和介質損在所設計的頻率是否合用。
2、如何避免高頻干擾?
避免高頻干擾的基本思路是盡量降低高頻信號電磁場的干擾,也就是所謂的串擾(crosstalk)??捎美蟾咚傩盘柡?a href="http://ttokpm.com/analog/" target="_blank">模擬信號之間的距離,或加ground guard/shunt traces在模擬信號旁邊。還要注意數(shù)字地對模擬地的噪聲干擾。
3、在高速設計中,如何解決信號的完整性問題?
信號完整性基本上是阻抗匹配的問題。而影響阻抗匹配的因素有信號源的架構和輸出阻抗(output impedance),走線的特性阻抗,負載端的特性,走線的拓樸(topology)架構等。解決的方式是*端接(termination)與調(diào)整走線的拓樸。
4、差分布線方式是如何實現(xiàn)的?
差分對的布線有兩點要注意,一是兩條線的長度要盡量一樣長,另一是兩線的間距(此間距由差分阻抗決定)要一直保持不變,也就是要保持平行。平行的方式有兩種,一為兩條線走在同一走線層(side-by-side),一為兩條線走在上下相鄰兩層(over-under)。一般以前者side-by-side實現(xiàn)的方式較多。
5、對于只有一個輸出端的時鐘信號線,如何實現(xiàn)差分布線?
要用差分布線一定是信號源和接收端也都是差分信號才有意義。所以對只有一個輸出端的時鐘信號是無法使用差分布線的。
6、接收端差分線對之間可否加一匹配電阻?
接收端差分線對間的匹配電阻通常會加, 其值應等于差分阻抗的值。這樣信號品質會好些。
7、為何差分對的布線要*近且平行?
對差分對的布線方式應該要適當?shù)?近且平行。所謂適當?shù)?近是因為這間距會影響到差分阻抗(differential impedance)的值, 此值是設計差分對的重要參數(shù)。需要平行也是因為要保持差分阻抗的一致性。若兩線忽遠忽近, 差分阻抗就會不一致, 就會影響信號完整性(signal integrity)及時間延遲(timing delay)。
8、如何處理實際布線中的一些理論沖突的問題
1. 基本上, 將模/數(shù)地分割隔離是對的。 要注意的是信號走線盡量不要跨過有分割的地方(moat), 還有不要讓電源和信號的回流電流路徑(returning current path)變太大。
2. 晶振是模擬的正反饋振蕩電路, 要有穩(wěn)定的振蕩信號, 必須滿足loop gain與phase的規(guī)范, 而這模擬信號的振蕩規(guī)范很容易受到干擾, 即使加ground guard traces可能也無法完全隔離干擾。 而且離的太遠, 地平面上的噪聲也會影響正反饋振蕩電路。 所以, 一定要將晶振和芯片的距離進可能*近。
3. 確實高速布線與emi的要求有很多沖突。 但基本原則是因emi所加的電阻電容或ferrite bead, 不能造成信號的一些電氣特性不符合規(guī)范。 所以, 最好先用安排走線和pcb疊層的技巧來解決或減少emi的問題, 如高速信號走內(nèi)層。 最后才用電阻電容或ferrite bead的方式, 以降低對信號的傷害。
9、如何解決高速信號的手工布線和自動布線之間的矛盾?
現(xiàn)在較強的布線軟件的自動布線器大部分都有設定約束條件來控制繞線方式及過孔數(shù)目。 各家eda公司的繞線引擎能力和約束條件的設定項目有時相差甚遠。 例如, 是否有足夠的約束條件控制蛇行線(serpentine)蜿蜒的方式, 能否控制差分對的走線間距等。 這會影響到自動布線出來的走線方式是否能符合設計者的想法。 另外, 手動調(diào)整布線的難易也與繞線引擎的能力有絕對的關系。 例如, 走線的推擠能力, 過孔的推擠能力, 甚至走線對敷銅的推擠能力等等。 所以, 選擇一個繞線引擎能力強的布線器, 才是解決之道。
下一頁
聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。
舉報投訴
發(fā)布評論請先 登錄
相關推薦
HDMI模塊的PCB設計
在前面各類設計的理論講解、設計實操講解、以及軟件操作的講解的過后,粉絲后臺反饋想結合前面三種類型進行整體學習—模塊設計,本期推出第一章HDMI模塊的PCB設計,后續(xù)會繼續(xù)更新各類模塊的PCB設計教學,以及PCB設計理論、設計技巧
專業(yè)PCB設計,高速PCB設計,PCB設計外包, PCB Layout,PCB Design,PCB畫板公司,PCB設計公司,迅安通科技公司介紹
專業(yè)PCB設計,高速PCB設計,PCB設計外包, PCB Layout,PCB Design,
發(fā)表于 10-13 15:48
pcb設計中如何設置坐標原點
在PCB設計中,坐標原點是一個非常重要的概念,它決定了PCB布局的起始位置和方向。 一、坐標原點的定義 坐標原點的概念 在PCB設計中,坐標原點是一個參考點,用于確定PCB布局的起始位
PCB設計與PCB制板的緊密關系
一站式PCBA智造廠家今天為大家講講PCB設計與PCB制板有什么關系?PCB設計與PCB制板的關系。PCB設計和制板是
PCB設計中的常見問題有哪些?
一站式PCBA智造廠家今天為大家講講PCB設計中的常見問題有哪些?PCB設計布局時容易出現(xiàn)的五大常見問題。在電子產(chǎn)品的開發(fā)過程中,PCB(Printed Circuit Board,印刷電路
多層pcb設計如何過孔的原理
一站式PCBA智造廠家今天為大家講講如何實現(xiàn)多層PCB的過孔?多層pcb設計過孔的方法。在現(xiàn)代電子行業(yè)中,多層PCB設計已經(jīng)成為常見且重要的技術。多層
什么是PCB扇孔,PCB設計中對PCB扇孔有哪些要求
一站式PCBA智造廠家今天為大家講講 PCB扇孔什么意思?PCB設計中對PCB扇孔的要求及注意事項。什么是PCB扇孔?PCB設計中對
PCB設計阻抗不連續(xù)的原因及解決方法
一站式PCBA智造廠家今天為大家講講如何解決pcb設計阻抗不連續(xù)的問題?解決PCB設計中的阻抗不連續(xù)的方法。當涉及到PCB(Printed Circuit Board)設計時,阻抗一直
PCB設計軟件有哪些 pcb設計軟件哪個好用
PCB是電子產(chǎn)品最重要的組成之一,PCB設計軟件在電子工程領域具有重要的作用。目前市面上有許多PCB設計軟件,下面將詳細介紹幾款常用的軟件并分析它們的特點和優(yōu)缺點。 Altium Designer
PCB設計成敗應該要注意的問題分享
在設計數(shù)據(jù)從原理圖階段轉移到PCB設計階段之后,進行PCB設計布局布線時,就需要提前定義好設計規(guī)則Design Rule。后續(xù)的整個PCB設計都需要遵守規(guī)則定義。包括基本的電氣規(guī)則(間
發(fā)表于 12-14 16:47
?291次閱讀
高速PCB設計中的射頻分析與處理方法
挑戰(zhàn)性的任務。本文將介紹高速PCB設計中常見的射頻電路類型,以及每一種的處理方法和注意事項。 1. 高速PCB設計中的射頻類型 高速PCB設計中的射頻電路通常包括以下幾種類型: 1.1
評論