0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

CMOS集成電路測(cè)試儀的測(cè)試原理及案例

電子設(shè)計(jì) ? 來源:陳翠 ? 2019-02-06 19:19 ? 次閱讀

電子技術(shù)的電控電路常采用CMOS邏輯控制系統(tǒng),通過多年的維修實(shí)踐,我們自行設(shè)計(jì)和安裝了簡(jiǎn)易集成邏輯門電路測(cè)試儀。只要掌握了各種邏輯門電路輸入和輸出的邏輯關(guān)系,通過該測(cè)試儀即可很快判斷集成電路的好壞。

一、測(cè)試儀電路構(gòu)成及原理

CMOS集成電路測(cè)試儀的測(cè)試原理及案例


1.電路構(gòu)成該測(cè)試儀電路由+12V直流電源、16只小型豆型開關(guān)、15只發(fā)光二極管、15只普通碳膜電阻(1kΩO.25W)和一個(gè)16腳的集成電路管座等組成。為了便于測(cè)試判斷和分析,對(duì)于14腳集成電路,開關(guān)K1和發(fā)光二極管D1對(duì)應(yīng)控制集成塊的①腳,開關(guān)K2和發(fā)光二極管D2對(duì)應(yīng)控制集成塊的②腳,依次類推,直到開關(guān)K13和發(fā)光二極管D13對(duì)應(yīng)控制集成塊的⑩腳,一般⑦腳接地。由K7控制選擇,K14必須合上控制⑩腳接+12V電源,對(duì)于測(cè)試14腳的集成電路管腳號(hào)見圖中內(nèi)部標(biāo)識(shí)。一定要與集成塊管腳對(duì)號(hào)插入。對(duì)于16腳集成電路,開關(guān)K1和發(fā)光二極管D1對(duì)應(yīng)控制集成塊的①腳,開關(guān)K2和發(fā)光二極管D2對(duì)應(yīng)控制集成塊的②腳,依次類推到第⑦腳(開關(guān)K7置于+12V電源位置),⑥腳接地,從開關(guān)K9'、K10'、K11'、K12'、K13'、K14'、K15'、K14分別控制⑨腳到⑩腳的輸入和控制發(fā)光二極管D9、D10'一直到D16'的指示,根據(jù)各種集成塊選擇接+12V電源。

2.基本測(cè)試原理集成邏輯門電路各個(gè)管腳輸入電平高或低可以由開關(guān)K來選擇,當(dāng)輸入為高電平時(shí),將對(duì)應(yīng)的開關(guān)合上;輸入電平為低時(shí)對(duì)應(yīng)的開關(guān)斷開,當(dāng)各組對(duì)應(yīng)的邏輯輸出電平為高電平時(shí)。對(duì)應(yīng)的發(fā)光二極管點(diǎn)亮:輸出電平為低時(shí),發(fā)光二極管不發(fā)光。通過不同輸入電平作用使輸出電平變化和實(shí)際邏輯運(yùn)算電平關(guān)系相對(duì)比,可以判定和分析其好壞。制作本測(cè)試器,有兩點(diǎn)要引起注意:(1)必須考慮集成電路的管腳第⑦腳與第⑧腳的接地轉(zhuǎn)換。(2)集成電路的最后腳⑩腳不一定接電源正端,需要增加開關(guān)K14隔離。如:CD1413的16腳就不接電源正端。

CMOS集成電路測(cè)試儀的測(cè)試原理及案例

二、測(cè)試舉例
將各型號(hào)的集成電路制作成卡片,根據(jù)卡片的對(duì)應(yīng)腳接通相應(yīng)的開關(guān)K,合上電源開關(guān)K0。

1.測(cè)CC4011時(shí)??ㄆ鐖D2測(cè)量時(shí)先將K14合上(加電源),K7置在接地位置。此被測(cè)集成電路為2輸入四與非門,將K1、K2開關(guān)接通,③腳輸出低電平。

D3不亮,D1、D2亮。如果Kl、K2斷開,則對(duì)應(yīng)的輸出端③腳輸出高電平,D3亮,D1,。D2不亮。只接通K1、K2一個(gè)時(shí),D1、D2有一個(gè)亮,③腳也輸出低電平,發(fā)光二極管D3也不亮。其他門測(cè)量也如此。不再敘述。。

2.測(cè)CC4001.卡片如圖3測(cè)量時(shí)先將K14合上加電源,K7置接地位置。當(dāng)K12、K13都未接通時(shí),對(duì)應(yīng)的輸出端⑩腳輸出高電平,D11亮,只要K12、K13一個(gè)合上,則11腳輸出低電平,D11不亮,K12、K13都合上,則11腳輸出低電平,D11不亮。其他門測(cè)量也如此。

3.測(cè)量CC4071卡片如圖4測(cè)量時(shí)先將K14合上(加電源).K7置接地位置。當(dāng)K12、K13都未接通時(shí),對(duì)應(yīng)的輸出端11腳輸出低電平,D11不亮,只要K12、K13合上一個(gè),D13,D12有一個(gè)對(duì)應(yīng)發(fā)光二極管亮,則11腳輸出高電平,D11亮,K12、K13都合上。D13、D12都亮,則⑩腳輸出高電平,D1l亮。其他門測(cè)量也如此。

4.測(cè)量CC4069卡片如圖5測(cè)量時(shí)先將K14合上(加電源),K7置接地位置。當(dāng)合上K1時(shí)。Dl發(fā)光二極管亮,②腳輸出低電平,D2不亮。當(dāng)斷開K1時(shí),②腳輸出高電平,D2亮。其他門測(cè)量也如此。

5.測(cè)CC4081.卡片如圖6此集成電路為2輸入四與門。

測(cè)量時(shí)先將K14合上加電源。K7置接地位置。將K1、K2開關(guān)接通,Dl、D2發(fā)光二管亮,輸出端③腳輸出高電平,發(fā)光二極管D3亮。

如果Kl、K2斷開,則③腳輸出低電平,D1不亮,只接通Kl、K2一個(gè)時(shí),Dl、D2有一個(gè)發(fā)光二極管亮,⑧腳也輸出低電平,Dl也不亮。其他門測(cè)量也如此。

CMOS集成電路測(cè)試儀的測(cè)試原理及案例

6.測(cè)CC4072.卡片如圖7.此集成電路為4輸入雙或門。

測(cè)量時(shí)先將K14合上(加電源).K7置接地位置。只要輸入端②、③、④、‘⑤有一腳是高電平(K2、K3、K4、K5腳有一個(gè)接通或全接通,D2、D3、D4、D5有一個(gè)發(fā)光二極管亮或全亮),①腳輸出高電平。

發(fā)光二極管Dl亮,K2、K3、K4、K5全斷開,①腳輸出低電平。Dl不亮。注:另一個(gè)或I-]測(cè)試也如此。

7.測(cè)CDl413,卡片如圖8CDl413為16腳集成電路,測(cè)量時(shí)先將K9'合上給集成塊供電(D9亮),Kl置于+12V電源位置(Dl亮),說明此路非門工作正常。用此方法可以依次測(cè)量其他6路非門是否正常。NEC公司生產(chǎn)的斗PC2002系列同CDl413功能作用和管腳排列完全一樣。

8.測(cè)/VICl4043卡片如圖9MCl4043為16腳集成電路(其第⑧腳直接接地),將K7由接地轉(zhuǎn)換為接高電平。將E⑤接高電平(D5亮),④腳輸入低電平(K4斷開),③腳輸入高電平(K3接通,D3亮),則②腳輸出低電平,D2不亮,④腳輸入高電平(K4接通,D4亮),③腳輸入低電平(K3斷開),則②腳輸出高電平,D2亮,④腳輸入高電平(K4接通,D4亮),③腳輸入高電平(K3接通,D3亮),則②腳輸出高電平,D2亮,其他門測(cè)量也如此。9.測(cè)量MC14066,卡片如圖10測(cè)量時(shí)先將K14合上(加電源),K7置接地位置。

將控制端⑤接高電平(K5接通),D5發(fā)光二極管亮,④腳接高電平(K4接通),D4亮,則③腳輸出高電平(D3亮)。

K4不接通,D4不亮,D3也不亮。將K3接通(D3亮),K4斷開,D4亮。③、④腳互為輸入、輸出端??刂贫薑5斷開,D5不亮,③、④腳不論哪一端加高電平,另一端都是低電平。

三、小結(jié)
本測(cè)試儀可測(cè)MC、CD、CC、HEF等系列集成電路。還有許多集成電路也可以在此測(cè)試儀上測(cè)試。如:CD4541、CD40175、CD4023、CD4025、CD4002、CD4012、CI)4073、CD4082、CD4013、4N25、2G03D等等。(注:CC、CD、MC、HEF等系列通用,可直接代換)。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 測(cè)試儀
    +關(guān)注

    關(guān)注

    6

    文章

    3671

    瀏覽量

    54700
  • CMOS集成電路
    +關(guān)注

    關(guān)注

    4

    文章

    41

    瀏覽量

    14241
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    中規(guī)模集成電路功能測(cè)試儀設(shè)計(jì)方案詳解

    集成電路測(cè)試技術(shù)隨著集成電路開發(fā)應(yīng)用的飛速發(fā)展而發(fā)展。集成電路測(cè)試儀也從最初測(cè)試小規(guī)模
    發(fā)表于 10-07 17:05 ?2334次閱讀
    中規(guī)模<b class='flag-5'>集成電路</b>功能<b class='flag-5'>測(cè)試儀</b>設(shè)計(jì)方案詳解

    實(shí)驗(yàn)室集成電路芯片測(cè)試儀 IC集成電路芯片測(cè)試儀

    芯片;5. 可測(cè)試AD/DA芯片,放大器,比較器,三極管,光耦等集成電路芯片;6. 驅(qū)動(dòng)程序支持win2000/ winxp/ win2003/win7;7. 測(cè)試儀軟硬件獨(dú)立設(shè)計(jì),芯片庫(kù)可在線實(shí)時(shí)更新, 簡(jiǎn)單易用;8.可根據(jù)用
    發(fā)表于 04-28 16:17

    集成電路測(cè)試儀有什么類別?

    隨著集成電路的逐漸開發(fā),集成電路測(cè)試儀從最開始的小規(guī)模集成電路逐漸發(fā)展到中規(guī)模、大規(guī)模甚至超大規(guī)模集成電路。
    發(fā)表于 08-21 07:25

    如何自制CMOS集成電路測(cè)試儀

      電子技術(shù)的電控電路常采用CMOS邏輯控制系統(tǒng),通過多年的維修實(shí)踐,我們自行設(shè)計(jì)和安裝了簡(jiǎn)易集成邏輯門電路測(cè)試儀。只要掌握了各種邏輯門
    發(fā)表于 05-07 06:04

    新型集成電路芯片測(cè)試儀

    新型集成電路芯片測(cè)試儀 摘要本系統(tǒng)以Winbond公司的W78E058B4DL單片機(jī)為控制核心,通過74系列芯片的引腳特性,來判斷芯片好壞和檢測(cè)芯片型號(hào)。系統(tǒng)由單片機(jī)
    發(fā)表于 03-30 15:15 ?112次下載

    CMOS電路邏輯測(cè)試儀電路

    CMOS電路邏輯測(cè)試儀電路
    發(fā)表于 02-25 18:14 ?709次閱讀
    <b class='flag-5'>CMOS</b><b class='flag-5'>電路</b>邏輯<b class='flag-5'>測(cè)試儀</b><b class='flag-5'>電路</b>圖

    集成電路的特性測(cè)試

    集成電路的特性測(cè)試 一、實(shí)驗(yàn)要求利用實(shí)驗(yàn)室提供的各種系列的芯片,通過芯片測(cè)試儀對(duì)其測(cè)試。二、實(shí)驗(yàn)?zāi)康?.學(xué)習(xí)使用
    發(fā)表于 09-24 10:52 ?1612次閱讀

    中規(guī)模集成電路功能測(cè)試儀的設(shè)計(jì)

    中規(guī)模集成電路功能測(cè)試儀的設(shè)計(jì) 設(shè)計(jì)了一款針對(duì)學(xué)校實(shí)驗(yàn)室常用的中規(guī)模集成電路芯片的功能測(cè)試儀測(cè)試儀的核心AT89C55單片機(jī)管理和控制整
    發(fā)表于 09-19 09:15 ?1068次閱讀
    中規(guī)模<b class='flag-5'>集成電路</b>功能<b class='flag-5'>測(cè)試儀</b>的設(shè)計(jì)

    單片集成電路電容測(cè)試儀

    單片集成電路電容測(cè)試儀 這個(gè)電路可用于匹配
    發(fā)表于 09-23 16:42 ?470次閱讀
    單片<b class='flag-5'>集成電路</b>電容<b class='flag-5'>測(cè)試儀</b>

    集成電路測(cè)試儀電源電路的仿真設(shè)計(jì)研究與應(yīng)用

    集成電路測(cè)試儀電源電路的仿真設(shè)計(jì)研究與應(yīng)用  0 引 言   集成電路測(cè)試儀可用來測(cè)量集成電路
    發(fā)表于 11-21 09:33 ?584次閱讀
    <b class='flag-5'>集成電路</b><b class='flag-5'>測(cè)試儀</b>電源<b class='flag-5'>電路</b>的仿真設(shè)計(jì)研究與應(yīng)用

    集成電路測(cè)試儀電源電路的仿真設(shè)計(jì)研究與應(yīng)用

    集成電路測(cè)試儀電源電路的仿真設(shè)計(jì)研究與應(yīng)用   0 引 言   集成電路測(cè)試儀可用來測(cè)量集成
    發(fā)表于 11-23 08:55 ?754次閱讀

    自制萬能集成電路測(cè)試儀

    自制 萬能集成電路測(cè)試儀 用51單片機(jī) 做的 可以支持74系列4000系列運(yùn)放系列和接口芯片靜態(tài)存儲(chǔ)器等芯片測(cè)試 目前支持400多個(gè)芯片.
    發(fā)表于 04-24 14:52 ?1502次下載
    自制萬能<b class='flag-5'>集成電路</b><b class='flag-5'>測(cè)試儀</b>

    數(shù)字集成電路參數(shù)測(cè)試儀的設(shè)計(jì)

    以AT89C51單片機(jī)為核心設(shè)計(jì)了一種簡(jiǎn)易數(shù)字集成電路參數(shù)的測(cè)試儀器。測(cè)試儀采用多值參數(shù)比較法,利用單片機(jī)的數(shù)學(xué)運(yùn)算和控制功能,對(duì)數(shù)字IC進(jìn)行功能測(cè)試,同時(shí)完成各項(xiàng)直流參數(shù)
    發(fā)表于 03-29 11:01 ?11次下載

    集成電路測(cè)試儀器有哪些_集成電路測(cè)試儀組成結(jié)構(gòu)介紹

    本文以集成電路測(cè)試儀為中心、主要介紹了什么是集成電路測(cè)試儀、集成電路測(cè)試儀有哪些種類、
    發(fā)表于 12-20 11:33 ?1.4w次閱讀

    基于八位單片機(jī)89C55芯片實(shí)現(xiàn)特定集成電路測(cè)試儀的設(shè)計(jì)

    集成電路測(cè)試技術(shù)隨著集成電路開發(fā)應(yīng)用的飛速發(fā)展而發(fā)展。集成電路測(cè)試儀也從最初測(cè)試小規(guī)模
    發(fā)表于 08-24 16:05 ?2237次閱讀
    基于八位單片機(jī)89C55芯片實(shí)現(xiàn)特定<b class='flag-5'>集成電路</b><b class='flag-5'>測(cè)試儀</b>的設(shè)計(jì)