0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

一種基于PCB的抑制電磁干擾設(shè)計(jì)方案

電子設(shè)計(jì) ? 作者:工程師之余 ? 2018-10-14 11:39 ? 次閱讀

印制板的設(shè)計(jì)是制作電子產(chǎn)品的重要一環(huán),隨著電子技術(shù)的飛速發(fā)展,PCB的密度越來(lái)越高,PCB設(shè)計(jì)的好壞對(duì)抗干擾能力影響很大。如果設(shè)計(jì)不合理會(huì)產(chǎn)生電磁干擾,使電路性能受到影響,甚至無(wú)法正常工作。

一、電磁干擾主要有

1、平行導(dǎo)線之間存在電感效應(yīng),電阻效應(yīng),電導(dǎo)效應(yīng),互感效應(yīng)。一根導(dǎo)線上的變化電流必然影響另一根導(dǎo)線,從而產(chǎn)生干擾。

2、印制板上的印制導(dǎo)線,板外連接導(dǎo)線甚至元器件引線都可能成為發(fā)射或接收干擾信號(hào)天線。這在高頻電路的印制板設(shè)計(jì)中尤其不可忽視。

3、電路中磁性元件,如揚(yáng)聲器、電磁鐵、永磁表頭等產(chǎn)生的恒定磁場(chǎng)以及變壓器、繼電器等產(chǎn)生的突變磁場(chǎng),對(duì)印制板也會(huì)產(chǎn)生影響。

二、抑制電磁干擾的方法

電磁干擾無(wú)法完全避免,但在設(shè)計(jì)印制板時(shí)可采取一些措施設(shè)法抑制干擾強(qiáng)度,提高單元電路本身的抗干擾能力,避免或減少干擾。

1、容易受干擾的導(dǎo)線布設(shè)要點(diǎn)

通常低電平、高阻抗端導(dǎo)線容易受干擾,布線時(shí)應(yīng)越短越好:輸入、輸出端用的導(dǎo)線應(yīng)盡量避免相鄰平行,最好加線間地線,以免發(fā)生反饋耦合。平行線效應(yīng)與長(zhǎng)度成正比,按信號(hào)去向順序布線,忌迂回穿插。遠(yuǎn)離干擾源,盡量遠(yuǎn)離電源線,高電平導(dǎo)線:實(shí)在躲不開(kāi)干擾源時(shí),不能與之平行走線,雙面板交又通過(guò),單面板飛線過(guò)渡。如圖1所示。

一種基于PCB的抑制電磁干擾設(shè)計(jì)方案

2、避免導(dǎo)線成環(huán)

印制板上環(huán)形導(dǎo)線相當(dāng)于單匝線圈或環(huán)形天線,使電感效應(yīng)和天線效應(yīng)增強(qiáng)。布線時(shí)盡可能避免成環(huán)型面積。如圖2所示。

一種基于PCB的抑制電磁干擾設(shè)計(jì)方案

3、反饋布線要點(diǎn)

反饋元件和導(dǎo)線連接輸入和輸出,布線不當(dāng)容易引入干擾。

如圖3所示放大電路,由于反饋導(dǎo)線越過(guò)放大器基極電阻??赡墚a(chǎn)生寄生耦合,影響電路工作。圖4所示電路的布設(shè)將反饋元件置于中間,輸出導(dǎo)線遠(yuǎn)離前級(jí)元件,避免干擾。

一種基于PCB的抑制電磁干擾設(shè)計(jì)方案

4.設(shè)置屏蔽地線

印制板內(nèi)設(shè)置屏蔽地線有以下幾種形式:

(1)大面積屏蔽地線

如圖5所示,屏蔽地線不能作信號(hào)地線,只能作屏蔽用。

(2)專置地線環(huán)

如圖6所示,環(huán)繞在輸入信號(hào)線布設(shè)地線,避免輸入線受干擾。這種屏蔽地線可以單側(cè)、雙側(cè),也可在另一層。

一種基于PCB的抑制電磁干擾設(shè)計(jì)方案

(3)屏蔽線

高頻電路中,印制導(dǎo)線分布參數(shù)對(duì)信號(hào)影響大,且不容易進(jìn)行阻抗匹配,可局部使用專用屏蔽線連接,如圖7所示。

電容引線不能太長(zhǎng),尤其是高頻旁路電容不能有引線。此外,還應(yīng)注意:

(1)在印制板中有接觸器、繼電器、按鈕等元件時(shí),操作時(shí)均會(huì)產(chǎn)生較大火花放電,必須采用RC電路來(lái)吸收放電電流。一般R取1~2K,C取2.2~4.7μ F。

(2)CMOS電路的輸入阻抗很高,且易受感應(yīng),因此在使用時(shí)對(duì)不用端要接地或接正電源。

印制線路板是電子產(chǎn)品最基本的部件,印制線路板的干擾抑制是一個(gè)技巧性很強(qiáng)的工作,同時(shí),也需要大量的經(jīng)驗(yàn)積累。只要我們?cè)谠O(shè)計(jì)中遵循一些規(guī)則,注意經(jīng)驗(yàn)和技術(shù)的積累和總結(jié),一定能設(shè)計(jì)出性能優(yōu)良的PCB板。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4295

    文章

    22776

    瀏覽量

    393243
  • 揚(yáng)聲器
    +關(guān)注

    關(guān)注

    29

    文章

    1261

    瀏覽量

    61938
  • 電磁鐵
    +關(guān)注

    關(guān)注

    2

    文章

    164

    瀏覽量

    14741
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    如何抑制電磁干擾

    如何抑制電磁干擾PCB是産生電磁干擾(EMI)的源頭,所以
    發(fā)表于 03-13 11:35

    如何有效抑制模塊電源的電磁干擾

    電感;(6) PCB板布局和走線不合理從而產(chǎn)生的回路干擾。三、抑制電磁干擾的對(duì)策人們總是想方設(shè)法地將電磁
    發(fā)表于 08-09 15:50

    PCB設(shè)計(jì)之抑制電磁干擾的措施

      電磁干擾是由電磁效應(yīng)而造成的干擾,由于PCB上的元器件及布線越來(lái)越密集,如果設(shè)計(jì)不當(dāng)就會(huì)產(chǎn)生電磁
    發(fā)表于 08-31 11:09

    抑制電源模塊電磁干擾的幾點(diǎn)對(duì)策

    電感; (6) PCB板布局和走線不合理從而產(chǎn)生的回路干擾。 三、抑制電磁干擾的對(duì)策 人們總是想方設(shè)法地將
    發(fā)表于 10-09 14:41

    PCB設(shè)計(jì)中的電磁干擾問(wèn)題,如何抑制干擾

    PCB設(shè)計(jì)中的電磁干擾問(wèn)題PCB干擾抑制步驟
    發(fā)表于 04-25 06:51

    一種PCB遠(yuǎn)程故障診斷系統(tǒng)的設(shè)計(jì)方案

    PCB遠(yuǎn)程故障診斷系統(tǒng)有什么優(yōu)點(diǎn)?求一種PCB遠(yuǎn)程故障診斷系統(tǒng)的設(shè)計(jì)方案
    發(fā)表于 04-26 06:23

    電磁和空間的干擾抑制

    電磁和空間的干擾抑制:電磁和空間的干擾抑制內(nèi)容有導(dǎo)線的寄生耦合與
    發(fā)表于 09-30 12:29 ?0次下載

    一種新型功率變換器的電磁干擾分析及抑制

    本文詳細(xì)地分析了一種新型功率變換器的電磁干擾干擾源、耦合路徑以及敏感電路,并在分析干擾產(chǎn)生與耦合機(jī)理的基礎(chǔ)上,提出了相應(yīng)的
    發(fā)表于 03-02 16:32 ?14次下載

    PCB高級(jí)設(shè)計(jì)之電磁干擾抑制的探討

      電磁干擾是由電磁效應(yīng)而造成的干擾,由于PCB上的元器件及布線越來(lái)越密集,如果設(shè)計(jì)不當(dāng)就會(huì)產(chǎn)生電磁
    發(fā)表于 10-22 15:37 ?487次閱讀

    汽車電磁噪聲抑制干擾電波的設(shè)計(jì)

    般來(lái)說(shuō)電磁噪聲是難以消除的,但可采取各種措施,把電磁噪聲抑制到不致產(chǎn)生電磁干擾的程度。通常單用
    發(fā)表于 05-30 15:56 ?1719次閱讀

    基于一種醫(yī)療設(shè)備的電磁干擾屏蔽屏蔽設(shè)計(jì)方案解析

    電磁干擾(EMI)是電磁兼容的個(gè)分支,它是指研究和抑制噪聲信號(hào)的干擾,使其不影響電路的正常功能
    發(fā)表于 04-20 16:49 ?1238次閱讀

    PCB設(shè)計(jì)方案中存有的干擾信號(hào)

    處理PCB設(shè)計(jì)方案中的電磁感應(yīng)兼容問(wèn)題由積極減少和普攻賠償二方式,因此務(wù)必對(duì)干擾信號(hào)的干擾源和散播方式開(kāi)展剖析。
    發(fā)表于 05-11 11:12 ?1118次閱讀

    汽車電磁噪聲抑制干擾電波的設(shè)計(jì)

    般來(lái)說(shuō)電磁噪聲是難以消除的,但可采取各種措施,把電磁噪聲抑制到不致產(chǎn)生電磁干擾的程度。通常單用
    發(fā)表于 01-08 10:29 ?2次下載

    抑制電磁干擾的重要手段——屏蔽!

    屏蔽是利用屏蔽體來(lái)阻擋或減小電磁能傳輸?shù)?b class='flag-5'>一種技術(shù),是抑制電磁干擾的重要手段之。對(duì)于大部分設(shè)備的
    發(fā)表于 02-09 10:58 ?14次下載
    <b class='flag-5'>抑制</b><b class='flag-5'>電磁</b><b class='flag-5'>干擾</b>的重要手段——屏蔽!

    抑制電磁干擾的六常用方法

    故障或者損壞。因此,抑制電磁干擾是電子設(shè)計(jì)中非常重要的個(gè)方面。本文將介紹六常用的抑制
    的頭像 發(fā)表于 09-18 14:14 ?2.7w次閱讀