0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

基于FPGA的ADS8341控制器設計

電子工程師 ? 來源:未知 ? 作者:李倩 ? 2018-10-26 14:50 ? 次閱讀

0 引言

在現(xiàn)代電子技術應用領域,A/D轉換器模擬信號轉換數(shù)字信號的中介,數(shù)據(jù)采集系統(tǒng)中,一般由單片機或其他微控制器高精度A/D轉換器進行控制,通常采用軟件模擬A/D轉換器時序的方法,增加了CPU的負擔,降低了CPU的工作效率,現(xiàn)場可編程門陣列FPGA(Field Programmable GateArray)的高集成度和高速特性,使之相對于單片機和微控制器更適合用于高速A/D器件的采樣控制。

另外,在電磁干擾較大的環(huán)境中,單片機會出現(xiàn)程序跑飛的問題,在利用看門狗復位的過程中,對采集的數(shù)據(jù)流而言,會存在數(shù)據(jù)的丟失問題。相對的,觸發(fā)沿或電平控制的FPGA,通過設計可靠的驅動,系統(tǒng)采集數(shù)據(jù)更為可靠。 本文是以一個3通道低頻小型數(shù)據(jù)記錄儀為研究背景,設計了以Actel公司FPGA為控制器的系統(tǒng),對串行輸出A/D轉換器ADS8341進行控制,提高了系統(tǒng)集成度和穩(wěn)定性。

1 ADS8341功能介紹

ADS8341是Burr Brown公司推出的一款低功耗,高性能的4通道,16位A/D轉換器,其串行接口降低了系統(tǒng)開發(fā)的成本,SSOP-16的小體積封裝適合微型設備使用。1.1 ADS8341的功能CH0~CH3:4個通道為模擬輸入端,可以設置為單通道輸入方式,也可以構成CH0-CH1,CH2-CH3,兩組差分輸入。

ADS8341的控制字為8位,S為起始標志位,A2,A1,A0控制通道選擇,可以提供單通道或差分輸入方式不同通道選擇。*****高電平為單通道輸入方式,PD1,PD0為電源控制模式位,若為“11”,電源始終處于開啟模式。ADS8341轉換的基本時序如圖1所示。

由圖1可以看出,ADS8341完成一次轉換需要24個DCLK時鐘,其中在前8個時鐘的上升沿,DIN控制字輸入,控制字輸入完成后,在DCLK的上升沿時刻,BUSY信號輸出一個高電平,在這個時鐘的下降沿,轉換數(shù)據(jù)按位輸出。經(jīng)過一次完整的轉換后,在第25個時鐘上升沿,DIN可以再次輸入控制字高位,保證了當DCLK外部時鐘取得最高頻率2.4 MHz時,A/D轉換器的頻率達到最高100 ksa/s。

2 基于FPGA的ADS8341控制器設計

本記錄儀系統(tǒng)記錄采集信號的頻率范圍500Hz以下,在系統(tǒng)實際應用中,對被測信號采用過采樣方式,采樣頻率為被采集信號頻率的5~10倍。系統(tǒng)采用A/D轉換器3通道快速循環(huán)采樣,近似實現(xiàn)了通道同步采樣,是一種準同步采樣的方式。經(jīng)過72個DCLK周期,實現(xiàn)了CH0~CH2通道的順序切換,當A/D轉換器以最大采樣頻率100 ksa/s工作時,記錄儀系統(tǒng)采樣的頻率相當于單通道頻率的1/3,通道1與通道3之間同步誤差最大為48clk,如圖2所示,最小誤差時間約為

系統(tǒng)采用了基于FLASH架構的Actel公司ProASIC3系列A3P100,使用Libero集成開發(fā)環(huán)境,F(xiàn)PGA的A/D控制模塊主要包含以下功能:

●時鐘控制器 記錄儀系統(tǒng)FPGA的外部時鐘頻率為48 MPa,對系統(tǒng)時鐘20分頻得到時鐘DCLK即可提供A/D轉換器的最大工作時鐘。另外通過邏輯控制,時鐘控制器提供幾個低于2.4 MHz的時鐘頻率,系統(tǒng)可以選擇更低的采樣頻率。

●不等占空比時鐘 本系統(tǒng)設計A/D控制模塊中引入clk_div時鐘信號,占空比為2:3,做為din的控制電平,當clk_div信號為低電平時,din輸出數(shù)據(jù),clk _div信號為高電平,din為低電平。clk_div撐(.duty_factor(duty_factorl),counter_top(counterl)).div_clkl(.reset(clk1_reset),.clk_in(clk_in1),clk_out(clk_out1));//任意占空比分頻時鐘模塊調用

●控制字狀態(tài)機 記錄儀上電以后的工作狀態(tài)為3個通道循環(huán)采樣,控制字狀態(tài)發(fā)生器循環(huán)生成chO=“1001_1111”,ch1=“101_1111”,ch2=“1010_111 1”,并將控制字轉換成串行數(shù)據(jù)從din引腳輸出,實現(xiàn)A/D轉換器通道切換。

●控制字并行轉串行模塊 控制字chO,ch1,ch2需要轉化成串行數(shù)據(jù),通過din輸入至AD,控制通道選擇,循環(huán)輸入控制字則循環(huán)選擇3通道。將狀態(tài)控制字ch0、ch1、ch2傳輸至寄存器,在DCLK時鐘下降沿,提取第7位(高位),此時數(shù)據(jù)比較穩(wěn)定,然后寄存器向左位移。在DCLK時鐘上升沿傳輸至AD,實現(xiàn)控制目的。

●信號采集模塊A/D轉換器采集數(shù)據(jù)串行輸入FPGA后,轉換成并行數(shù)據(jù),傳輸至系統(tǒng)的數(shù)據(jù)總線。根據(jù)A/D轉換器采樣的基本時序可知,在dout引腳串行輸出數(shù)據(jù)時,din引腳應保持低電平,為了3個采樣通道近似同步數(shù)據(jù)采集,在經(jīng)過24個DCLK時鐘周期,對一個通道數(shù)據(jù)采集轉換輸出完成后,要在DCLK的第25個時鐘的上升沿,進入第二個通道的采集和轉換。最終實現(xiàn)記錄儀在72個DCLK時鐘周期的狀態(tài)循環(huán)時序是A/D模塊控制的關鍵。

3 計算機仿真分析與系統(tǒng)實現(xiàn)

系統(tǒng)FPGA使用Actel公司基于FLASH結構單元的芯片,進一步的降低了系統(tǒng)的功耗,縮小了系統(tǒng)的體積,Actel FPGA的集成開發(fā)環(huán)境Libero集成了仿真工具modelsim。以AD最高采樣頻率為例試驗,仿真時序波形如圖4。

A/D控制模塊中,在“clk_div”高電平時,實現(xiàn)寄存器“shuru”至寄存器“A”的數(shù)據(jù)傳遞,在“clk_div”低電平實現(xiàn)并行數(shù)據(jù)到串行數(shù)據(jù)的轉換,并通過“din"輸出,圖4中顯示了“din"輸出引腳3個控制字狀態(tài)的變化。 示波器顯示din引腳控制字串行輸出三組控制字的循環(huán)變化,如圖5。

4 結論

系統(tǒng)運用FPGA電平控制多通道A/D轉換器不同通道的選通,相比較單片機而言,更為穩(wěn)定可靠,采集數(shù)據(jù)流完整,使用基于FLASH架構的Actel公司FPGA進一步降低了微型數(shù)據(jù)記錄儀系統(tǒng)的功耗,同時提高了系統(tǒng)在電磁干擾較強環(huán)境的穩(wěn)定性。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 電源
    +關注

    關注

    184

    文章

    17484

    瀏覽量

    249144
  • FPGA
    +關注

    關注

    1625

    文章

    21620

    瀏覽量

    601232
  • 轉換器
    +關注

    關注

    27

    文章

    8601

    瀏覽量

    146710

原文標題:串行AD與FPGA在微型數(shù)據(jù)記錄儀中的應用

文章出處:【微信號:FPGAer_Club,微信公眾號:FPGAer俱樂部】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦

    請問誰用ADS8341的spi做過實驗嗎?

    請問誰用ADS8341的spi做過實驗?
    發(fā)表于 04-11 05:07

    ADS8341.pdf

    The ADS8341 is a 4-channel, 16-bit sampling Analog-to-Digital (A/D) converter with a synchronous
    發(fā)表于 04-08 11:09 ?29次下載

    ADS8341中文資料pdf

    ADS8341是一種比較新的逐次逼近式A/D轉換 由于其分辨率比較高可用在要求精度較高 結構簡單的嵌入式系統(tǒng)中 本文詳細介紹了的ADS8341的結構 功能 并以51 單片機為例 給出了
    發(fā)表于 04-08 11:10 ?124次下載

    ADS8341應用及源程序

    ADS83411 特性2.7V~5V 單電壓供電4通道單獨輸入或2 通道差動輸入大于100KHz的轉換速率86dB信噪比SPI 串行接口SSOP-16 封裝 ADS8341是16位A/D轉換 分辨率為216
    發(fā)表于 04-08 11:11 ?136次下載

    ADS7846 觸摸屏控制器的工作原理

    各種類型的觸摸屏均有其相應的控制器,如:ADS7846是四線式觸摸屏的控制器,而ADS7845 是五線式觸摸屏的控制器
    發(fā)表于 06-15 08:12 ?3127次閱讀

    基于DSP與FPGA的運動控制器研究

    設計了一種基于DSP與FPGA的運動控制器。該控制器以DSP為控制核心,用FPGA構建運動控制器
    發(fā)表于 10-26 15:21 ?93次下載

    基于Altera FPGA的彩屏控制器的設計和實現(xiàn)

    本設計基于FPGA的彩色觸摸屏控制器能夠實現(xiàn)顏色深度為24 bit,分辨率為480×272的TFT-LCD控制ADS7843芯片的時序控制
    發(fā)表于 01-07 11:08 ?2999次閱讀
    基于Altera <b class='flag-5'>FPGA</b>的彩屏<b class='flag-5'>控制器</b>的設計和實現(xiàn)

    基于FPGA的LCD控制器設計

    基于 FPGA的LCD控制器設計的論文。
    發(fā)表于 10-29 14:05 ?17次下載

    基于FPGA的LED屏控制器設計

    基于FPGA的LED屏控制器設計基于FPGA的LED屏控制器設計
    發(fā)表于 06-21 17:56 ?59次下載

    基于FPGA的VGA圖像控制器的設計與實現(xiàn)

    基于FPGA的VGA圖像控制器的設計與實現(xiàn)
    發(fā)表于 08-30 15:10 ?13次下載

    基于FPGAADS1256芯片控制器設計

    DSP(數(shù)字信號處理)、ASIC(專用集成電路)和FPGA(現(xiàn)場可編程門陣列)三種不同方式完成。[2]采用FPGA的方式適合與對速率要求較高的可編程環(huán)境,本設計使用Xilinx公司Spartan3E的
    發(fā)表于 12-21 09:47 ?5385次閱讀
    基于<b class='flag-5'>FPGA</b>的<b class='flag-5'>ADS</b>1256芯片<b class='flag-5'>控制器</b>設計

    實現(xiàn)SPI通信的幾種方法詳解

    在本文中外部時鐘模式工作,即ND的移位時鐘由PIC16F73提供,外部時鐘控制A/D轉換過程和輸入時鐘。當ADS8341接收完控制字節(jié)的最后一位緊接著的一個時鐘周期過后BUSY腳就會被ADS8
    發(fā)表于 03-19 13:01 ?3w次閱讀
    實現(xiàn)SPI通信的幾種方法詳解

    觸摸屏控制器ADS7846的原理及應用

    觸摸屏控制器ADS7846的原理及應用說明。
    發(fā)表于 04-14 10:14 ?12次下載

    實現(xiàn)基于FPGA的SPIFlash控制器設計

    實現(xiàn)基于FPGA的SPIFlash控制器設計(嵌入式開發(fā)工作怎么樣)-該文檔為實現(xiàn)基于FPGA的SPIFlash控制器設計簡介資料,講解的還不錯,感興趣的可以下載看看………………………
    發(fā)表于 07-30 09:10 ?5次下載
    實現(xiàn)基于<b class='flag-5'>FPGA</b>的SPIFlash<b class='flag-5'>控制器</b>設計

    ADS8341一款4通道、16位采樣模數(shù)(A/D)轉換數(shù)據(jù)表

    電子發(fā)燒友網(wǎng)站提供《ADS8341一款4通道、16位采樣模數(shù)(A/D)轉換數(shù)據(jù)表.pdf》資料免費下載
    發(fā)表于 07-24 11:30 ?0次下載
    <b class='flag-5'>ADS8341</b>一款4通道、16位采樣模數(shù)(A/D)轉換<b class='flag-5'>器</b>數(shù)據(jù)表