0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

上拉電阻有什么作用如何選擇上拉電阻

GReq_mcu168 ? 來(lái)源:未知 ? 作者:易水寒 ? 2018-10-28 09:32 ? 次閱讀

上拉就是將不確定的信號(hào)通過(guò)一個(gè)電阻鉗位在高電平,電阻同時(shí)起限流作用。下拉同理,也是將不確定的信號(hào)通過(guò)一個(gè)電阻鉗位在低電平

1、當(dāng)TTL電路驅(qū)動(dòng)COMS電路時(shí),如果TTL電路輸出的高電平低于COMS電路的最低高電平(一般為3.5V),這時(shí)就需要在TTL的輸出端接上拉電阻,以提高輸出高電平的值。2、OC門電路必須加上拉電阻,才能使用。

3、為加大輸出引腳的驅(qū)動(dòng)能力,有的單片機(jī)管腳上也常使用上拉電阻。

4、在COMS芯片上,為了防止靜電造成損壞,不用的管腳不能懸空,一般接上拉電阻產(chǎn)生降低輸入阻抗,提供泄荷通路。

5、芯片的管腳加上拉電阻來(lái)提高輸出電平,從而提高芯片輸入信號(hào)的噪聲容限增強(qiáng)抗干擾能力。

6、提高總線的抗電磁干擾能力。管腳懸空就比較容易接受外界的電磁干擾。7、長(zhǎng)線傳輸中電阻不匹配容易引起反射波干擾,加上下拉電阻是電阻匹配,有效的抑制反射波干擾。上拉電阻阻值的選擇原則包括:

1、從節(jié)約功耗及芯片的灌電流能力考慮應(yīng)當(dāng)足夠大;電阻大,電流小。

2、從確保足夠的驅(qū)動(dòng)電流考慮應(yīng)當(dāng)足夠小;電阻小,電流大。

3、對(duì)于高速電路,過(guò)大的上拉電阻可能邊沿變平緩。綜合考慮以上三點(diǎn),通常在1k到10k之間選取。

對(duì)下拉電阻也有類似道理對(duì)上拉電阻和下拉電阻的選擇應(yīng)結(jié)合開(kāi)關(guān)管特性和下級(jí)電路的輸入特性進(jìn)行設(shè)定,主要需要考慮以下幾個(gè)因素:

1、驅(qū)動(dòng)能力與功耗的平衡。以上拉電阻為例,一般地說(shuō),上拉電阻越小,驅(qū)動(dòng)能力越強(qiáng),但功耗越大,設(shè)計(jì)是應(yīng)注意兩者之間的均衡。

2、下級(jí)電路的驅(qū)動(dòng)需求。同樣以上拉電阻為例,當(dāng)輸出高電平時(shí),開(kāi)關(guān)管斷開(kāi),上拉電阻應(yīng)適當(dāng)選擇以能夠向下級(jí)電路提供足夠的電流。

3、高低電平的設(shè)定。不同電路的高低電平的門檻電平會(huì)有不同,電阻應(yīng)適當(dāng)設(shè)定以確保能輸出正確的電平。以上拉電阻為例,當(dāng)輸出低電平時(shí),開(kāi)關(guān)管導(dǎo)通,上拉電阻和開(kāi)關(guān)管導(dǎo)通電阻分壓值應(yīng)確保在零電平門檻之下。

4、頻率特性。以上拉電阻為例,上拉電阻和開(kāi)關(guān)管漏源級(jí)之間的電容和下級(jí)電路之間的輸入電容會(huì)形成RC延遲,電阻越大,延遲越大。上拉電阻的設(shè)定應(yīng)考慮電路在這方面的需求。下拉電阻的設(shè)定的原則和上拉電阻是一樣的。

OC門輸出高電平時(shí)是一個(gè)高阻態(tài),其上拉電流要由上拉電阻來(lái)提供,設(shè)輸入端每端口不大于100uA,設(shè)輸出口驅(qū)動(dòng)電流約500uA,標(biāo)準(zhǔn)工作電壓是5V,輸入口的高低電平門限為0.8V(低于此值為低電平);2V(高電平門限值)。

選上拉電阻時(shí)

500uA x 8.4K= 4.2即選大于8.4K時(shí)輸出端能下拉至0.8V以下,此為最小阻值,再小就拉不下來(lái)了。如果輸出口驅(qū)動(dòng)電流較大,則阻值可減小,保證下拉時(shí)能低于0.8V即可。

當(dāng)輸出高電平時(shí),忽略管子的漏電流,兩輸入口需200uA

200uA x15K=3V即上拉電阻壓降為3V,輸出口可達(dá)到2V,此阻值為最大阻值,再大就拉不到2V了。選10K可用。COMS門的可參考74HC系列設(shè)計(jì)時(shí)管子的漏電流不可忽略,IO口實(shí)際電流在不同電平下也是不同的,上述僅僅是原理,一句話概括為:輸出高電平時(shí)要喂飽后面的輸入口,輸出低電平不要把輸出口喂撐了(否則多余的電流喂給了級(jí)聯(lián)的輸入口,高于低電平門限值就不可靠了)在數(shù)字電路中不用的輸入腳都要接固定電平,通過(guò)1k電阻接高電平或接地。

此外,還應(yīng)注意以下幾點(diǎn):

A、要看輸出口驅(qū)動(dòng)的是什么器件,如果該器件需要高電壓的話,而輸出口的輸出電壓又不夠,就需要加上拉電阻。

B、如果有上拉電阻那它的端口在默認(rèn)值為高電平,你要控制它必須用低電平才能控制如三態(tài)門電路三極管的集電極,或二極管正極去控制把上拉電阻的電流拉下來(lái)成為低電平。反之,

C、尤其用在接口電路中,為了得到確定的電平,一般采用這種方法,以保證正確的電路狀態(tài),以免發(fā)生意外,比如,在電機(jī)控制中,逆變橋上下橋臂不能直通,如果它們都用同一個(gè)單片機(jī)來(lái)驅(qū)動(dòng),必須設(shè)置初始狀態(tài)。防止直通!

驅(qū)動(dòng)盡量用灌電流。

電阻在選用時(shí),選用經(jīng)過(guò)計(jì)算后與標(biāo)準(zhǔn)值最相近的一個(gè)!P0為什么要上拉電阻原因有:1。P0口片內(nèi)無(wú)上拉電阻2。P0為I/O口工作狀態(tài)時(shí),上方FET被關(guān)斷,從而輸出腳浮空,因此P0用于輸出線時(shí)為開(kāi)漏輸出。3。由于片內(nèi)無(wú)上拉電阻,上方FET又被關(guān)斷,P0輸出1時(shí)無(wú)法拉升端口電平。P0是雙向口,其它P1,P2,P3是準(zhǔn)雙向口。準(zhǔn)雙向口是因?yàn)樵谧x外部數(shù)據(jù)時(shí)要先“準(zhǔn)備”一下,為什么要準(zhǔn)備一下呢?單片機(jī)在讀準(zhǔn)雙向口的端口時(shí),先應(yīng)給端口鎖存器賦1,目的是使FET關(guān)斷,不至于因片內(nèi)FET導(dǎo)通使端口鉗制在低電平。上下拉一般選10k!

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 上拉電阻
    +關(guān)注

    關(guān)注

    5

    文章

    357

    瀏覽量

    30537
  • TTL
    TTL
    +關(guān)注

    關(guān)注

    7

    文章

    497

    瀏覽量

    70061
  • COMS
    +關(guān)注

    關(guān)注

    1

    文章

    91

    瀏覽量

    33014

原文標(biāo)題:上拉電阻妙處多

文章出處:【微信號(hào):mcu168,微信公眾號(hào):硬件攻城獅】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    電阻和下拉電阻作用、區(qū)別和應(yīng)用

    一、上下拉電阻介紹 ??電阻:將一個(gè)不確定的信號(hào),通過(guò)一個(gè)電阻與電源VCC相連,固定在高電平。作用
    的頭像 發(fā)表于 04-21 09:49 ?1.4w次閱讀

    電阻和下拉電阻作用是什么?

    什么是電阻?電阻和下拉電阻都是
    發(fā)表于 05-26 10:16 ?2839次閱讀
    <b class='flag-5'>上</b><b class='flag-5'>拉</b><b class='flag-5'>電阻</b>和下拉<b class='flag-5'>電阻</b>的<b class='flag-5'>作用</b>是什么?

    電阻與下拉電阻作用

    電阻在電路中起限制電流的作用,而電阻和下拉電阻是經(jīng)常提到也是經(jīng)常用到的
    的頭像 發(fā)表于 06-07 15:20 ?2507次閱讀
    <b class='flag-5'>上</b><b class='flag-5'>拉</b><b class='flag-5'>電阻</b>與下拉<b class='flag-5'>電阻</b>的<b class='flag-5'>作用</b>

    電阻和下拉電阻作用選擇

    電阻和下拉電阻作用選擇
    發(fā)表于 12-15 18:39 ?27次下載

    電阻作用

    電阻作用
    發(fā)表于 03-04 17:53 ?9次下載

    電阻作用及原理

    電阻很大,提供的驅(qū)動(dòng)電流很小,叫弱;反之叫強(qiáng)
    發(fā)表于 10-25 11:17 ?4.8w次閱讀
    <b class='flag-5'>上</b><b class='flag-5'>拉</b><b class='flag-5'>電阻</b><b class='flag-5'>作用</b>及原理

    電阻作用及阻值的選擇原則

    電阻作用及阻值的選擇原則
    發(fā)表于 03-21 11:17 ?2次下載

    電阻作用原理

    本文首先介紹了電阻作用,其次介紹了電阻的原
    的頭像 發(fā)表于 08-30 18:33 ?12.9w次閱讀

    電阻的阻值選擇

    本文首先介紹了電阻阻值的選擇原則,其次介紹了電阻
    的頭像 發(fā)表于 08-30 18:37 ?2w次閱讀

    電阻作用

    1、介紹使用微控制器(MCUs) 或任何數(shù)字邏輯設(shè)備時(shí),電阻器非常常見(jiàn)。本教程將解釋何時(shí)何地使用上電阻器,然后我們將做一個(gè)簡(jiǎn)單的計(jì)算,
    發(fā)表于 12-05 18:36 ?17次下載
    <b class='flag-5'>上</b><b class='flag-5'>拉</b><b class='flag-5'>電阻</b>的<b class='flag-5'>作用</b>

    電阻和下拉電阻原理及作用

    電阻在電路中起限制電流的作用。電阻和下拉電阻是經(jīng)常提到也是經(jīng)常用到的
    的頭像 發(fā)表于 03-17 15:51 ?4923次閱讀
    <b class='flag-5'>上</b><b class='flag-5'>拉</b><b class='flag-5'>電阻</b>和下拉<b class='flag-5'>電阻</b>原理及<b class='flag-5'>作用</b>

    電阻為什么要一下---和下拉的作用

    什么是電阻?電阻和下拉電阻都是
    的頭像 發(fā)表于 05-31 13:57 ?2527次閱讀
    <b class='flag-5'>電阻</b>為什么要<b class='flag-5'>拉</b>一下---<b class='flag-5'>上</b><b class='flag-5'>拉</b>和下拉的<b class='flag-5'>作用</b>?

    電阻與下拉電阻作用

    電阻在電路中起限制電流的作用,而電阻和下拉電阻是經(jīng)常提到也是經(jīng)常用到的
    的頭像 發(fā)表于 06-10 14:17 ?4031次閱讀
    <b class='flag-5'>上</b><b class='flag-5'>拉</b><b class='flag-5'>電阻</b>與下拉<b class='flag-5'>電阻</b>的<b class='flag-5'>作用</b>

    電阻和下拉電阻的用處和區(qū)別

    什么是電阻電阻和下拉電阻都是
    的頭像 發(fā)表于 06-29 17:04 ?1.1w次閱讀
    <b class='flag-5'>上</b><b class='flag-5'>拉</b><b class='flag-5'>電阻</b>和下拉<b class='flag-5'>電阻</b>的用處和區(qū)別

    電阻作用是什么

    從器件輸出端流出電流。所謂的強(qiáng)和弱指的是電阻
    的頭像 發(fā)表于 05-02 14:51 ?3436次閱讀
    <b class='flag-5'>上</b><b class='flag-5'>拉</b><b class='flag-5'>電阻</b>的<b class='flag-5'>作用</b>是什么