0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

MOS管及簡(jiǎn)單CMOS邏輯門電路

GReq_mcu168 ? 來(lái)源:未知 ? 作者:李倩 ? 2018-11-05 11:22 ? 次閱讀

現(xiàn)代單片機(jī)主要是采用CMOS工藝制成的。

1、MOS管

MOS管又分為兩種類型:N型和P型。如下圖所示:

以N型管為例,2端為控制端,稱為“柵極”;3端通常接地,稱為“源極”;源極電壓記作Vss,1端接正電壓,稱為“漏極”,漏極電壓記作VDD。要使1端與3端導(dǎo)通,柵極2上要加高電平。

對(duì)P型管,柵極、源極、漏極分別為5端、4端、6端。要使4端與6端導(dǎo)通,柵極5要加低電平。

在CMOS工藝制成的邏輯器件或單片機(jī)中,N型管與P型管往往是成對(duì)出現(xiàn)的。同時(shí)出現(xiàn)的這兩個(gè)CMOS管,任何時(shí)候,只要一只導(dǎo)通,另一只則不導(dǎo)通(即“截止”或“關(guān)斷”),所以稱為“互補(bǔ)型CMOS管”。

2、CMOS邏輯電平

高速CMOS電路的電源電壓VDD通常為+5V;Vss接地,是0V。

高電平視為邏輯“1”,電平值的范圍為:VDD的65%~VDD(或者VDD-1.5V~VDD)

低電平視作邏輯“0”,要求不超過(guò)VDD的35%或0~1.5V。

+1.5V~+3.5V應(yīng)看作不確定電平。在硬件設(shè)計(jì)中要避免出現(xiàn)不確定電平。

近年來(lái),隨著亞微米技術(shù)的發(fā)展,單片機(jī)的電源呈下降趨勢(shì)。低電源電壓有助于降低功耗。VDD為3.3V的CMOS器件已大量使用。在便攜式應(yīng)用中,VDD為2.7V,甚至1.8V的單片機(jī)也已經(jīng)出現(xiàn)。將來(lái)電源電壓還會(huì)繼續(xù)下降,降到0.9V,但低于VDD的35%的電平視為邏輯“0”,高于VDD的65%的電平視為邏輯“1”的規(guī)律仍然是適用的。

3、非門

非門(反向器)是最簡(jiǎn)單的門電路,由一對(duì)CMOS管組成。其工作原理如下:

A端為高電平時(shí),P型管截止,N型管導(dǎo)通,輸出端C的電平與Vss保持一致,輸出低電平;A端為低電平時(shí),P型管導(dǎo)通,N型管截止,輸出端C的電平與VDD一致,輸出高電平。

4、與非門

與非門工作原理:

①、A、B輸入均為低電平時(shí),1、2管導(dǎo)通,3、4管截止,C端電壓與VDD一致,輸出高電平。

②、A輸入高電平,B輸入低電平時(shí),1、3管導(dǎo)通,2、4管截止,C端電位與1管的漏極保持一致,輸出高電平。

③、A輸入低電平,B輸入高電平時(shí),情況與②類似,亦輸出高電平。

④、A、B輸入均為高電平時(shí),1、2管截止,3、4管導(dǎo)通,C端電壓與地一致,輸出低電平。

5、或非門

或非門工作原理:

①、A、B輸入均為低電平時(shí),1、2管導(dǎo)通,3、4管截止,C端電壓與VDD一致,輸出高電平。

②、A輸入高電平,B輸入低電平時(shí),1、4管導(dǎo)通,2、3管截止,C端輸出低電平。

③、A輸入低電平,B輸入高電平時(shí),情況與②類似,亦輸出低電平。

④、A、B輸入均為高電平時(shí),1、2管截止,3、4管導(dǎo)通,C端電壓與地一致,輸出低電平。

注:

將上述“與非”門、“或非”門邏輯符號(hào)的輸出端的小圓圈去掉,就成了“與”門、“或”門的邏輯符號(hào)。而實(shí)現(xiàn)“與”、“或”功能的電路圖則必須在輸出端加上一個(gè)反向器,即加上一對(duì)CMOS管,因此,“與”門實(shí)際上比“與非”門復(fù)雜,延遲時(shí)間也長(zhǎng)些,這一點(diǎn)在電路設(shè)計(jì)中要注意。

6、三態(tài)門

三態(tài)門的工作原理:

當(dāng)控制端C為“1”時(shí),N型管3導(dǎo)通,同時(shí),C端電平通過(guò)反向器后成為低電平,使P型管4導(dǎo)通,輸入端A的電平狀況可以通過(guò)3、4管到達(dá)輸出端B。

當(dāng)控制端C為“0”時(shí),3、4管都截止,輸入端A的電平狀況無(wú)法到達(dá)輸出端B,輸出端B呈現(xiàn)高電阻的狀態(tài),稱為“高阻態(tài)”。

這個(gè)器件也稱作“帶控制端的傳輸門”。帶有一定驅(qū)動(dòng)能力的三態(tài)門也稱作“緩沖器”,邏輯符號(hào)是一樣的。

注:

從CMOS等效電路或者真值表、邏輯表達(dá)式上都可以看出,把“0”和“1”換個(gè)位置,“與非”門就變成了“或非”門。對(duì)于“1”有效的信號(hào)是“與非”關(guān)系,對(duì)于“0”有效的信號(hào)是“或非”關(guān)系。

上述圖中畫(huà)的邏輯器件符號(hào)均是正邏輯下的輸入、輸出關(guān)系,即對(duì)“1”(高電平)有效而言。而單片機(jī)中的多數(shù)控制信號(hào)是按照負(fù)有效(低電平有效)定義的。例如片選信號(hào)CS(Chip Select),指該信號(hào)為“0”時(shí)具有字符標(biāo)明的意義,即該信號(hào)為“0”表示該芯片被選中。因此,“或非”門的邏輯符號(hào)也可以畫(huà)成下圖。

7、組合邏輯電路

“與非”門、“或非”門等邏輯電路的不同組合可以得到各種組合邏輯電路,如譯碼器、解碼器、多路開(kāi)關(guān)等。

組合邏輯電路的實(shí)現(xiàn)可以使用現(xiàn)成的集成電路,也可以使用可編程邏輯器件,如PAL、GAL等實(shí)現(xiàn)。

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • CMOS
    +關(guān)注

    關(guān)注

    58

    文章

    5652

    瀏覽量

    235007
  • MOS管
    +關(guān)注

    關(guān)注

    108

    文章

    2377

    瀏覽量

    66405
  • 邏輯電平
    +關(guān)注

    關(guān)注

    0

    文章

    150

    瀏覽量

    14392

原文標(biāo)題:MOS管及簡(jiǎn)單CMOS邏輯門電路原理圖

文章出處:【微信號(hào):mcu168,微信公眾號(hào):硬件攻城獅】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    NMOS邏輯門電路工作原理

    大規(guī)模集成電路。此外,由于NMOS集成電路的結(jié)構(gòu)簡(jiǎn)單,易于使用CAD技術(shù)進(jìn)行設(shè)計(jì)。與CMOS電路類似,NMOS
    發(fā)表于 04-07 00:18

    MOS集成邏輯門電路

    MOS集成邏輯門電路CMOS非門CMOS傳輸門(模擬開(kāi)關(guān))CMOS
    發(fā)表于 09-24 10:55

    電路常識(shí)性概念大全

    門與高阻態(tài)電路常識(shí)性概念(8)-MOS管及簡(jiǎn)單CMOS邏輯
    發(fā)表于 09-16 12:53

    CMOS和TTL集成門電路多余輸入端如何處理?

    CMOS和TTL集成門電路在實(shí)際使用時(shí)經(jīng)常遇到這樣一個(gè)問(wèn)題,即輸入端有多余的,如何正確處理這些多余的輸入端才能使電路正常而穩(wěn)定的工作?  一、CMOS
    發(fā)表于 08-30 11:18

    簡(jiǎn)單CMOS邏輯門電路原理圖分析

    MOS管的類型CMOS邏輯電平介紹
    發(fā)表于 04-06 08:22

    門電路和組合邏輯電路

    門電路和組合邏輯電路20.1   脈沖信號(hào)20.2   基本門電路及其組合20.3   TTL門電路20.4 &n
    發(fā)表于 12-04 16:18 ?0次下載
    <b class='flag-5'>門電路</b>和組合<b class='flag-5'>邏輯電路</b>

    電子技術(shù)--門電路邏輯代數(shù)

    電子技術(shù)--門電路邏輯代數(shù)了解數(shù)字電路的特點(diǎn)以及數(shù)制和編碼的概念掌握與門、或門、與非門、異或門的邏輯符號(hào)、邏輯功能和表示方法了解TTL和
    發(fā)表于 04-12 17:50 ?0次下載

    CMOS邏輯門電路

    CMOS邏輯門電路   CMOS邏輯門電路是在TTL電路
    發(fā)表于 04-06 23:25 ?2.2w次閱讀
    <b class='flag-5'>CMOS</b><b class='flag-5'>邏輯</b><b class='flag-5'>門電路</b>

    基本邏輯門電路

    基本邏輯門電路   基本邏輯運(yùn)算有與、或、非運(yùn)算,對(duì)應(yīng)的基本邏輯門有與、或、非門。本節(jié)介紹簡(jiǎn)單的二極管
    發(fā)表于 04-06 23:59 ?1.9w次閱讀
    基本<b class='flag-5'>邏輯</b><b class='flag-5'>門電路</b>

    邏輯門電路使用中的幾個(gè)實(shí)際問(wèn)題

    邏輯門電路使用中的幾個(gè)實(shí)際問(wèn)題   以上討論了幾種邏輯門電路特別是重點(diǎn)地討論了 TTL和CMOS兩種
    發(fā)表于 04-07 00:19 ?3563次閱讀
    <b class='flag-5'>邏輯</b><b class='flag-5'>門電路</b>使用中的幾個(gè)實(shí)際問(wèn)題

    CMOS邏輯門電路介紹

    CMOS邏輯門電路是在TTL電路問(wèn)世之后 ,所開(kāi)發(fā)出的第二種廣泛應(yīng)用的數(shù)字集成器件,從發(fā)展趨勢(shì)來(lái)看,由于制造工藝的改進(jìn),CMOS
    發(fā)表于 02-22 18:11 ?0次下載

    詳解MOS管及簡(jiǎn)單CMOS邏輯電平電路

    現(xiàn)代單片機(jī)主要是采用CMOS工藝制成的。 MOSMOS管又分為兩種類型:N型和P型。 如下圖所示: 以N型管為例,2端為控制端,稱為“柵極”;3端通常接地,稱為“源極”;源極電壓記作Vss,1
    的頭像 發(fā)表于 01-02 15:17 ?3996次閱讀
    詳解<b class='flag-5'>MOS</b><b class='flag-5'>管及</b><b class='flag-5'>簡(jiǎn)單</b><b class='flag-5'>CMOS</b><b class='flag-5'>邏輯</b>電平<b class='flag-5'>電路</b>

    MOS管及簡(jiǎn)單CMOS邏輯電平電路

    CMOS工藝制成的邏輯器件或單片機(jī)中,N型管與P型管往往是成對(duì)出現(xiàn)的。同時(shí)出現(xiàn)的這兩個(gè)CMOS管,任何時(shí)候,只要一只導(dǎo)通,另一只則不導(dǎo)通(即“截止”或“關(guān)斷”),所以稱為“互補(bǔ)型CMOS
    的頭像 發(fā)表于 01-20 17:40 ?4329次閱讀
    <b class='flag-5'>MOS</b><b class='flag-5'>管及</b><b class='flag-5'>簡(jiǎn)單</b><b class='flag-5'>CMOS</b><b class='flag-5'>邏輯</b>電平<b class='flag-5'>電路</b>

    MOS管及簡(jiǎn)單CMOS邏輯電平電路

    現(xiàn)代單片機(jī)主要是采用CMOS工藝制成的。
    的頭像 發(fā)表于 05-05 09:13 ?1092次閱讀
    <b class='flag-5'>MOS</b><b class='flag-5'>管及</b><b class='flag-5'>簡(jiǎn)單</b><b class='flag-5'>CMOS</b><b class='flag-5'>邏輯</b>電平<b class='flag-5'>電路</b>

    cmos或非門電路與ttl或非門電路邏輯功能

    本文就CMOS或非門電路和TTL或非門電路邏輯功能進(jìn)行了詳細(xì)講解。首先介紹了CMOS和TTL兩種電路
    的頭像 發(fā)表于 02-22 11:19 ?2801次閱讀