0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

基于賽靈思所有可編程FPGA和SoC的DeePhi深度學(xué)習(xí)平臺介紹

Xilinx視頻 ? 來源:郭婷 ? 2018-11-28 06:50 ? 次閱讀

DeePhi Tech是面向無人機,機器人,監(jiān)控攝像機和數(shù)據(jù)中心應(yīng)用的FPGA深度學(xué)習(xí)平臺提供商.DeePhi平臺基于賽靈思所有可編程FPGA和SoC,提供靈活性,高性能,低延遲和低功耗 的理想組合。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1620

    文章

    21510

    瀏覽量

    598901
  • 賽靈思
    +關(guān)注

    關(guān)注

    32

    文章

    1794

    瀏覽量

    130961
  • soc
    soc
    +關(guān)注

    關(guān)注

    38

    文章

    4021

    瀏覽量

    217023
  • 深度學(xué)習(xí)
    +關(guān)注

    關(guān)注

    73

    文章

    5422

    瀏覽量

    120591
收藏 人收藏

    評論

    相關(guān)推薦

    可編程電源使用方法

    可編程電源使用方法 可編程電源使用方法 摘要:本文詳細(xì)介紹可編程電源的使用方法,包括其基本概念、主要功能、選擇原則、操作步驟、注意事項以及實際應(yīng)用案例,旨在幫助讀者全面了解
    的頭像 發(fā)表于 06-10 15:29 ?567次閱讀

    可編程電源如何編程

    可編程電源如何編程? 可編程電源是一種可以調(diào)節(jié)輸出電壓和電流的電源設(shè)備,廣泛應(yīng)用于電子設(shè)備測試、研發(fā)和生產(chǎn)等領(lǐng)域。通過編程,用戶可以根據(jù)需要設(shè)置電源的輸出參數(shù),實現(xiàn)自動化測試和控制。本
    的頭像 發(fā)表于 06-10 15:24 ?782次閱讀

    Zynq-7000為何不是FPGA

    Zynq-7000可擴展處理平臺是采用新一代FPGA(Artix-7與Kintex-7FPGA
    發(fā)表于 04-26 11:30 ?735次閱讀
    Zynq-7000為何不是<b class='flag-5'>FPGA</b>?

    給我一個FPGA,可以撬起所有顯示的接口和面板

    FPGA開發(fā)了針對視頻領(lǐng)域的各種專用傳輸接口,針對8K應(yīng)用的HDMI2.1,DP1.4等,我們利用FPGA可編程快速迭代的特點,最早給出解決方案,可以比競爭對手,或者ASIC方案,更快的推出新產(chǎn)品?!? 當(dāng)然,在未來,酆毅稱,
    發(fā)表于 04-25 18:10

    FPGA flash操作原理

    FPGA flash操作原理分享
    的頭像 發(fā)表于 04-09 15:03 ?806次閱讀

    FPGA零基礎(chǔ)學(xué)習(xí)系列精選:半導(dǎo)體存儲器和可編程邏輯器件簡介

    決定了PLD內(nèi)部的互連關(guān)系和邏輯功能,改變這些數(shù)據(jù),也就改變了器件的邏輯功能。 下面我們介紹兩種常用的PLD器件:CPLD和FPGA; CPLD:復(fù)雜可編程邏輯器件,CPLD主要由邏輯塊
    發(fā)表于 03-28 17:41

    現(xiàn)場可編程門陣列的原理和應(yīng)用

    FPGA是一種可編程的硬件邏輯器件,其核心組成部分是可編程邏輯單元(PLU)和可編程互連資源(Interconnect Resources)。PLU是一組
    的頭像 發(fā)表于 03-27 14:49 ?479次閱讀

    FPGA深度學(xué)習(xí)應(yīng)用中或?qū)⑷〈鶪PU

    現(xiàn)場可編程門陣列 (FPGA) 解決了 GPU 在運行深度學(xué)習(xí)模型時面臨的許多問題 在過去的十年里,人工智能的再一次興起使顯卡行業(yè)受益匪淺。英偉達(dá) (Nvidia) 和 AMD 等公
    發(fā)表于 03-21 15:19

    現(xiàn)場可編程門陣列設(shè)計流程

    現(xiàn)場可編程門陣列(FPGA)設(shè)計流程是一個綜合性的過程,它涵蓋了從需求分析到最終實現(xiàn)的各個環(huán)節(jié)。下面將詳細(xì)介紹FPGA設(shè)計流程的主要步驟。
    的頭像 發(fā)表于 03-16 16:38 ?1829次閱讀

    現(xiàn)場可編程門陣列是什么

    現(xiàn)場可編程門陣列(Field Programmable Gate Array,簡稱FPGA)是一種超大規(guī)模可編程邏輯器件,由可編程邏輯資源、可編程
    的頭像 發(fā)表于 03-16 16:38 ?2244次閱讀

    AMD停產(chǎn)CPLD和FPGA芯片,未來或棄用舊款FPGA

    值得注意的是,FPGA(現(xiàn)場可編程門陣列)是一種專為某些特殊場景而設(shè)計的集成電路,能有效解決全定制電路的不足之處;CPLD(復(fù)雜可編程邏輯器件)則適合完成各類數(shù)學(xué)計算與組合邏輯任務(wù)。二者皆為
    的頭像 發(fā)表于 01-18 10:11 ?897次閱讀

    基于FPGA可編程AES加解密IP

    可編程AES加解密IP內(nèi)建密鑰擴展功能,使用初始密鑰產(chǎn)生擴展密鑰,用于加解密過程。可編程AES加解密IP處理128-bit分組數(shù)據(jù),并且支持可編程的密鑰長度:128-bit,192-bit和256-bit。
    發(fā)表于 01-09 10:49 ?361次閱讀
    基于<b class='flag-5'>FPGA</b>的<b class='flag-5'>可編程</b>AES加解密IP

    FPGA現(xiàn)場可編程門陣列的綜合指南

    現(xiàn)場可編程門陣列 (FPGA) 是可以在制造后進(jìn)行編程和重新編程以實現(xiàn)數(shù)字邏輯功能的半導(dǎo)體器件。
    的頭像 發(fā)表于 12-07 17:15 ?558次閱讀
    <b class='flag-5'>FPGA</b>現(xiàn)場<b class='flag-5'>可編程</b>門陣列的綜合指南

    簡單認(rèn)識現(xiàn)場可編程門陣列

    現(xiàn)場可編程門陣列 (Field Programmable Gate Array, FPGA)也稱為現(xiàn)場可編程器件,是在 PROM ( Programmable Read Only Memory
    的頭像 發(fā)表于 12-01 09:25 ?688次閱讀

    基于Vitis AI的ADAS目標(biāo)識別

    通過 SoC 和自適應(yīng)計算加速平臺 (ACAP) 來充分發(fā)掘 AI 加速的全部潛能。Vitis AI 開發(fā)環(huán)境將底層
    的頭像 發(fā)表于 09-28 00:05 ?3108次閱讀
    基于Vitis AI的ADAS目標(biāo)識別