0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Xilinx 16nm Virtex UltraScale+ FPGA器件的功能

Xilinx視頻 ? 作者:郭婷 ? 2018-11-27 06:20 ? 次閱讀

在本視頻中,了解Xilinx采用高帶寬存儲(chǔ)器(HBM)和CCIX技術(shù)的16nm Virtex UltraScale + FPGA的功能和存儲(chǔ)器帶寬。該支持 HBM 的 FPGA 系列,擁有最高存儲(chǔ)器帶寬,相比 DDR4 DIMM 將存儲(chǔ)器帶寬提升了 20 倍,而相比競(jìng)爭(zhēng)性存儲(chǔ)器技術(shù),則將單位比特功耗降低 4 倍。這些新型器件專為滿足諸如機(jī)器學(xué)習(xí)、以太網(wǎng)互聯(lián)、8K 視頻和雷達(dá)等計(jì)算密集型應(yīng)用所需的更高存儲(chǔ)器帶寬而打造,同時(shí)還提供 CCIX IP,支持任何 CCIX 處理器的緩存一致性加速,滿足計(jì)算加速應(yīng)用要求。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1620

    文章

    21510

    瀏覽量

    598879
  • 存儲(chǔ)器
    +關(guān)注

    關(guān)注

    38

    文章

    7365

    瀏覽量

    163088
  • 賽靈思
    +關(guān)注

    關(guān)注

    32

    文章

    1794

    瀏覽量

    130960
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    一個(gè)更適合工程師和研究僧的FPGA提升課程

    設(shè)計(jì); ● UltraFast 設(shè)計(jì)方法; ● 使用UltraScaleUltraScale+架構(gòu)進(jìn)行設(shè)計(jì); ● FPGA 功耗最優(yōu)化; ● 使用 Vivado Design Suite 4
    發(fā)表于 06-05 10:09

    中高端FPGA如何選擇

    Ultrascale+也僅僅支持到PCIe Gen4,也只在最高端的FPGA中支持到58Gb的GTM,大多數(shù)Virtex Ultrascale+僅僅支持32.75Gb的GTY。 Sp
    發(fā)表于 04-24 15:09

    中國(guó)臺(tái)灣將資助當(dāng)?shù)?b class='flag-5'>16nm以下芯片研發(fā) 最高補(bǔ)貼50%

    最新消息,中國(guó)臺(tái)灣經(jīng)濟(jì)部門(MOEA)推出了一項(xiàng)針對(duì)16nm及以下芯片研發(fā)的補(bǔ)貼計(jì)劃,旨在支持當(dāng)?shù)仄髽I(yè),幫助中國(guó)臺(tái)灣成為集成電路設(shè)計(jì)的領(lǐng)先者。
    的頭像 發(fā)表于 03-21 14:19 ?694次閱讀

    Achronix的FPGA有哪方面的優(yōu)勢(shì)?

    Achronix的Speedster7t支持PCIe Gen5和112G Serdes,而AMD的高端系列Virtex Ultrascale+也僅僅支持到PCIe Gen4,也只在最高端的FPGA中支持到58Gb的GTM,大多數(shù)
    發(fā)表于 03-18 10:55 ?198次閱讀
    Achronix的<b class='flag-5'>FPGA</b>有哪方面的優(yōu)勢(shì)?

    AMD推出全新Spartan UltraScale+ FPGA系列

    AMD 已經(jīng)擁有 Zynq UltraScale+ 和 Artix UltraScale+ 系列,而 Spartan UltraScale+ FPGA 系列的推出使其不斷現(xiàn)代化。
    發(fā)表于 03-18 10:40 ?235次閱讀
    AMD推出全新Spartan <b class='flag-5'>UltraScale+</b> <b class='flag-5'>FPGA</b>系列

    AMD 擴(kuò)展市場(chǎng)領(lǐng)先的 FPGA 產(chǎn)品組合,推出專為成本敏感型邊緣應(yīng)用打造的AMD Spartan UltraScale+ 系列

    UltraScale+ 器件能為邊緣端各種 I/O 密集型應(yīng)用提供成本效益與高能效性能,在基于 28 納米及以下制程技術(shù)的 FPGA 領(lǐng)域帶來(lái)業(yè)界極高的 I/O 邏
    發(fā)表于 03-07 15:17 ?333次閱讀

    AMD 擴(kuò)展市場(chǎng)領(lǐng)先的 FPGA 產(chǎn)品組合

    專為成本敏感型邊緣應(yīng)用打造的AMD Spartan UltraScale+ 系列 — 全新 FPGA 能為嵌入式視覺、醫(yī)療、工業(yè)互聯(lián)、機(jī)器人與視頻應(yīng)用提供高數(shù)量 I/O、功率效率以及卓越的安全功能
    的頭像 發(fā)表于 03-07 14:33 ?309次閱讀
    AMD 擴(kuò)展市場(chǎng)領(lǐng)先的 <b class='flag-5'>FPGA</b> 產(chǎn)品組合

    AMD發(fā)布全新FPGA:升級(jí)16nm、功耗驟降60%

    收購(gòu)賽靈思已經(jīng)整整兩年,AMD FPGA產(chǎn)品和業(yè)務(wù)也一直在不斷取得新的進(jìn)步,今天又正式發(fā)布了全新的FPGA產(chǎn)品“Spartan UltraScale+”,這也是Spartan FGPA系列的第六代。
    的頭像 發(fā)表于 03-07 11:46 ?948次閱讀
    AMD發(fā)布全新<b class='flag-5'>FPGA</b>:升級(jí)<b class='flag-5'>16nm</b>、功耗驟降60%

    AMD推出Spartan UltraScale+ FPGA系列產(chǎn)品

    AMD公司,全球知名的芯片巨頭,近日宣布推出全新的AMD Spartan UltraScale+ FPGA系列產(chǎn)品組合。這一新系列作為AMD成本優(yōu)化型FPGA、自適應(yīng)SoC產(chǎn)品家族的最新成員,特別針對(duì)成本敏感型邊緣應(yīng)用進(jìn)行了優(yōu)化
    的頭像 發(fā)表于 03-07 10:15 ?514次閱讀

    為嵌入式應(yīng)用選擇AMD Spartan UltraScale+FPGA

    全新 AMD Spartan UltraScale+ FPGA 系列在價(jià)格、功耗、功能和尺寸之間取得了良好的平衡。了解該系列器件如何幫助設(shè)計(jì)人員以低成本推動(dòng) I/O 密集型應(yīng)用產(chǎn)品快速
    的頭像 發(fā)表于 03-06 11:31 ?394次閱讀
    為嵌入式應(yīng)用選擇AMD Spartan <b class='flag-5'>UltraScale+FPGA</b>

    AMD 擴(kuò)展市場(chǎng)領(lǐng)先的 FPGA 產(chǎn)品組合,推出專為成本敏感型邊緣應(yīng)用打造的AMD Spartan UltraScale+ 系列

    UltraScale+ 器件能為邊緣端各種 I/O 密集型應(yīng)用提供成本效益與高能效性能,在基于 28 納米及以下制程技術(shù)的 FPGA 領(lǐng)域帶來(lái)業(yè)界極高的 I/O 邏
    發(fā)表于 03-06 11:17 ?254次閱讀

    AMD推出全新Spartan UltraScale+ FPGA系列

    AMD日前正式推出了全新的Spartan UltraScale+ FPGA系列,該系列作為AMD廣泛的成本優(yōu)化型FPGA和自適應(yīng)SoC產(chǎn)品組合的最新成員,專為邊緣端各種I/O密集型應(yīng)用設(shè)計(jì)。
    的頭像 發(fā)表于 03-06 11:09 ?650次閱讀

    采用UltraScale/UltraScale+芯片的DFX設(shè)計(jì)注意事項(xiàng)

    采用UltraScale/UltraScale+芯片進(jìn)行DFX設(shè)計(jì)時(shí),建議從以下角度對(duì)設(shè)計(jì)進(jìn)行檢查。
    的頭像 發(fā)表于 01-18 09:27 ?721次閱讀
    采用<b class='flag-5'>UltraScale</b>/<b class='flag-5'>UltraScale+</b>芯片的DFX設(shè)計(jì)注意事項(xiàng)

    針對(duì)UltraScale/UltraScale+芯片DFX應(yīng)考慮的因素有哪些(2)

    UltraScale/UltraScale+芯片開始支持BUFG_*、PLL和MMCM出現(xiàn)在動(dòng)態(tài)區(qū),在7系列FPGA中這些時(shí)鐘資源只能在靜態(tài)區(qū)。
    的頭像 發(fā)表于 12-21 09:12 ?788次閱讀
    針對(duì)<b class='flag-5'>UltraScale</b>/<b class='flag-5'>UltraScale+</b>芯片DFX應(yīng)考慮的因素有哪些(2)

    針對(duì)UltraScale/UltraScale+芯片DFX應(yīng)考慮的因素有哪些(1)

    對(duì)于UltraScale/UltraScale+芯片,幾乎FPGA內(nèi)部所有組件都是可以部分可重配置的
    的頭像 發(fā)表于 12-14 16:16 ?550次閱讀
    針對(duì)<b class='flag-5'>UltraScale</b>/<b class='flag-5'>UltraScale+</b>芯片DFX應(yīng)考慮的因素有哪些(1)