Xilinx 全新 16 納米及 20 納米 UltraScale? 系列基于首款架構(gòu),不僅覆蓋從平面到 FinFET 技術(shù)乃至更高技術(shù)的多個節(jié)點,同時還可從單片 IC 擴(kuò)展至 3D IC。在 20 納米技術(shù)領(lǐng)域,Xilinx 率先推出了首款 ASIC-Class 架構(gòu),不僅支持?jǐn)?shù)百 Gb 級的系統(tǒng)性能,在全線路速度下支持智能處理,而且還可擴(kuò)展至 Tb 和 Tf 級別。在 16 納米工藝方面,UltraScale+ 系列將全新存儲器、3D-on-3D 和多處理 SoC (MPSoC) 技術(shù)進(jìn)行完美結(jié)合,可實現(xiàn)領(lǐng)先一代的價值。
觀看本視頻,了解和學(xué)習(xí)如何在您的下一代設(shè)計中使用賽靈思UltraScale架構(gòu)FPGA解決您的功耗問題,并提供更多的性能提升空間。
聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。
舉報投訴
相關(guān)推薦
電子發(fā)燒友網(wǎng)站提供《為Xilinx? Zynq?UltraScale?系列多處理器中的VCCINT_VCU軌供電.pdf》資料免費下載
發(fā)表于 09-25 10:54
?0次下載
電子發(fā)燒友網(wǎng)站提供《使用TPS65086x PMIC為Xilinx Zynq UltraScale MPSoC供電.pdf》資料免費下載
發(fā)表于 09-21 11:11
?0次下載
X86架構(gòu)和ARM架構(gòu)是兩種主流的CPU架構(gòu),它們在多個方面存在顯著的差異。以下是對這兩種架構(gòu)的詳細(xì)比較,涵蓋了追求目標(biāo)、應(yīng)用領(lǐng)域、技術(shù)特點、性能功
發(fā)表于 08-22 11:21
?7338次閱讀
主流芯片架構(gòu)是芯片設(shè)計領(lǐng)域中的核心組成部分,它們決定了芯片的功能、性能、功耗等多個方面。當(dāng)前,全球范圍內(nèi)主流的芯片架構(gòu)主要包括以下幾種類型。
發(fā)表于 08-22 11:08
?726次閱讀
設(shè)計;
● UltraFast 設(shè)計方法;
● 使用UltraScale和UltraScale+架構(gòu)進(jìn)行設(shè)計;
● FPGA 功耗最優(yōu)化;
● 使用 Vivado De
發(fā)表于 06-05 10:09
AMD 已經(jīng)擁有 Zynq UltraScale+ 和 Artix UltraScale+ 系列,而 Spartan UltraScale+ FPGA 系列的推出使其不斷現(xiàn)代化。
發(fā)表于 03-18 10:40
?332次閱讀
蘋果M3芯片采用的是ARM架構(gòu)。這種架構(gòu)具有高效能和低功耗的特點,使得M3芯片在提供出色性能的同時,也能保持較低的能耗。
發(fā)表于 03-08 16:03
?1822次閱讀
全新 AMD Spartan UltraScale+ FPGA 系列在價格、功耗、功能和尺寸之間取得了良好的平衡。了解該系列器件如何幫助設(shè)計人員以低成本推動 I/O 密集型應(yīng)用產(chǎn)品快速上市。
發(fā)表于 03-06 11:31
?471次閱讀
AMD日前正式推出了全新的Spartan UltraScale+ FPGA系列,該系列作為AMD廣泛的成本優(yōu)化型FPGA和自適應(yīng)SoC產(chǎn)品組合的最新成員,專為邊緣端各種I/O密集型應(yīng)用設(shè)計。
發(fā)表于 03-06 11:09
?760次閱讀
、ARM架構(gòu)和x86架構(gòu)的概述 1.1 ARM架構(gòu) ARM(Advanced RISC Machines)架構(gòu)是一種精簡指令集計算機(jī)(RISC)架構(gòu)
發(fā)表于 01-30 13:46
?1.6w次閱讀
采用UltraScale/UltraScale+芯片進(jìn)行DFX設(shè)計時,建議從以下角度對設(shè)計進(jìn)行檢查。
發(fā)表于 01-18 09:27
?840次閱讀
電子發(fā)燒友網(wǎng)站提供《1.25G突發(fā)時鐘數(shù)據(jù)恢復(fù)/ UltraScale中的2.5G PON應(yīng)用設(shè)備總結(jié).pdf》資料免費下載
發(fā)表于 01-14 09:56
?0次下載
當(dāng)前以太網(wǎng)網(wǎng)絡(luò)通常采用點對點的剛性域架構(gòu),網(wǎng)絡(luò)連接通常是長距離的,需要較長的電纜,并使用多個內(nèi)聯(lián)連接器。近年來,區(qū)域架構(gòu)作為一種替代方案逐漸受到關(guān)注。區(qū)域架構(gòu)基于域而非點對點連接,提供了網(wǎng)絡(luò)化、安全、可擴(kuò)展且智能的解決方案。
發(fā)表于 01-08 16:09
?476次閱讀
UltraScale/UltraScale+芯片開始支持BUFG_*、PLL和MMCM出現(xiàn)在動態(tài)區(qū),在7系列FPGA中這些時鐘資源只能在靜態(tài)區(qū)。
發(fā)表于 12-21 09:12
?904次閱讀
對于UltraScale/UltraScale+芯片,幾乎FPGA內(nèi)部所有組件都是可以部分可重配置的
發(fā)表于 12-14 16:16
?629次閱讀
評論