0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

摩爾定律放緩的節(jié)奏給eFPGA帶來(lái)了發(fā)展機(jī)遇

電子工程師 ? 來(lái)源:cg ? 2018-12-06 08:53 ? 次閱讀

自摩爾定律被提出到現(xiàn)在,它已經(jīng)伴隨著半導(dǎo)體產(chǎn)業(yè)走過(guò)了半個(gè)多世紀(jì),這個(gè)規(guī)律揭示了信息技術(shù)進(jìn)步的神速,它讓人們相信,IC制程技術(shù)是可以呈現(xiàn)直線式的發(fā)展,通過(guò)先進(jìn)的工藝能讓IC產(chǎn)品持續(xù)地降低成本,同時(shí)提升產(chǎn)品性能。但在今年,這樣的想法或許被打破,業(yè)界對(duì)摩爾定律的懷疑聲連綿不斷,先是格芯宣布放棄7nm FinFET項(xiàng)目,隨后英特爾延緩7nm工藝的研究進(jìn)程等等,這些動(dòng)作凸顯了企業(yè)對(duì)行業(yè)新的看法。未來(lái)幾年,摩爾定律是否會(huì)真的消失?它是否會(huì)改變?nèi)缃竦漠a(chǎn)業(yè)格局?這個(gè)不好說(shuō),但是放緩的節(jié)奏是不可否認(rèn)的,摩爾定律的變化,給半導(dǎo)體產(chǎn)業(yè)帶來(lái)了很多的不確定性,這也給eFPGA帶來(lái)了發(fā)展機(jī)遇。

(圖片來(lái)源于Achronix公司

eFPGA迎來(lái)了發(fā)展良機(jī)

對(duì)于業(yè)界而言,eFPGA并非一種新的技術(shù),早在十多年前就已經(jīng)出現(xiàn)過(guò),它是嵌入式的FPGA技術(shù)。大家對(duì)FPGA技術(shù)更熟悉,F(xiàn)PGA和ASIC芯片都是應(yīng)用非常廣泛的,但一直以來(lái),似乎ASIC芯片才是真正的市場(chǎng)主流,并非是FPGA技術(shù)的原因,而是它們的制造成本和應(yīng)用場(chǎng)景所致,相對(duì)而言,F(xiàn)PGA或eFPGA的成本更高,除非有特定的場(chǎng)景需求,客戶(hù)并不愿意采用價(jià)格更昂貴的技術(shù)。

隨著芯片技術(shù)的發(fā)展,ASIC芯片也出現(xiàn)了發(fā)展瓶頸,材料和架構(gòu)的局限讓它們很難滿(mǎn)足某些場(chǎng)景,如AI帶來(lái)的算力需求、機(jī)器學(xué)習(xí)應(yīng)用以及云計(jì)算等,大數(shù)據(jù)和物聯(lián)網(wǎng)的進(jìn)步,帶來(lái)了更大的運(yùn)算需求,eFPGA重新成為市場(chǎng)的香餑餑,這種全新的、異構(gòu)的、自帶可編程硬件加速器的新技術(shù)成為推動(dòng)半導(dǎo)體產(chǎn)業(yè)向前的關(guān)鍵驅(qū)動(dòng)力。

據(jù)OFweek電子工程網(wǎng)獲悉,目前市面上提供完整的eFPGA技術(shù)解決方案的公司并不多,Achronix是其中的佼佼者,它們剛剛?cè)雵虬雽?dǎo)體聯(lián)盟2018年最受尊敬的私有半導(dǎo)體公司獎(jiǎng),具備將eFPGA技術(shù)嵌入到ASIC芯片中實(shí)現(xiàn)量產(chǎn)的能力,Achronix的Speedcore是業(yè)界首款向客戶(hù)出貨的eFPGA IP產(chǎn)品。

eFPGA技術(shù)的優(yōu)勢(shì)和應(yīng)用

隨著人工智能和機(jī)器學(xué)習(xí)等對(duì)大數(shù)據(jù)處理能力的更高要求,處理器核心數(shù)量的增加并不能帶來(lái)計(jì)算能力的成倍增長(zhǎng),而eFPGA的SoC不僅可以更快速地進(jìn)行數(shù)據(jù)處理,同時(shí)功耗也更低。但想把FPGA嵌入到SoC中并不是一件簡(jiǎn)單的事情,不僅需要擁有FPGA經(jīng)驗(yàn),更需要有IP集成的經(jīng)驗(yàn)。Achronix是第一家提供帶有嵌入式系統(tǒng)級(jí)別IP的高密度FPGA的供應(yīng)商,因此使用相同的、經(jīng)過(guò)驗(yàn)證的技術(shù)最終推出了eFPGA產(chǎn)品。

“Achronix很高興能夠走在嵌入式FPGA市場(chǎng)的最前沿,該技術(shù)正在迅速地成為許多需要硬件加速的應(yīng)用的首要選擇”,Achronix市場(chǎng)營(yíng)銷(xiāo)副總裁Steve Mensor說(shuō)道?!斑@些全新的eFPGA Accelerator應(yīng)用加速項(xiàng)目將使創(chuàng)新的公司和研究機(jī)構(gòu)能夠使用我們的IP和工具去構(gòu)建下一代的可編程芯片,從而滿(mǎn)足AI / ML和其他計(jì)算密集型應(yīng)用不斷增長(zhǎng)的數(shù)據(jù)和計(jì)算量需求?!?/p>

人工智能和機(jī)器學(xué)習(xí)的加速器

針對(duì)人工智能的應(yīng)用特點(diǎn),eFPGA技術(shù)提供了一種新的解決方案,利用它在自定義處理器和內(nèi)存管理技術(shù)的優(yōu)點(diǎn),嵌入式可編程邏輯通過(guò)消除對(duì)面積大、功耗高的I/ O電路的需求,縮減了芯片的總面積。Achronix亞太區(qū)總經(jīng)理羅煒亮表示,Achronix的Speedster等許多FPGA架構(gòu)提供了完全可自定義的邏輯和數(shù)字信號(hào)處理引擎的混合結(jié)構(gòu),它們可支持固定和浮點(diǎn)運(yùn)算,DSP引擎可采用由8位或16位單元來(lái)組成一種構(gòu)建模塊,這種方法可以將它們組合起來(lái)以支持更高精度的數(shù)據(jù)類(lèi)型,通過(guò)用邏輯陣列中的查找表來(lái)實(shí)現(xiàn)相關(guān)邏輯也能夠適用于低精度。Achronix的Speedcore可集成在芯片上的嵌入式FPGA半導(dǎo)體知識(shí)產(chǎn)權(quán)模塊。

除了計(jì)算和網(wǎng)絡(luò)基礎(chǔ)設(shè)施的通用要求之外,人工智能/機(jī)器學(xué)習(xí)還對(duì)高密度和針對(duì)性計(jì)算產(chǎn)生了顯著增加的需求,MLP模塊是一種高度靈活的計(jì)算引擎,它與存儲(chǔ)器緊密耦合,從而為人工智能和機(jī)器學(xué)習(xí)應(yīng)用提供了性能/功耗比最高和成本最低的解決方案。

Steve Mensor表示,與以前的Achronix FPGA產(chǎn)品相比,新的Achronix機(jī)器學(xué)習(xí)處理器利用了人工智能/機(jī)器學(xué)習(xí)處理的特定屬性,并將這些應(yīng)用的性能提高了300%。這是通過(guò)多種架構(gòu)性創(chuàng)新來(lái)實(shí)現(xiàn)的,這些創(chuàng)新可以同時(shí)提高每個(gè)時(shí)鐘周期的性能和操作次數(shù)。他提到,Achronix推出的用于人工智能、機(jī)器學(xué)習(xí)和網(wǎng)絡(luò)硬件加速應(yīng)用的第四代Speedcore eFPGA IP產(chǎn)品,與之前一代的Speedcore eFPGA產(chǎn)品相比,Speedcore Gen4的性能提速60%、功耗降低50%、芯片面積縮小65%;新的機(jī)器學(xué)習(xí)處理器單元模塊為人工智能/機(jī)器學(xué)習(xí)應(yīng)用提供高出300%的性能。這些機(jī)器學(xué)習(xí)處理器支持各種定點(diǎn)和浮點(diǎn)格式,包括Bfloat16、16位、半精度、24位和單元塊浮點(diǎn),用戶(hù)可以通過(guò)為其應(yīng)用選擇最佳精度來(lái)實(shí)現(xiàn)精度和性能的均衡。

eFPGA技術(shù)被稱(chēng)為最佳的硬件加速器

大數(shù)據(jù)和網(wǎng)絡(luò)帶來(lái)巨大的數(shù)據(jù)處理需求,傳統(tǒng)的多核CPU和SoC需要可編程硬件加速器來(lái)預(yù)處理和卸載數(shù)據(jù),從而提升其計(jì)算性能,對(duì)于低至中容量應(yīng)用,獨(dú)立的FPGA芯片是一種方便且實(shí)際的解決方案,對(duì)于高容量應(yīng)用,eFPGA是最佳解決方案。Steve Mensor表示,要將FPGA嵌入到SoC中首先需要解決FPGA芯片的面積問(wèn)題,標(biāo)準(zhǔn)的FPGA內(nèi)核與可編程IO、控制器等面積比接近1:1,Achronix的Speedcoree FPGA直接連接至SoC,不僅能夠?qū)PGA芯片面積減少一半,使FPGA能夠嵌入到SoC中,還能夠減小CB的尺寸、減少PCB的層數(shù)以及提高信號(hào)完整性。

Achronix市場(chǎng)營(yíng)銷(xiāo)副總裁Steve Mensor

Steve Mensor繼續(xù)說(shuō)道,Speedcore以?xún)?nèi)部連線方式直接連接至SoC,省去了在外置獨(dú)立FPGA中可見(jiàn)的大型可編程輸入輸出緩沖,能耗得到了降低。Speedcore省去了對(duì)獨(dú)立FPGA周邊所有支持性元器件的需求,這些元器件包括電源調(diào)節(jié)器、時(shí)鐘發(fā)生器、電平位移器、無(wú)源元件和FPGA冷卻器件,成本也就相應(yīng)的降低。

對(duì)于FPGA開(kāi)發(fā)者而言,軟件工具的重要性不言而喻,Achronix為客戶(hù)提供ACE設(shè)計(jì)工具。Steve Mensor表示,Achronix的研究類(lèi)eFPGA Accelerator應(yīng)用加速項(xiàng)目和測(cè)試芯片類(lèi)eFPGA Accelerator應(yīng)用加速項(xiàng)目,將支持研究機(jī)構(gòu)和測(cè)試芯片開(kāi)發(fā)人員輕松地獲得Achronix的Speedcore eFPGA技術(shù)的許可授權(quán),該項(xiàng)許可包括對(duì)接預(yù)先配置的、經(jīng)過(guò)流片驗(yàn)證的Speedcore eFPGA IP以及該公司業(yè)內(nèi)一流的ACE設(shè)計(jì)工具。

最后,Steve Mensor提到,Achronix已經(jīng)可以提供基于臺(tái)積電(TSMC)的16納米FinFETPlus(16FF)工藝的SpeedcoreIP產(chǎn)品,并且正在開(kāi)發(fā)基于臺(tái)積電的7納米工藝的IP。

總結(jié):

隨著機(jī)器學(xué)習(xí)和人工智能的發(fā)展,市場(chǎng)對(duì)芯片算力的要求與日俱增,廠商在架構(gòu)和工藝上提升性能的瓶頸逐漸出現(xiàn),新的FPGA技術(shù)可以幫助它們解決這些難題,Achronix的eFPGA技術(shù)在性能和功耗上找到了一個(gè)平衡點(diǎn),解決了企業(yè)的難題。高性能計(jì)算將成為主流的應(yīng)用,未來(lái)eFPGA技術(shù)定會(huì)在市場(chǎng)上大放異彩,市場(chǎng)份額逐漸增加。

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 摩爾定律
    +關(guān)注

    關(guān)注

    4

    文章

    630

    瀏覽量

    78769
  • efpga
    +關(guān)注

    關(guān)注

    1

    文章

    31

    瀏覽量

    15650

原文標(biāo)題:摩爾定律放緩,eFPGA技術(shù)迎來(lái)了最好的發(fā)展時(shí)機(jī)

文章出處:【微信號(hào):FPGAer_Club,微信公眾號(hào):FPGAer俱樂(lè)部】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    擊碎摩爾定律!英偉達(dá)和AMD將一年一款新品,均提及HBM和先進(jìn)封裝

    電子發(fā)燒友網(wǎng)報(bào)道(文/吳子鵬)摩爾定律是由英特爾創(chuàng)始人之一戈登·摩爾提出的經(jīng)驗(yàn)規(guī)律,描述了集成電路上的晶體管數(shù)量和性能隨時(shí)間的增長(zhǎng)趨勢(shì)。根據(jù)摩爾定律,集成電路上可容納的晶體管數(shù)目約每隔18個(gè)月便會(huì)
    的頭像 發(fā)表于 06-04 00:06 ?3855次閱讀
    擊碎<b class='flag-5'>摩爾定律</b>!英偉達(dá)和AMD將一年一款新品,均提及HBM和先進(jìn)封裝

    “自我實(shí)現(xiàn)的預(yù)言”摩爾定律,如何繼續(xù)引領(lǐng)創(chuàng)新

    59年前,1965年4月19日,英特爾公司聯(lián)合創(chuàng)始人戈登·摩爾(Gordon Moore)應(yīng)邀在《電子》雜志上發(fā)表了一篇四頁(yè)短文,提出了我們今天熟知的摩爾定律(Moore’s Law)。 就像你為
    的頭像 發(fā)表于 07-05 15:02 ?181次閱讀

    封裝技術(shù)會(huì)成為摩爾定律的未來(lái)嗎?

    ,性能也隨之增強(qiáng)。這不僅是一條觀察法則,更像是一道命令,催促著整個(gè)行業(yè)向著更小、更快、更便宜的方向發(fā)展。01但這些年來(lái),摩爾定律好像遇到了壁壘。我們的芯片已經(jīng)小得難
    的頭像 發(fā)表于 04-19 13:55 ?233次閱讀
    封裝技術(shù)會(huì)成為<b class='flag-5'>摩爾定律</b>的未來(lái)嗎?

    ?淺析片上網(wǎng)絡(luò)(NoC)技術(shù)的發(fā)展及其高端FPGA帶來(lái)的優(yōu)勢(shì)

    摩爾定律的推動(dòng)下,集成電路工藝取得了高速發(fā)展,單位面積上的晶體管數(shù)量不斷增加。
    的頭像 發(fā)表于 04-02 11:46 ?1093次閱讀
    ?淺析片上網(wǎng)絡(luò)(NoC)技術(shù)的<b class='flag-5'>發(fā)展</b>及其<b class='flag-5'>給</b>高端<b class='flag-5'>FPGA</b><b class='flag-5'>帶來(lái)</b>的優(yōu)勢(shì)

    功能密度定律是否能替代摩爾定律摩爾定律和功能密度定律比較

    眾所周知,隨著IC工藝的特征尺寸向5nm、3nm邁進(jìn),摩爾定律已經(jīng)要走到盡頭了,那么,有什么定律能接替摩爾定律呢?
    的頭像 發(fā)表于 02-21 09:46 ?491次閱讀
    功能密度<b class='flag-5'>定律</b>是否能替代<b class='flag-5'>摩爾定律</b>?<b class='flag-5'>摩爾定律</b>和功能密度<b class='flag-5'>定律</b>比較

    摩爾定律的終結(jié):芯片產(chǎn)業(yè)的下一個(gè)勝者法則是什么?

    在動(dòng)態(tài)的半導(dǎo)體技術(shù)領(lǐng)域,圍繞摩爾定律的持續(xù)討論經(jīng)歷了顯著的演變,其中最突出的是 MonolithIC 3D 首席執(zhí)行官Zvi Or-Bach于2014 年的主張。
    的頭像 發(fā)表于 01-25 14:45 ?906次閱讀
    <b class='flag-5'>摩爾定律</b>的終結(jié):芯片產(chǎn)業(yè)的下一個(gè)勝者法則是什么?

    中國(guó)團(tuán)隊(duì)公開(kāi)“Big Chip”架構(gòu)能終結(jié)摩爾定律?

    摩爾定律的終結(jié)——真正的摩爾定律,即晶體管隨著工藝的每次縮小而變得更便宜、更快——正在讓芯片制造商瘋狂。
    的頭像 發(fā)表于 01-09 10:16 ?674次閱讀
    中國(guó)團(tuán)隊(duì)公開(kāi)“Big Chip”架構(gòu)能終結(jié)<b class='flag-5'>摩爾定律</b>?

    英特爾CEO基辛格:摩爾定律放緩,仍能制造萬(wàn)億晶體

    帕特·基辛格進(jìn)一步預(yù)測(cè),盡管摩爾定律顯著放緩,到2030年英特爾依然可以生產(chǎn)出包含1萬(wàn)億個(gè)晶體管的芯片。這將主要依靠新 RibbonFET晶體管、PowerVIA電源傳輸、下一代工藝節(jié)點(diǎn)以及3D芯片堆疊等技術(shù)實(shí)現(xiàn)。目前單個(gè)封裝的最大芯片含有約1000億個(gè)晶體管。
    的頭像 發(fā)表于 12-26 15:07 ?546次閱讀

    英特爾CEO基辛格:摩爾定律仍具生命力,且仍在推動(dòng)創(chuàng)新

    摩爾定律概念最早由英特爾聯(lián)合創(chuàng)始人戈登·摩爾在1970年提出,明確指出芯片晶體管數(shù)量每?jī)赡攴环?。得益于新?jié)點(diǎn)密度提升及大規(guī)模生產(chǎn)芯片的能力。
    的頭像 發(fā)表于 12-25 14:54 ?500次閱讀

    摩爾定律時(shí)代,Chiplet落地進(jìn)展和重點(diǎn)企業(yè)布局

    電子發(fā)燒友網(wǎng)報(bào)道(文/吳子鵬)幾年前,全球半導(dǎo)體產(chǎn)業(yè)的重心還是如何延續(xù)摩爾定律,在材料和設(shè)備端進(jìn)行了大量的創(chuàng)新。然而,受限于工藝、制程和材料的瓶頸,當(dāng)前摩爾定律發(fā)展出現(xiàn)疲態(tài),產(chǎn)業(yè)的重點(diǎn)開(kāi)始逐步轉(zhuǎn)移到
    的頭像 發(fā)表于 12-21 00:30 ?1337次閱讀

    應(yīng)對(duì)傳統(tǒng)摩爾定律微縮挑戰(zhàn)需要芯片布線和集成的新方法

    應(yīng)對(duì)傳統(tǒng)摩爾定律微縮挑戰(zhàn)需要芯片布線和集成的新方法
    的頭像 發(fā)表于 12-05 15:32 ?459次閱讀
    應(yīng)對(duì)傳統(tǒng)<b class='flag-5'>摩爾定律</b>微縮挑戰(zhàn)需要芯片布線和集成的新方法

    摩爾定律不會(huì)死去!這項(xiàng)技術(shù)將成為摩爾定律的拐點(diǎn)

    因此,可以看出,為了延續(xù)摩爾定律,專(zhuān)家絞盡腦汁想盡各種辦法,包括改變半導(dǎo)體材料、改變整體結(jié)構(gòu)、引入新的工藝。但不可否認(rèn)的是,摩爾定律在近幾年逐漸放緩。10nm、7nm、5nm……芯片制程節(jié)點(diǎn)越來(lái)越先進(jìn),芯片物理瓶頸也越來(lái)越難克服
    的頭像 發(fā)表于 11-03 16:09 ?545次閱讀
    <b class='flag-5'>摩爾定律</b>不會(huì)死去!這項(xiàng)技術(shù)將成為<b class='flag-5'>摩爾定律</b>的拐點(diǎn)

    超越摩爾定律,下一代芯片如何創(chuàng)新?

    摩爾定律是指集成電路上可容納的晶體管數(shù)目,約每隔18-24個(gè)月便會(huì)增加一倍,而成本卻減半。這個(gè)定律描述了信息產(chǎn)業(yè)的發(fā)展速度和方向,但是隨著芯片的制造工藝接近物理極限,摩爾定律也面臨著瓶
    的頭像 發(fā)表于 11-03 08:28 ?746次閱讀
    超越<b class='flag-5'>摩爾定律</b>,下一代芯片如何創(chuàng)新?

    摩爾定律的終結(jié)真的要來(lái)了

    仍然正確的預(yù)測(cè),也就是大家所熟知的“摩爾定律”,但同時(shí)也提醒人們,這一定律的延續(xù)正日益困難,且成本不斷攀升。
    的頭像 發(fā)表于 10-19 10:49 ?585次閱讀
    <b class='flag-5'>摩爾定律</b>的終結(jié)真的要<b class='flag-5'>來(lái)了</b>嗎

    半導(dǎo)體行業(yè)產(chǎn)生深遠(yuǎn)影響的定律摩爾定律!

    有人猜測(cè)芯片密度可能會(huì)超過(guò)摩爾定律的預(yù)測(cè)。佐治亞理工學(xué)院的微系統(tǒng)封裝研究指出,2004年每平方厘米約有50個(gè)組件,到2020年,組件密度將攀升至每平方厘米約100萬(wàn)個(gè)組件。
    的頭像 發(fā)表于 10-08 15:54 ?1068次閱讀