今年以來,隨著中興事件的影響,核心芯片的自主可控已經(jīng)成為了眾多廠商努力的一大方向。這也使得開源指令集架構(gòu)RISC-V在2018年備受國(guó)內(nèi)廠商關(guān)注。國(guó)內(nèi)也相繼成立了多個(gè)RISC-V產(chǎn)業(yè)聯(lián)盟,開始圍繞 RISC-V 指令集構(gòu)建生態(tài)系統(tǒng)。
不過現(xiàn)在,RISC-V又多了一個(gè)競(jìng)爭(zhēng)對(duì)手。
今年6月份,被Wave Computing收購(gòu)的MIPS公司,12月18日宣布,MIPS將在2019年第一季度發(fā)布最新的core R6時(shí)開源,此舉旨在加速M(fèi)IPS指令集架構(gòu)的普及。有望幫助已逐漸邊緣化的MIPS指令集架構(gòu)重回正軌。
據(jù)了解,MIPS開放計(jì)劃將允許參與者自由訪問“最新版本的32位和64位MIPS ISA -無需許可或使用費(fèi)”,用戶還將獲得MIPS擁有的數(shù)百項(xiàng)專利。
在本月被Wave聘用為MIPS授權(quán)業(yè)務(wù)總裁的阿特斯威夫特(Art Swift)表示,此舉對(duì)于加快MIPS在生態(tài)系統(tǒng)中的應(yīng)用至關(guān)重要。Swift解釋說,開源是Wave首席執(zhí)行官Derek Meyer的“一個(gè)大計(jì)劃”。
資料顯示,自2000年以來,基于MIPS核心的芯片出貨量達(dá)到了85億。它包含了DSP和SIMD擴(kuò)展,而RISC-V的相關(guān)擴(kuò)展仍然在制定之中,MIPS配套軟件也更成熟。
聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。
舉報(bào)投訴
原文標(biāo)題:MIPS指令集架構(gòu)宣布開源,RISC-V或受沖擊
文章出處:【微信號(hào):icsmart,微信公眾號(hào):芯智訊】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。
相關(guān)推薦
指令集架構(gòu)(Instruction Set Architecture,ISA)與微架構(gòu)(Microarchitecture)是計(jì)算機(jī)體系結(jié)構(gòu)中的兩個(gè)重要概念,它們?cè)谔幚砥鞯脑O(shè)計(jì)和實(shí)現(xiàn)中扮演著不同的角色。以下是對(duì)兩者區(qū)別的詳細(xì)闡述
發(fā)表于 10-05 15:10
?371次閱讀
微處理器的指令集架構(gòu)(Instruction Set Architecture,ISA)是計(jì)算機(jī)體系結(jié)構(gòu)中的核心組成部分,它定義了計(jì)算機(jī)能夠執(zhí)行的指令集合、數(shù)據(jù)類型、寄存器、內(nèi)存訪問方式等,是連接
發(fā)表于 10-05 14:59
?261次閱讀
RISC-V和ARM指令集是兩種不同的計(jì)算機(jī)指令集架構(gòu),它們?cè)诙鄠€(gè)方面存在顯著的差異。以下是對(duì)這兩種指令集的詳細(xì)對(duì)比分析:
一、設(shè)計(jì)理念
RISC-V :RISC-V的設(shè)計(jì)理念是簡(jiǎn)化
發(fā)表于 09-28 11:05
開源
定義:RISC-V 是完全開源的指令集架構(gòu)(ISA),意味著任何人都可以查看、使用、修改以及分發(fā)其設(shè)計(jì),而無需支付版權(quán)費(fèi)用。
優(yōu)勢(shì):這種開源特性促進(jìn)了全球性的創(chuàng)新和合作。
社區(qū)化
定義
發(fā)表于 08-30 22:05
如題,就像X86中指令集有MMX,SSE,SSE2等,就像ARM指令集有ARM和Thumb等,但是總是感覺RISCV特別亂,可能是廠商比較多的緣故吧,我知道的有WCH的青稞RISC-V,玄鐵
發(fā)表于 08-29 13:49
的兩種主要指令集架構(gòu),它們?cè)诙鄠€(gè)方面存在顯著的差異。以下是對(duì)這兩種指令集架構(gòu)的詳細(xì)比較,涵蓋設(shè)計(jì)理念、指令復(fù)雜性、尋址方式、實(shí)現(xiàn)方式、性能特
發(fā)表于 08-22 11:00
?2415次閱讀
微處理器的指令集架構(gòu)(Instruction Set Architecture,ISA)是計(jì)算機(jī)體系結(jié)構(gòu)中至關(guān)重要的部分,它定義了微處理器能夠執(zhí)行的操作和指令的集合,以及這些指令如何被
發(fā)表于 08-22 10:53
?847次閱讀
Instruction Set Computers,復(fù)雜指令集計(jì)算集)和RISC(Reduced Instruction Set Computers)是兩大類
主流的CPU指令集類型,其中CISC以Intel,AMD
發(fā)表于 07-30 17:21
想要搭建一套嵌入式系統(tǒng),首先得確認(rèn)想要采用的指令集架構(gòu)(Instruction Set Architectures, ISA),各家的指令集架構(gòu)各有其優(yōu)缺點(diǎn)與擁護(hù)者,本文將為您大致介紹
發(fā)表于 03-28 09:35
?678次閱讀
它應(yīng)該是穩(wěn)定的,基礎(chǔ)的指令集架構(gòu)不應(yīng)該改變。更重要的是,它不能像以前的專有指令集架構(gòu)一樣被棄用,例如AMD Am29000、Digital Alpha、Digital VAX、Hewl
發(fā)表于 03-13 09:41
?658次閱讀
CPU 支持的所有指令和指令的字節(jié)級(jí)編碼就是這個(gè) CPU 的指令集架構(gòu)(Instruction Set Architecture,ISA),指令集
發(fā)表于 03-05 10:31
?687次閱讀
【RISC-V開放架構(gòu)設(shè)計(jì)之道|閱讀體驗(yàn)】匯編語(yǔ)言和擴(kuò)展指令集
匯編語(yǔ)言
將C語(yǔ)言翻譯成可執(zhí)行的機(jī)器語(yǔ)言的重要步驟包括編譯過程,匯編過程,鏈接過程。
函數(shù)調(diào)用約定過程分為六個(gè)階段:
1)將參數(shù)存放
發(fā)表于 02-03 13:29
在SIFive任職期間,Brad Burgess不僅拓展了敢達(dá)三十多年的半導(dǎo)體行業(yè)經(jīng)驗(yàn),還成功開發(fā)了許多適用各類指令集的處理器,如x86、68k、PowerPC、Arm以及如今備受矚目的RISC-V。此次成為MIPS首席架構(gòu)師,
發(fā)表于 01-08 11:41
?474次閱讀
? ?現(xiàn)代處理器的主要指令集架構(gòu)(ISA)包括:x86指令集架構(gòu)、RISC指令集架構(gòu)。
發(fā)表于 12-11 09:55
?4156次閱讀
指令集,就是CPU中用來計(jì)算和控制計(jì)算機(jī)系統(tǒng)的一套指令的集合。而指令集的先進(jìn)與否,也關(guān)系到CPU的性能發(fā)揮,它也是CPU性能體現(xiàn)的一個(gè)重要標(biāo)志。
發(fā)表于 12-02 09:51
?1054次閱讀
評(píng)論