0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

ADS操作系列之串行鏈路前仿真

h1654155971.8456 ? 來(lái)源:陳翠 ? 2019-01-01 09:26 ? 次閱讀

一、在ADS中搭建好S參數(shù)無(wú)源鏈路原理圖,并設(shè)置好各項(xiàng)參數(shù),尤其是S仿真器頻率、起始頻率和步長(zhǎng),如下圖所示。

ADS操作系列之串行鏈路前仿真

二、查閱所需仿真信號(hào)標(biāo)準(zhǔn)規(guī)范文件,定義回波損耗標(biāo)準(zhǔn),ADS支持等式定義方式。

ADS操作系列之串行鏈路前仿真

三、提取回波損耗曲線圖,插入損耗曲線圖提取方式類似。

ADS操作系列之串行鏈路前仿真

四、定義TDR阻抗等式,并提取TDR阻抗曲線圖。

ADS操作系列之串行鏈路前仿真

五、在無(wú)源鏈路原理圖基礎(chǔ)上加上模型和通道仿真器,并設(shè)置好參數(shù)。

ADS操作系列之串行鏈路前仿真

六、在接收端加入眼圖探針,并設(shè)置好眼圖模板,如下圖所示。

ADS操作系列之串行鏈路前仿真

七、點(diǎn)擊齒輪按鈕,執(zhí)行仿真后,參考回波損耗曲線圖提取方式,提取眼圖和眼圖模板。

至此,一個(gè)簡(jiǎn)單的串行鏈路前仿真就完成了,根據(jù)不同信號(hào)的標(biāo)準(zhǔn)規(guī)范要求,對(duì)曲線圖進(jìn)行分析,并留有一定的余量,如有不滿足,則需要優(yōu)化傳輸線、過(guò)孔等元件參數(shù)。

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • ADS1220
    +關(guān)注

    關(guān)注

    24

    文章

    488

    瀏覽量

    125128

原文標(biāo)題:ADS操作系列之串行鏈路前仿真

文章出處:【微信號(hào):eda365wx,微信公眾號(hào):EDA365電子論壇】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    高速串行仿真工具應(yīng)用實(shí)戰(zhàn)

    對(duì)信號(hào)完整性工程師而言,高速串行仿真是功能強(qiáng)大的工具。這些仿真可讓設(shè)計(jì)人員大致了解系統(tǒng)性能預(yù)測(cè),使他們?cè)趯⒃O(shè)計(jì)交付耗資巨大的電路板生產(chǎn)之
    的頭像 發(fā)表于 04-23 09:31 ?6558次閱讀
    高速<b class='flag-5'>串行</b><b class='flag-5'>鏈</b><b class='flag-5'>路</b><b class='flag-5'>仿真</b>工具應(yīng)用實(shí)戰(zhàn)

    求一個(gè)ads收發(fā)機(jī)仿真產(chǎn)生FMCW的源或者VCO

    ads收發(fā)機(jī)仿真信號(hào)源,產(chǎn)生2.3-2.5Ghz,5dBm的調(diào)頻連續(xù)波信號(hào)。求這樣的信號(hào)源的模型,或者VCO模型,軟件自帶的那個(gè)只能發(fā)點(diǎn)頻
    發(fā)表于 11-09 15:46

    如何實(shí)現(xiàn)CDMA2000系統(tǒng)卷積編碼器?

    為了縮短卷積編碼器設(shè)計(jì)周期,使硬件設(shè)計(jì)更具靈活性,在介紹卷積編碼器原理的基礎(chǔ)上,論述了一種基于可編程邏輯器件,采用模塊化設(shè)計(jì)方法,利用VHDL硬件描述語(yǔ)言實(shí)現(xiàn)CDMA2000系統(tǒng)卷積編碼器
    發(fā)表于 08-27 07:41

    使用Keysight E5910A串行優(yōu)化工具測(cè)試和優(yōu)化高速串行

    使用Keysight E5910A串行優(yōu)化工具測(cè)試和優(yōu)化高速串行
    發(fā)表于 10-15 08:49

    【資料】SI工程師如何分析多千兆位串行、內(nèi)存及接口

    工程師對(duì)于串行中的通道仿真、AMI需求,如何模擬大量位比特流仿真。
    發(fā)表于 03-31 10:42

    高速串行系統(tǒng)對(duì)信號(hào)的影響是什么?

    高速串行系統(tǒng)對(duì)信號(hào)的影響是什么?常用的補(bǔ)償技術(shù)有哪些?
    發(fā)表于 06-10 06:20

    MAX9249 吉比特多媒體串行串行器,具有LVDS系統(tǒng)

    MAX9249 吉比特多媒體串行串行器,具有LVDS系統(tǒng)接口 概述 MAX9249串行器帶有LVDS系統(tǒng)接口,采用Maxim吉比特
    發(fā)表于 03-28 09:17 ?1120次閱讀

    MAX9249 吉比特多媒體串行串行器,具有LVDS系統(tǒng)

    MAX9249 吉比特多媒體串行串行器,具有LVDS系統(tǒng)接口   概述 MAX9249串行器帶有LVDS系統(tǒng)接口,采
    發(fā)表于 05-20 08:51 ?821次閱讀

    MAX9265吉比特多媒體串行串行

    在MAX9265串行(GMSL)串行接口功能的LVDS系統(tǒng)和高帶寬數(shù)字內(nèi)容保護(hù)(HDCP)的DVD和藍(lán)光™視頻和音頻數(shù)據(jù)加密千兆多媒體內(nèi)容保護(hù)。與任何支持HDCP GM
    發(fā)表于 01-19 09:37 ?1128次閱讀

    實(shí)驗(yàn)一ADS仿真基礎(chǔ)

    熟悉ADS的基礎(chǔ)界面; 掌握ADS文件的基本操作; 依照示例完成簡(jiǎn)單電路的設(shè)計(jì)仿真練習(xí)及調(diào)試
    發(fā)表于 03-10 10:53 ?42次下載

    低噪聲級(jí)視頻的建模與仿真_陳智

    低噪聲級(jí)視頻的建模與仿真_陳智
    發(fā)表于 03-19 11:29 ?0次下載

    高速串行數(shù)據(jù)挑戰(zhàn)與TDR阻抗測(cè)試和高速串行的分析

    本文介紹了TDR阻抗測(cè)試和高速串行分析,首先介紹了高速串行數(shù)據(jù)鏈的挑戰(zhàn),然后對(duì)高速串行數(shù)據(jù)鏈
    發(fā)表于 10-12 16:42 ?8次下載
    高速<b class='flag-5'>串行</b>數(shù)據(jù)挑戰(zhàn)與TDR阻抗測(cè)試和高速<b class='flag-5'>串行</b><b class='flag-5'>鏈</b><b class='flag-5'>路</b>的分析

    JNEye分析工具支持迅速評(píng)估高速Altera FPGA和SoC中的高速串行性能

    仿真器的速度優(yōu)勢(shì)和時(shí)域波形仿真器的精度優(yōu)勢(shì),是一種新的混合行為仿真方法。JNEye工具經(jīng)過(guò)優(yōu)化,支持Altera 10代系列產(chǎn)品,為用戶提供了評(píng)估Altera下一代FPGA和SoC收發(fā)
    發(fā)表于 09-14 15:10 ?1360次閱讀

    串行仿真操作步驟

    單擊快捷圖標(biāo)欄的齒輪圖標(biāo)啟動(dòng)仿真,仿真完畢后,參考前文的仿真中回波損耗和TDR阻抗曲線圖提取方法提取后仿真的回波損耗和TDR阻抗曲線圖。
    的頭像 發(fā)表于 02-02 16:32 ?2364次閱讀
    <b class='flag-5'>串行</b><b class='flag-5'>鏈</b><b class='flag-5'>路</b>后<b class='flag-5'>仿真</b><b class='flag-5'>操作</b>步驟

    如何利用ADS仿真軟件輔助進(jìn)行DDR的電路仿真?

    Advanced Design System (ADS) 是一款最可信賴的仿真、驗(yàn)證和分析解決方案,通過(guò)特有的電磁及DDR總線仿真器,精確提取完整
    的頭像 發(fā)表于 05-17 09:28 ?1.2w次閱讀
    如何利用<b class='flag-5'>ADS</b><b class='flag-5'>仿真</b>軟件輔助進(jìn)行DDR的電路<b class='flag-5'>仿真</b>?