0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

怎樣平衡pcb的層疊設計

PCB線路板打樣 ? 來源:ct ? 2019-08-17 15:32 ? 次閱讀

如果布線不需要額外的層,為什么還要用它呢?難道減少層不會讓電路板更薄嗎?如果電路板少一層,難道成本不是更低么?但是,在一些情況下,增加一層反而會降低費用。

PCB板有兩種不同的結(jié)構(gòu):核芯結(jié)構(gòu)和敷箔結(jié)構(gòu)。

在核芯結(jié)構(gòu)中,PCB板中的所有導電層敷在核芯材料上;而在敷箔結(jié)構(gòu)中,只有PCB板內(nèi)部導電層才敷在核芯材料上,外導電層用敷箔介質(zhì)板。所有的導電層通過介質(zhì)利用多層層壓工藝粘合在一起。

核材料就是工廠中的雙面敷箔板。因為每個核有兩個面,全面利用時,PCB板的導電層數(shù)為偶數(shù)。為什么不在一邊用敷箔而其余用核結(jié)構(gòu)呢?其主要原因是:PCB板的成本及PCB板的彎曲度。

偶數(shù)層PCB板的成本優(yōu)勢

因為少一層介質(zhì)和敷箔,奇數(shù)PCB板原材料的成本略低于偶數(shù)層PCB。但是奇數(shù)層PCB板的加工成本明顯高于偶數(shù)層PCB板。內(nèi)層的加工成本相同;但敷箔/核結(jié)構(gòu)明顯的增加外層的處理成本。

奇數(shù)層PCB板需要在核結(jié)構(gòu)工藝的基礎上增加非標準的層疊核層粘合工藝。與核結(jié)構(gòu)相比,在核結(jié)構(gòu)外添加敷箔的工廠生產(chǎn)效率將下降。在層壓粘合以前,外面的核需要附加的工藝處理,這增加了外層被劃傷和蝕刻錯誤的風險。

平衡結(jié)構(gòu)避免彎曲

不用奇數(shù)層 設計PCB板的最好的理由是:奇數(shù)層PCB板容易彎曲。當PCB板在多層電路粘合工藝后冷卻時,核結(jié)構(gòu)和敷箔結(jié)構(gòu)冷卻時不同的層壓張力會引起PCB板彎曲。隨著電路板厚度的增加,具有兩個不同結(jié)構(gòu)的復合PCB板彎曲的風險就越大。消除PCB板彎曲的關鍵是采用平衡的層疊。盡管一定程度彎曲的PCB板達到規(guī)范要求,但后續(xù)處理效率將降低,導致成本增加。因為裝配時需要特別的設備和工藝,元器件放置準確度降低,故將損害質(zhì)量。

使用偶數(shù)層PCB板當設計中出現(xiàn)奇數(shù)層PCB板時,用以下幾種方法可以達到平衡層疊、降低PCB板制作成本、避免PCB板彎曲。以下幾種方法按優(yōu)選級排列。

1、一層信號層并利用。如果設計PCB板的電源層為偶數(shù)而信號層為奇數(shù)可采用這種方法。增加的層不增加成本,但卻可以縮短交貨時間、改善PCB板質(zhì)量。

2、增加一附加電源層。如果設計PCB板的電源層為奇數(shù)而信號層為偶數(shù)可采用這種方法。一個簡單的方法是在不改變其他設置的情況下在層疊中間加一地層。先按奇數(shù)層PCB板布線,再在中間復制地層,標記剩余的層。這和加厚地層的敷箔的電氣特性一樣。

3、在接近PCB層疊中央添加一空白信號層。這種方法最小化層疊不平衡性,改善PCB板的質(zhì)量。先按奇數(shù)層布線,再添加一層空白信號層,標記其余層。在微波電路和混合介質(zhì)(介質(zhì)有不同介電常數(shù))電路中采用。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • pcb
    pcb
    +關注

    關注

    4315

    文章

    22941

    瀏覽量

    395606
  • 華強pcb線路板打樣

    關注

    5

    文章

    14629

    瀏覽量

    42946
收藏 人收藏

    評論

    相關推薦

    0.4mm層疊封裝(PoP)封裝的PCB組裝指南,第二部分

    電子發(fā)燒友網(wǎng)站提供《0.4mm層疊封裝(PoP)封裝的PCB組裝指南,第二部分.pdf》資料免費下載
    發(fā)表于 10-15 11:33 ?0次下載
    0.4mm<b class='flag-5'>層疊</b>封裝(PoP)封裝的<b class='flag-5'>PCB</b>組裝指南,第二部分

    0.5mm層疊封裝應用處理器的PCB設計指南,第一部分

    電子發(fā)燒友網(wǎng)站提供《0.5mm層疊封裝應用處理器的PCB設計指南,第一部分.pdf》資料免費下載
    發(fā)表于 10-14 11:15 ?0次下載
    0.5mm<b class='flag-5'>層疊</b>封裝應用處理器的<b class='flag-5'>PCB</b>設計指南,第一部分

    0.5mm層疊封裝應用處理器的PCB組裝指南,第II部分

    電子發(fā)燒友網(wǎng)站提供《0.5mm層疊封裝應用處理器的PCB組裝指南,第II部分.pdf》資料免費下載
    發(fā)表于 10-14 11:09 ?0次下載
    0.5mm<b class='flag-5'>層疊</b>封裝應用處理器的<b class='flag-5'>PCB</b>組裝指南,第II部分

    0.4毫米層疊封裝(PoP)的PCB設計指南,第一部分

    電子發(fā)燒友網(wǎng)站提供《0.4毫米層疊封裝(PoP)的PCB設計指南,第一部分.pdf》資料免費下載
    發(fā)表于 09-19 11:00 ?0次下載
    0.4毫米<b class='flag-5'>層疊</b>封裝(PoP)的<b class='flag-5'>PCB</b>設計指南,第一部分

    電橋平衡中間加電壓源會怎樣

    電橋平衡中間加電壓源會對電橋電路產(chǎn)生顯著的影響,這主要涉及到電路平衡狀態(tài)的破壞、測量精度的下降以及可能引發(fā)的電路行為變化。 一、電橋平衡的基本原理 電橋是一種用于測量電阻、電容、電感等元件參數(shù)的電路
    的頭像 發(fā)表于 08-27 14:44 ?979次閱讀

    秘密背后的秘密-高速PCB層疊確認時,工廠為何不寫銅箔類型

    高速PCB層疊確認時,PCB工程確認時不提供銅箔類型,大家認為正常嗎,工廠說不提供銅箔類型,是生產(chǎn)時多了一種選擇,你能接受嗎,請走進今天的案例,了解案例背后的秘密。
    的頭像 發(fā)表于 06-17 17:16 ?379次閱讀
    秘密背后的秘密-高速<b class='flag-5'>PCB</b>的<b class='flag-5'>層疊</b>確認時,工廠為何不寫銅箔類型

    秘密背后的秘密-高速PCB層疊確認時,工廠為何不寫銅箔類型

    南方向出發(fā)。 環(huán)湖公路風景秀麗,一路歡聲笑語。 正行之間,忽聽電話鈴聲響起。 小胡華麗麗的拿起手機。 客戶說他們線路板廠發(fā)過來個工程確認,其中有個高速PCB層疊幫忙確認下。 猛一看,感覺工廠的層疊
    發(fā)表于 06-17 16:48

    PMP30826.1-具有有源電池平衡功能的超級電容備用電源 PCB layout 設計

    電子發(fā)燒友網(wǎng)站提供《PMP30826.1-具有有源電池平衡功能的超級電容備用電源 PCB layout 設計.pdf》資料免費下載
    發(fā)表于 05-19 09:49 ?1次下載
    PMP30826.1-具有有源電池<b class='flag-5'>平衡</b>功能的超級電容備用電源 <b class='flag-5'>PCB</b> layout 設計

    常見的PCB制造缺陷有哪些?

    這本影響深遠的指南分析了最主要的 PCB 制造沙漠,調(diào)查了其潛在驅(qū)動因素,并針對有限的機會給出了可能的答案。PCB層疊在絕緣基板上的導電銅跡線組成。元件被焊接到板上以形成功能性電子電路。
    發(fā)表于 04-15 11:26 ?2211次閱讀
    常見的<b class='flag-5'>PCB</b>制造缺陷有哪些?

    什么是白平衡?白平衡的作用

    平衡是指調(diào)整相機或攝像機的色溫設置,以使圖像中的白色與實際場景中的白色看起來一致。 在攝影和攝像中,白平衡的作用非常重要。由于不同光源的色溫不同,相機在不同光源下拍攝的照片或視頻會呈現(xiàn)出不同的偏色
    的頭像 發(fā)表于 01-22 15:31 ?1741次閱讀

    PCB層疊設計是什么?又有什么樣的作用?

    PCB層疊設計是什么?又有什么樣的作用? PCB層疊設計又稱為PCB層壓設計,是指在印刷電路板的設計過程中,通過合理地選擇不同層之間的層間結(jié)
    的頭像 發(fā)表于 12-21 13:49 ?803次閱讀

    AD9288輸出不平衡跟Vref有關系嗎?

    最近在用AD9288作為采樣芯片,發(fā)現(xiàn)很奇怪的問題,同樣的信號幅度輸入,兩路AD采樣數(shù)值不一樣,一路基本平衡,另一路不平衡比較嚴重,采樣值-91~+100;另一塊同樣的PCB板,兩路都不平衡
    發(fā)表于 12-15 06:24

    PCB電路板散熱技巧是怎樣的?

    PCB電路板散熱技巧是怎樣的 在現(xiàn)代電子設備中,尤其是高性能電子設備中,電路板的散熱問題變得越來越重要。散熱不好的電路板可能導致電子元件過熱,縮短其壽命,甚至引發(fā)故障。因此,正確的散熱設計和使用散熱
    的頭像 發(fā)表于 11-30 15:08 ?1152次閱讀

    PCB疊層設計層的排布原則和常用層疊結(jié)構(gòu)知識

    確定多層PCB板的層疊結(jié)構(gòu)需要考慮較多的因素。從布線方面來說,層數(shù)越多越利于布線,但是制板成本和難度也會隨之增加。對于生產(chǎn)廠家來說,層疊結(jié)構(gòu)對稱與否是PCB板制造時需要關注的焦點,所以
    發(fā)表于 11-22 15:29 ?889次閱讀

    PCB設計中的疊層原則

    在進行多層PCB的設計時,PCB層疊是其中一個非常重要的環(huán)節(jié),層疊的好壞對于產(chǎn)品的性能有直接的影響,下面我們將為大家梳理一下多層板層疊的一
    的頭像 發(fā)表于 11-13 07:50 ?1615次閱讀
    <b class='flag-5'>PCB</b>設計中的疊層原則