0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

高速PCB設(shè)計(jì):Checklist檢查有哪些內(nèi)容

Goodtimes ? 作者:電子發(fā)燒友網(wǎng) ? 2019-04-06 17:13 ? 次閱讀

高速PCB設(shè)計(jì)中通常的Checklist檢查包括了哪些方面的內(nèi)容。

1網(wǎng)表的對比

對網(wǎng)表比較工具輸出的報(bào)告進(jìn)行確認(rèn),保證網(wǎng)表與PCB板一致。

最終板導(dǎo)入最新原理圖看viewlog文件,確保沒有其他的改變。

2結(jié)構(gòu)的檢查

檢查單板的板框,板厚信息是否正確無誤,關(guān)注光模塊等特殊器件是否有缺口。

檢查單板限高是否正確,散熱器下的器件高度應(yīng)該小于散熱器下的BGA最小高度-0.5mm或者與硬件,工藝確認(rèn)具體的限高值,反焊盤出纖口及盤纖路徑下是否有超高器件。執(zhí)行Auxitools/check/Height review select檢查器件是否超高。執(zhí)行Auxitools/check/Height no height檢查無高度信息的器件,查找器件資料確認(rèn)是否超高。

檢查單板定位孔徑個(gè)數(shù),孔是否金屬化與結(jié)構(gòu)圖一致,檢查單板定位器件編碼與結(jié)構(gòu)圖一致

檢查結(jié)構(gòu)圖與PCB的定位器件布局完全一致,定位器件(連接器,面板指示燈等)的順序,位置方向(扣板連接器)與結(jié)構(gòu)圖,工程需求表單一致,定位偏差1mil以內(nèi)的為提示問題,偏差1mil的為一般問題,偏差1mil以上的為嚴(yán)重問題

確認(rèn)光模塊封裝與屏蔽罩封裝自帶的十字絲印重合正確。注:散熱器,扣板連接器等使用標(biāo)準(zhǔn)封裝

布局布線是否滿足結(jié)構(gòu)禁布區(qū)的要求,單板內(nèi)部的所有禁布區(qū)及OPEN WINDOW區(qū)域用Keepout畫出來。

檢查洗薄區(qū)域是否有走線,銅皮,絲印或者焊盤

檢查螺絲孔Top和Bottom層焊盤表層以下0.5mm深度內(nèi)禁布非地信號和過孔

3絲印檢查

執(zhí)行auxitools/check/refdes check…命令逐項(xiàng)檢查逐項(xiàng)確認(rèn),沒輔助工具就一個(gè)一個(gè)檢查,查絲印方向,絲印之間的干涉,絲印上soldermask檢查器件外框,管腳標(biāo)示,極性標(biāo)示等是否上焊盤或測試點(diǎn);管腳標(biāo)示,極性標(biāo)示是否ok;

保險(xiǎn)絲已經(jīng)按照要求添加額定電流、電壓值,例如:F1 T4AH/250V

單板手工添加的絲印標(biāo)示方向正確,重點(diǎn)檢查背面絲印,手工添加絲印建議6mil以上

器件標(biāo)號距離板邊最小保持20mil距離

器件絲印框位號是否丟失

4安規(guī)審查

48V/BGND區(qū)域內(nèi)電路滿足安規(guī)要求,重點(diǎn)檢查主回路。

48V區(qū)域滿足:

1.孔邊緣到孔邊緣,孔邊緣到線邊緣的距離要求:保險(xiǎn)管前外層2.1mm內(nèi)層1.75mm;保險(xiǎn)管后外層2.1mm,內(nèi)層0.75mm;

2.線邊緣到線邊緣的距離要求:保險(xiǎn)管前外層2.0mm,內(nèi)層1.4mm;保險(xiǎn)管后外層2.0mm,內(nèi)層為0.4mm。提示:保險(xiǎn)管后不強(qiáng)制要求,建議表層和內(nèi)層大于30mil。

高壓區(qū)域與低壓區(qū)域滿足保險(xiǎn)管前的安規(guī)要求,保險(xiǎn)管(230V系統(tǒng))需要添加保險(xiǎn)管警告標(biāo)示

共模電感下方需滿足100mil以上的前后隔離區(qū)

割掉細(xì)長銅皮 切掉銅皮中的細(xì)長突出(fine line)

5特殊器件處理

帶有金屬殼體的器件(金屬拉手條,臥裝電壓調(diào)整器,鐵氧體電感,晶振SX6-0705B等,所有插件晶體及DPAK等),周圍1.5mm禁布。

其他貼片晶振周圍1mm禁布器件,0.5mm禁布過孔走線,所有晶振下不打過孔(包括地過孔)

單板上電源部分的VIS-SI7356器件,注意檢查其他網(wǎng)絡(luò)銅皮是否避開了封裝自帶的routekeepout;封裝為SOT89的MOS管其禁布區(qū)內(nèi)不能打過孔

需要保證熱敏電阻兩端銅皮寬度一致,否則容易引起誤判

光模塊屏蔽殼鋪銅區(qū)域不允許打非地過孔

焊盤上有過孔,其焊盤的背面是否有鋪銅并亮銅

密間距器件網(wǎng)絡(luò)鋪銅時(shí)銅皮中間開窗出焊盤的SOLD

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4295

    文章

    22776

    瀏覽量

    393242
  • Checklist
    +關(guān)注

    關(guān)注

    0

    文章

    7

    瀏覽量

    3212
收藏 人收藏

    評論

    相關(guān)推薦

    PCB設(shè)計(jì)PCB制板的緊密關(guān)系

    一站式PCBA智造廠家今天為大家講講PCB設(shè)計(jì)PCB制板什么關(guān)系?PCB設(shè)計(jì)PCB制板的關(guān)系。PC
    的頭像 發(fā)表于 08-12 10:04 ?290次閱讀

    原理圖及PCB Checklist大放送~

    進(jìn)行原理圖及PCB詳檢二、原理圖檢查清單細(xì)則原理圖CheckList電源電路自檢確認(rèn)項(xiàng)目確認(rèn)結(jié)果備注應(yīng)用設(shè)計(jì)模擬部分?jǐn)?shù)字部分是否隔離每個(gè)IC的電源引腳是否都有一個(gè)去
    的頭像 發(fā)表于 07-24 08:11 ?525次閱讀
    原理圖及<b class='flag-5'>PCB</b> <b class='flag-5'>Checklist</b>大放送~

    PCB設(shè)計(jì)的EMC哪些注意事項(xiàng)

    是否滿足ESD或者EMI防護(hù)設(shè)計(jì)要求,撇開原理圖設(shè)計(jì),PCB設(shè)計(jì)一般需要我們從PCB布局和PCB布線兩個(gè)方面進(jìn)行審查,接下來為大家介紹關(guān)于PCB layout的EMC設(shè)計(jì)
    的頭像 發(fā)表于 06-12 09:49 ?386次閱讀

    PCB設(shè)計(jì)中的常見問題哪些?

    一站式PCBA智造廠家今天為大家講講PCB設(shè)計(jì)中的常見問題哪些?PCB設(shè)計(jì)布局時(shí)容易出現(xiàn)的五大常見問題。在電子產(chǎn)品的開發(fā)過程中,PCB(Printed Circuit Board,印
    的頭像 發(fā)表于 05-23 09:13 ?586次閱讀
    <b class='flag-5'>PCB設(shè)計(jì)</b>中的常見問題<b class='flag-5'>有</b>哪些?

    PCB設(shè)計(jì)優(yōu)化丨布線布局必須掌握的檢查項(xiàng)

    制造缺陷,提高產(chǎn)品的穩(wěn)定性和可靠性。 而在PCB設(shè)計(jì)中,布局與布線是決定整個(gè)電路板性能、可靠性及制造成本的關(guān)鍵環(huán)節(jié)之一,所以本文將重點(diǎn)介紹其相關(guān)檢查項(xiàng)概述。 ? 一、布局檢查 ?1、導(dǎo)入網(wǎng)表 最新的原理圖生成的網(wǎng)表導(dǎo)入
    的頭像 發(fā)表于 02-27 18:22 ?1501次閱讀
    <b class='flag-5'>PCB設(shè)計(jì)</b>優(yōu)化丨布線布局必須掌握的<b class='flag-5'>檢查</b>項(xiàng)

    【2023電子工程師大會(huì)】高速PCB設(shè)計(jì)與驗(yàn)證分析ppt

    【2023電子工程師大會(huì)】高速PCB設(shè)計(jì)與驗(yàn)證分析ppt
    發(fā)表于 01-03 16:31 ?32次下載

    PCB設(shè)計(jì)檢查規(guī)范指南

    PCB設(shè)計(jì)說明以及PCB設(shè)計(jì)或更改要求、標(biāo)準(zhǔn)化要求說明是否明確5.確認(rèn)外形圖上的禁止布放器件和布線區(qū)已在PCB模板上體現(xiàn)6.比較外形圖,確認(rèn)PCB所標(biāo)注尺寸及公差無誤, 金屬化孔和非金
    發(fā)表于 12-21 16:07 ?495次閱讀

    PCB設(shè)計(jì)高速電路

    PCB設(shè)計(jì)高速電路
    的頭像 發(fā)表于 12-05 14:26 ?663次閱讀
    <b class='flag-5'>PCB設(shè)計(jì)</b>之<b class='flag-5'>高速</b>電路

    高速PCB設(shè)計(jì)中的射頻分析與處理方法

    射頻(Radio Frequency,RF)電路在現(xiàn)代電子領(lǐng)域中扮演著至關(guān)重要的角色,涵蓋了廣泛的應(yīng)用,從通信系統(tǒng)到雷達(dá)和射頻識別(RFID)等。在高速PCB設(shè)計(jì)中,射頻電路的分析和處理是一項(xiàng)具有
    的頭像 發(fā)表于 11-30 07:45 ?721次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>PCB設(shè)計(jì)</b>中的射頻分析與處理方法

    高速PCB設(shè)計(jì)當(dāng)中鋪銅處理方法

    高速PCB設(shè)計(jì)當(dāng)中鋪銅處理方法
    的頭像 發(fā)表于 11-24 18:03 ?634次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>PCB設(shè)計(jì)</b>當(dāng)中鋪銅處理方法

    PCB設(shè)計(jì)中的高速電路布局布線(上)

    高速電路無疑是PCB設(shè)計(jì)中要求非常嚴(yán)苛的一部分,因?yàn)?b class='flag-5'>高速信號很容易被干擾,導(dǎo)致信號質(zhì)量下降,所以在PCB設(shè)計(jì)的過程中就需要避免或降低這種情況的發(fā)生。 在具體的
    的頭像 發(fā)表于 11-06 15:14 ?531次閱讀

    PCB設(shè)計(jì)中的高速電路布局布線

    高速電路無疑是PCB設(shè)計(jì)中要求非常嚴(yán)苛的一部分,因?yàn)?b class='flag-5'>高速信號很容易被干擾,導(dǎo)致信號質(zhì)量下降,所以在PCB設(shè)計(jì)的過程中就需要避免或降低這種情況的發(fā)生。 在具體的
    的頭像 發(fā)表于 11-06 14:55 ?548次閱讀

    高速信號pcb設(shè)計(jì)中的布局

    對于高速信號,pcb的設(shè)計(jì)要求會(huì)更多,因?yàn)?b class='flag-5'>高速信號很容易收到其他外在因素的干擾,導(dǎo)致實(shí)際設(shè)計(jì)出來的東西和原本預(yù)期的效果相差很多。 所以在高速信號pc
    的頭像 發(fā)表于 11-06 10:04 ?662次閱讀
    <b class='flag-5'>高速</b>信號<b class='flag-5'>pcb設(shè)計(jì)</b>中的布局

    PCB設(shè)計(jì)規(guī)則檢查器編寫技巧

    由于DRC必須遍歷 PCB設(shè)計(jì)整個(gè)電路圖,包括每個(gè)符號、每個(gè)引腳、每個(gè)網(wǎng)路、每種屬性,如有必要還能創(chuàng)建數(shù)目不限“附屬”文件。如4.0節(jié)所述,DRC可以標(biāo)示出任何違反PCB設(shè)計(jì)規(guī)則細(xì)微偏差。例如
    發(fā)表于 10-31 15:06 ?283次閱讀

    PCB設(shè)計(jì)ESD抑制準(zhǔn)則?

    PCB布線是ESD防護(hù)的一個(gè)關(guān)鍵要素,合理的PCB設(shè)計(jì)可以減少故障檢查和返工所帶來不必要的成本。在PCB設(shè)計(jì)中,不但需要在靜電薄弱電路增加靜電抑制器件,還要克服放電電流產(chǎn)生的電磁干擾(
    的頭像 發(fā)表于 09-26 10:57 ?890次閱讀
    <b class='flag-5'>PCB設(shè)計(jì)</b>ESD抑制準(zhǔn)則?