AD9164 16位12GSPS RF DAC支持直至S頻段的直接RF。這款高性能DAC配合表貼塑料封裝的HMC1114 10W SiC襯底GaN功率放大器使用,構(gòu)成器件數(shù)很少的高性能系統(tǒng)。
聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。
舉報投訴
-
功率放大器
+關(guān)注
關(guān)注
102文章
3492瀏覽量
131561 -
封裝
+關(guān)注
關(guān)注
126文章
7738瀏覽量
142627 -
RF
+關(guān)注
關(guān)注
65文章
3039瀏覽量
166766
發(fā)布評論請先 登錄
相關(guān)推薦
esp32-S3支持arduino編程嗎?
arduino選開發(fā)板的時候沒有es32-s3, 只有s2可選。
請問:
1. esp32-S3支持arduino編程嗎
2. arduino下sample下的BLE庫能用嗎?
3.
發(fā)表于 06-27 08:23
請問ESP32-S3-WROOM-1支持Matter應(yīng)用協(xié)議嗎?
請問有大佬知道ESP32-S3-WROOM-1支持Matter應(yīng)用協(xié)議嗎?如果不支持有什么辦法可以給板子加上Matter協(xié)議嗎?十分感謝!
發(fā)表于 06-17 06:08
AD9162和AD9164的主要區(qū)別是什么?
AD9162和AD9164的主要區(qū)別是什么,我看手冊里兩個DAC的描述和封裝管腳是一樣的,但兩者的價格差別很大,請問兩者的主要區(qū)別是什么,有沒有二者的對比參數(shù)類的描述
發(fā)表于 12-11 06:44
如何配置AD9164使其達到6GSPS?
我購買了AD9164評估板以及對應(yīng)的評估套件ADS7-V2,現(xiàn)在能使用到5GSPS。但是AD9164的data sheet上提到AD9164可以達到6GSPS。請教下然后配置AD9164
發(fā)表于 12-08 07:59
如何設(shè)置ACE和DGP實現(xiàn)AD9164評估套件的subclass1模式?
已經(jīng)有FPGA底板和AD9164評估板套件,如何設(shè)置ACE和DGP實現(xiàn)AD9164的subclass1模式,直接設(shè)置ACE和DGP為subclass1模式并沒有生成sysref±信號,請問該如何設(shè)置參數(shù),實現(xiàn)該模式的通信
發(fā)表于 12-08 07:14
php的適用范圍
PHP是一種通用的腳本語言,特別適用于Web開發(fā)。它可以用來開發(fā)動態(tài)網(wǎng)頁、網(wǎng)站和Web應(yīng)用程序。本文將詳細介紹PHP的適用范圍及其優(yōu)勢。 首先,PHP在Web開發(fā)中的應(yīng)用非常廣泛。無論是簡單的靜態(tài)
AD9164雜散問題如何解決?
Ad9164采樣率為3.2G,采用x2 NRZ模式,設(shè)置內(nèi)部的Nco輸出頻率為2.5Ghz,fpga產(chǎn)生0-500mhz的基帶信號送給ad9164從而產(chǎn)生2-3GHz范圍的射頻信號。單頻點輸出時會
發(fā)表于 12-04 07:39
AD9164 JESD204B接口的傳輸層是如何對I/Q數(shù)據(jù)進行映射的?
AD9164 JESD204B接口的傳輸層是如何對I/Q數(shù)據(jù)進行映射的
發(fā)表于 12-04 07:27
為什么AD9164工作在5GHz參考頻率時, 輸出頻譜中有1250MHz和2500MHz的雜散是為什么?
你好,我使用AD9164評估板時,使用參考時鐘為5GHz,在輸出頻率設(shè)置為1254MHz時,發(fā)現(xiàn)輸出頻譜中有1250MHz和2500MHz的雜散,請問這是DAC內(nèi)部產(chǎn)生的嗎?另外在AD9164器件
發(fā)表于 12-01 12:31
ad9164偶爾sync無法拉高怎么解決?
近期用到AD9164,用8個lane,多次斷電重啟后發(fā)現(xiàn)偶爾會出現(xiàn)sync無法拉高的現(xiàn)象,而處理器一直在向DAC的204B接口發(fā)送K28.5編碼,通過讀取AD9164的寄存器發(fā)現(xiàn) 0x46D或者
發(fā)表于 12-01 08:18
ad9164偶爾輸出不正常的原因?怎么解決?
用FPGA配置AD9164,大部分情況下正常輸出,輸出功率配置為最大(寄存器0x41 =03, 0x42=ff),但是偶爾會出現(xiàn)以下兩種情況
1、上電或者復(fù)位后,輸出功率很小,只有-30dbm左右
發(fā)表于 12-01 06:45
評論