0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

PCB電路板及電磁兼容性的設(shè)計(jì)步驟介紹

牽手一起夢(mèng) ? 來(lái)源:郭婷 ? 2019-05-09 13:44 ? 次閱讀

PCB電路板可以將很多的電子元件組合在一起,這樣能夠很好的節(jié)省空間,并且也不會(huì)妨礙到電路的運(yùn)行.PCB電路板在進(jìn)行設(shè)計(jì)的時(shí)候就有著很多的流程,首先,我們要設(shè)置好PCB電路板的各項(xiàng)參數(shù)。其次,我們要將各個(gè)零件裝在合適的位置。

1、進(jìn)入PCB設(shè)計(jì)系統(tǒng),設(shè)置有關(guān)參數(shù)

根據(jù)個(gè)人習(xí)慣設(shè)置設(shè)計(jì)系統(tǒng)的環(huán)境參數(shù),如格點(diǎn)的大小和類型、光標(biāo)的大小和類型等,一般來(lái)說(shuō)可以采用系統(tǒng)的默認(rèn)值。另外還要對(duì)電路板的大小、層數(shù)等參數(shù)進(jìn)行設(shè)置。

2、產(chǎn)生引入網(wǎng)絡(luò)

網(wǎng)絡(luò)表是電路原理圖設(shè)計(jì)與印制電路板設(shè)計(jì)之間的橋梁和紐帶,十分重要。網(wǎng)絡(luò)表可以由電路原理圖生成,也可以從已有的錢制電路板文件中提取。網(wǎng)絡(luò)表引入時(shí),需要對(duì)電路原理圖設(shè)計(jì)中的錯(cuò)誤進(jìn)行檢查和修正。

3、布置各零件封裝的位置

可利用系統(tǒng)的自動(dòng)布局功能,但自動(dòng)布局功能并不太完善,需要進(jìn)行手工調(diào)整各零件封裝的位置。

4、進(jìn)行電路板布線

電路板自動(dòng)布線的前提是設(shè)置安全距離、導(dǎo)線形式等內(nèi)容。目前設(shè)備的自動(dòng)布線功能比較完善,一般的電路圖都是可以布通的;但有些線的布置并不令人滿意,也可以通過(guò)手工進(jìn)行布線。

5、通過(guò)打印機(jī)輸出或硬拷貝保存

完成電路板的布線后,保存完成的電路線路圖文件,然后利用各種圖形輸出設(shè)備,如打印機(jī)或繪圖儀輸出電路板的布線圖。

電磁兼容性是指電子設(shè)備在各種電磁環(huán)境中仍能夠協(xié)調(diào)、有效地進(jìn)行工作的能力。目的是使電子設(shè)備既能抑制各種外來(lái)的干擾,使電子設(shè)備在特定的電磁環(huán)境中能夠正常工作,同時(shí)又能減少電子設(shè)備本身對(duì)其它電子設(shè)備的電磁干擾。PCB電路板作為電子元器件電氣連接的提供者,它的兼容性設(shè)計(jì)是怎樣的呢?

1、選擇合理的導(dǎo)線寬度由于瞬變電流在PCB電路板印制線條上所產(chǎn)生的沖擊干擾主要是由印制導(dǎo)線的電感成分造成的,因此應(yīng)盡量減小印制導(dǎo)線的電感量。

2、根據(jù)電路的復(fù)雜程度,合理選擇PCB的板層數(shù)理能有效降低電磁干擾,大幅度降低PCB體積和電流回路及分支走線的長(zhǎng)度,大幅度降低信號(hào)間的交叉干擾。

3、采用正確的布線策略采用平等走線可以減少導(dǎo)線電感,但導(dǎo)線之間的互感和分布電容增加,如果布局允許,最好采用井字形網(wǎng)狀布線結(jié)構(gòu),具體做法是印制板的一面橫向布線,另一面縱向布線,然后在交叉孔處用金屬化孔相連。

4、為了抑制PCB電路板導(dǎo)線之間的串?dāng)_,在設(shè)計(jì)布線時(shí)應(yīng)盡量避免長(zhǎng)距離的平等走線,盡可能拉開線與線之間的距離,信號(hào)線與地線及電源線盡可能不交叉。在一些對(duì)干擾十分敏感的信號(hào)線之間設(shè)置一根接地的印制線,可以有效地抑制串?dāng)_。

推薦閱讀:http://ttokpm.com/d/734436.html

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4296

    文章

    22783

    瀏覽量

    393442
  • 電磁兼容
    +關(guān)注

    關(guān)注

    54

    文章

    1816

    瀏覽量

    97655
  • 電路板
    +關(guān)注

    關(guān)注

    140

    文章

    4816

    瀏覽量

    96185
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    提升電路板電磁兼容性的方法

    來(lái)源:互聯(lián)網(wǎng)電磁兼容一般是對(duì)電子設(shè)備在各種電磁環(huán)境中仍能夠協(xié)調(diào)、有效地進(jìn)行工作的能力。它能使使電子設(shè)備既能抑制各種外來(lái)的干擾,使電子設(shè)備在特定的電磁環(huán)境中能夠正常工作,同時(shí)又能減少電子設(shè)備本身對(duì)其它電子設(shè)備的
    發(fā)表于 10-22 07:52

    如何有效的提升電路板電磁兼容性?

    如何有效的提升電路板電磁兼容性
    發(fā)表于 02-26 07:33

    誰(shuí)來(lái)闡述一下印刷電路板PCB)設(shè)計(jì)中的電磁兼容性?

    什么是電磁兼容性?電磁兼容性設(shè)計(jì)的目的是什么?印刷電路板整體布局及器件布置是怎樣的?印刷電路板抗干擾常用的措施有哪些?
    發(fā)表于 04-20 06:15

    電路板級(jí)的電磁兼容設(shè)計(jì)

    電路板級(jí)的電磁兼容設(shè)計(jì):本應(yīng)用文檔從元件選擇、電路設(shè)計(jì)和印制電路板的布線等幾個(gè)方面討論了電路板級(jí)的電磁兼
    發(fā)表于 04-14 09:15 ?0次下載

    電磁兼容pcb設(shè)計(jì)資料

    電磁兼容pcb設(shè)計(jì)從元件選擇、電路設(shè)計(jì)和印制電路板的布線等幾個(gè)方面討論了電路板級(jí)的電磁兼容性
    發(fā)表于 03-23 17:32 ?0次下載

    提高電磁兼容性的刷電路板布局

    提高電磁兼容性的刷電路板布局:摘要.....2 介紹….2 數(shù)字電路的特性.3 電源線上的干擾抑制.4 信號(hào)線的干擾抑制….6 振
    發(fā)表于 06-16 22:35 ?36次下載

    印刷電路板布局(電磁兼容性)

    印刷電路板布局(電磁兼容性)  
    發(fā)表于 04-09 14:11 ?0次下載
    印刷<b class='flag-5'>電路板</b>布局(<b class='flag-5'>電磁兼容性</b>)

    提高電磁兼容性的印刷電路板布局

    提高電磁兼容性的印刷電路板布局
    發(fā)表于 07-19 17:11 ?53次下載

    電磁兼容性PCB設(shè)計(jì)約束

    電磁兼容性PCB設(shè)計(jì)約束    PCB布線對(duì)PCB電磁兼容性影響很大,為了使P
    發(fā)表于 03-25 11:33 ?950次閱讀

    印刷電路板PCB)開發(fā)技術(shù)中的電磁兼容性

    印刷電路板PCB)開發(fā)技術(shù)中的電磁兼容性   電磁兼容性(EMC, Electromagnetic Compatibility)是指電
    發(fā)表于 11-18 09:12 ?489次閱讀

    電路板級(jí)的電磁兼容設(shè)計(jì)

    本文詳細(xì)介紹PCB印刷版電路板級(jí)的電磁兼容設(shè)計(jì)
    發(fā)表于 08-31 13:56 ?0次下載

    印刷電路板PCB)開發(fā)技術(shù)中的電磁兼容性

    印刷電路板PCB)開發(fā)技術(shù)中的電磁兼容性
    發(fā)表于 12-15 18:25 ?0次下載

    AD教材之電磁兼容電路板設(shè)計(jì)基于Altium Designer平臺(tái)PDF電子教材

    首先介紹電磁兼容性的理論知識(shí);其次,根據(jù)PCB設(shè)計(jì)的步驟介紹電路的布局及布線的設(shè)計(jì)如何滿足
    發(fā)表于 01-04 17:02 ?114次下載
    AD教材之<b class='flag-5'>電磁兼容</b>的<b class='flag-5'>電路板</b>設(shè)計(jì)基于Altium Designer平臺(tái)PDF電子教材

    PCB板層設(shè)計(jì)與電磁兼容性有什么關(guān)系?

    在高速電路板設(shè)計(jì)過(guò)程中,電磁兼容性設(shè)計(jì)是一個(gè)重點(diǎn),也是難點(diǎn)。本文從層數(shù)設(shè)計(jì)和層的布局兩方面論述了如何減少耦合源傳播途徑等方面減少傳導(dǎo)耦合與輻射耦合所引起的電磁干擾,提高電磁兼容性。
    發(fā)表于 02-09 10:12 ?6次下載
    <b class='flag-5'>PCB</b>板層設(shè)計(jì)與<b class='flag-5'>電磁兼容性</b>有什么關(guān)系?

    提高電磁兼容性的印刷電路板布局.zip

    提高電磁兼容性的印刷電路板布局
    發(fā)表于 12-30 09:21 ?3次下載