0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

研發(fā)投入越來越高 什么樣的工具才能保障變現(xiàn)?

堅(jiān)白 ? 來源:電子發(fā)燒友網(wǎng) ? 作者:陸楠 ? 2019-05-11 01:01 ? 次閱讀
嵌入式系統(tǒng)和SOC而言,汽車、大規(guī)模計(jì)算、IoT5G通信等應(yīng)用使得多核異構(gòu)、多處理架構(gòu)的設(shè)計(jì)成為主流。在無人駕駛、AI和ML這些領(lǐng)域,多核異構(gòu)芯片正變得越來越普遍,而在數(shù)據(jù)中心這類應(yīng)用場(chǎng)景中,有數(shù)千個(gè)處理器——隨著功能迭代,這個(gè)數(shù)量將達(dá)到百萬兆級(jí)——在同時(shí)運(yùn)行,這些不同的處理器之間的交互對(duì)系統(tǒng)級(jí)行為產(chǎn)生的影響需要有效的跟蹤和調(diào)試。
此外,RSIC-V這樣的新型處理器架構(gòu)的興起也給SOC設(shè)計(jì)增加了一個(gè)前所未有的選項(xiàng),芯片系統(tǒng)復(fù)雜度的增加使得芯片設(shè)計(jì)的投入越來越高——一顆7nm芯片從設(shè)計(jì)到流片需要2億美金——因而保障它們被正確的設(shè)計(jì)和運(yùn)行最終得以變現(xiàn)的工具就愈發(fā)重要。

大規(guī)模系統(tǒng)設(shè)計(jì)要解決的問題

SoC中多個(gè)硬件模塊、固件和軟件之間的復(fù)雜交互已經(jīng)使實(shí)時(shí)的全生命周期監(jiān)測(cè)成為SoC設(shè)計(jì)人員不可或缺的工具。設(shè)計(jì)方法的改變也正在使整個(gè)系統(tǒng)的監(jiān)測(cè)比以往任何時(shí)候都更有必要。靈活的軟件開發(fā)和特殊編程實(shí)踐本質(zhì)上都需要實(shí)際系統(tǒng)的高細(xì)節(jié)可見性。同樣,系統(tǒng)硬件和軟件的構(gòu)建過程需要工程師清楚地了解其系統(tǒng)運(yùn)行時(shí)的行為。
芯片設(shè)計(jì)人員總是希望能夠更快的進(jìn)行系統(tǒng)級(jí)芯片開發(fā)和調(diào)試,系統(tǒng)設(shè)計(jì)則需要增強(qiáng)的連接能力,基于硬件的安全防護(hù)能力,功能安全性,現(xiàn)場(chǎng)性能和功耗優(yōu)化,”UltraSoC首席執(zhí)行官Rupert Baines說?!芭cSynopsys這類設(shè)計(jì)工具公司提供的產(chǎn)品不同,UltraSoC的產(chǎn)品是以IP的方式固化在用戶芯片中,這對(duì)于用戶而言,分析和調(diào)試不僅是研發(fā)期,而且延長(zhǎng)到了整個(gè)產(chǎn)品生命周期?!盪ltraSoC是一家為SoC設(shè)計(jì)提供內(nèi)部分析、追蹤與監(jiān)測(cè)IP的公司,這些IP將可擴(kuò)展的分析技術(shù)和通信架構(gòu)加入SoC中,包括開發(fā)、分析和數(shù)據(jù)可視化的算法及工具,以及用于信息安全的分析技術(shù)。
UltraSoC為SOC提供的調(diào)試和監(jiān)測(cè)工具,支持ARM、MIPS、RISC-V等多種CPU架構(gòu)
圖:UltraSoC為SOC提供的調(diào)試和監(jiān)測(cè)工具,支持ARM、MIPS、RISC-V等多種CPU架構(gòu)

開發(fā)環(huán)境需要簡(jiǎn)化

UltraSoC去年10月推出了一個(gè)集成開發(fā)環(huán)境工具——UltraDevelop 2 IDE。該工具集成了調(diào)試、運(yùn)行控制和性能調(diào)優(yōu)功能,可為硬件、固件和軟件的運(yùn)行提供集成化的視圖,以及高級(jí)異常檢測(cè)、可視化和數(shù)據(jù)科學(xué)等功能。
UltraDevelop 2 IDE可為硬件、固件和軟件的運(yùn)行提供集成化的視圖界面
圖:UltraDevelop 2 IDE可為硬件、固件和軟件的運(yùn)行提供集成化的視圖界面
基于Percepio的Tracealyzer功能,UltraDevelop 2為工程師提供了硬件操作和高級(jí)軟件執(zhí)行的集成化可視性。對(duì)Imperas的多處理器調(diào)試器的集成,使UltraDevelop 2能夠支持多核、多線程平臺(tái),包括利用不同處理器架構(gòu)的內(nèi)核組合,支持開發(fā)復(fù)雜的異構(gòu)系統(tǒng)——如上所言,這些系統(tǒng)正變得越來越普遍?!按蛟霼ltraDevelop 2的目的,是為了給SoC設(shè)計(jì)人員在選擇開發(fā)平臺(tái)時(shí)提供功能和靈活性的最佳組合,并且有能力對(duì)20多種CPU架構(gòu)進(jìn)行實(shí)時(shí)運(yùn)行控制?!盉aines說,“開發(fā)人員可以從UltraSoC現(xiàn)有的合作伙伴處獲得和部署第三方工具,并支持底層的UltraSoC硬件功能,或者他們可以選擇UltraSoC提供的預(yù)集成配置。”
對(duì)延時(shí)和帶寬進(jìn)行分析對(duì)延時(shí)和帶寬進(jìn)行分析
圖:AI處理器的數(shù)據(jù)處理量達(dá)到3Gbit/S,要對(duì)延時(shí)和帶寬進(jìn)行分析,UltraDevelop 2通過自有數(shù)據(jù)庫(kù)比對(duì)過濾掉無效的數(shù)據(jù),提高分析效率
UltraDevelop 2的系統(tǒng)級(jí)整體開發(fā)方法意味著開發(fā)人員能夠在任何抽象級(jí)別上查看和分析軟件和硬件之間的交互。據(jù)悉,Microsemi不久前推出的PolarFire SoC架構(gòu)所強(qiáng)調(diào)的“廣泛的調(diào)試能力”正是受益于此,該架構(gòu)屬于其RISC-V Mi-V生態(tài)系統(tǒng)。

RISC-V的特殊需求

作為一個(gè)快速增長(zhǎng)的開源處理器,RISC-V用戶的增長(zhǎng)迅速。據(jù)悉,目前UltraSoC的客戶中,已有一半來自RISC-V,包括Andes, Esperanto, Lauterbach, Microchip和SiFive。“Esperanto的高性能計(jì)算系統(tǒng)在同一顆芯片上放置了一千個(gè)RISC-V處理器和AI/ML加速器,Western Digital則承諾將其存儲(chǔ)處理器中的10億個(gè)核心轉(zhuǎn)換為RISC-V架構(gòu)(SweRV Core處理器),”Baines說道。
和ARM等其他處理器已內(nèi)置自有的ETM(嵌入式跟蹤宏單元)不同,RISC-V沒有ETM,所以,該公司在2018年初推出了業(yè)界第一款也是唯一一款專為RISC-V設(shè)計(jì)的商用追蹤編碼器IP,對(duì)指令執(zhí)行和數(shù)據(jù)內(nèi)存訪問進(jìn)行編碼,并輸出一種高度壓縮的追蹤格式,外部軟件可以隨后獲取此數(shù)據(jù)并使用它來重建程序執(zhí)行流程。其他通用功能則包括數(shù)據(jù)和指令追蹤、一系列計(jì)數(shù)器和定時(shí)器以及快速分析描繪工具。

硬件防護(hù)的安全性會(huì)更高

從安全的角度講,分析工具最好是獨(dú)立于主系統(tǒng),且是非侵入式的。“硬件防護(hù)分析速度更快,而且不會(huì)被惡意軟件發(fā)現(xiàn),”Baines說,“同時(shí),也要滿足結(jié)果實(shí)時(shí)可見并能夠運(yùn)行軟件進(jìn)行調(diào)整。UltraDevelop 2集成了諸如異常檢測(cè)和防止惡意入侵等硬件支持的安全性與安全防護(hù)特性?!?/div>
這一硬件防護(hù)功能是基于UltraSoC的裸金屬安全防護(hù)(Bare Metal Security,BMS)技術(shù),該技術(shù)提供“比操作系統(tǒng)更底層”的、基于硬件的安全防護(hù)級(jí)別,對(duì)于攻擊者,BMS極難被發(fā)現(xiàn)或被破壞。
除了越來越多的使用高級(jí)硬件和軟件與物理世界交互使得系統(tǒng)對(duì)安保要求越來越高,行業(yè)標(biāo)準(zhǔn)的激增也需要對(duì)SOC的內(nèi)部行為進(jìn)行高粒度的監(jiān)控,且不僅是開發(fā)期間,還要能夠在部署后進(jìn)行分析調(diào)試。以汽車網(wǎng)絡(luò)安全標(biāo)準(zhǔn)SAE J3061為例,該標(biāo)準(zhǔn)要求在從開發(fā)到現(xiàn)場(chǎng)使用的整個(gè)產(chǎn)品生命周期中監(jiān)測(cè)和控制安全保護(hù)功能,包括能夠去監(jiān)測(cè)事故和侵入系統(tǒng)的企圖并報(bào)告此類事件。另外,類似畫面凍結(jié)誤導(dǎo)系統(tǒng)判斷的情況也需要能夠提出預(yù)警或輔助處理系統(tǒng)進(jìn)行決策。這就要求分析工具可在已部署的產(chǎn)品里發(fā)現(xiàn)系統(tǒng)性和隨機(jī)性錯(cuò)誤,實(shí)現(xiàn)新級(jí)別的安全性和安全防護(hù)功能,并支持現(xiàn)場(chǎng)系統(tǒng)健康監(jiān)測(cè)和高級(jí)取證。
“UltraDevelop 2的基礎(chǔ)架構(gòu)也包括專門針對(duì)提高汽車安全性與安全防護(hù)能力而優(yōu)化的功能,”Baines說,“包括用于檢查冗余模塊之間一致性的鎖步監(jiān)測(cè)器?!彪m然大多數(shù)處理器都有鎖步功能,但在多處理架構(gòu)系統(tǒng)中,第三方鎖步功能會(huì)更客觀。
據(jù)悉,UltraSoC去年11月和一家專精于設(shè)計(jì)和驗(yàn)證高完整性關(guān)鍵系統(tǒng)技術(shù)的公司ResilTech達(dá)成一項(xiàng)合作計(jì)劃,旨在針對(duì)ISO26262標(biāo)準(zhǔn)進(jìn)一步提高汽車系統(tǒng)的功能安全合規(guī)性。
鎖步功能監(jiān)測(cè)可防止處理器出現(xiàn)異步頻率的故障
圖:鎖步功能監(jiān)測(cè)可防止處理器出現(xiàn)異步頻率的故障

周期精確追蹤的重要性

在實(shí)時(shí)和性能關(guān)鍵型(performance-critical)應(yīng)用中,周期精確追蹤正變得越來越重要,工程師需要將其硬件和軟件代碼的運(yùn)行優(yōu)化到單時(shí)鐘周期的水平,即被CPU、GPU、DSP或加速器所識(shí)別的最小時(shí)間單位。
UltraSoC不久前在其UltraDevelop 2 IDE中增加了周期精確的追蹤功能——RISC-V Trace Encoder追蹤編碼器,支持32位和64位RISC-V設(shè)計(jì)。該技術(shù)最初將作為UltraSoC用于RISC-V處理器追蹤解決方案的一部分提供。
Baines強(qiáng)調(diào),當(dāng)前處理器跟蹤解決方案只跟蹤程序流,如跳轉(zhuǎn)、分支、中斷等。但不能直接看到CPU在特定時(shí)刻所做的工作,周期精確跟蹤解決了這個(gè)問題。
聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 調(diào)試
    +關(guān)注

    關(guān)注

    7

    文章

    551

    瀏覽量

    33763
  • 跟蹤
    +關(guān)注

    關(guān)注

    1

    文章

    38

    瀏覽量

    14278
  • UltraSoC
    +關(guān)注

    關(guān)注

    0

    文章

    40

    瀏覽量

    17983
  • RSIC-V
    +關(guān)注

    關(guān)注

    4

    文章

    14

    瀏覽量

    6512
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    代碼整潔之道-大師眼中的整潔代碼是什么樣

    幾個(gè)月前寫了一篇文章“如何寫出難以維護(hù)的代碼”,從中能大概了解到不好維護(hù)的代碼是什么樣,有哪些壞味道,那肯定有人會(huì)反問,難以維護(hù)的代碼見的太多了,也知道長(zhǎng)什么樣,但是對(duì)于好維護(hù)的代碼是什么樣的比較
    的頭像 發(fā)表于 09-09 16:30 ?136次閱讀
    代碼整潔之道-大師眼中的整潔代碼是<b class='flag-5'>什么樣</b>

    cs1237兩個(gè)差分線,正極端電壓大于負(fù)極端,兩者相差越大,讀出來的數(shù)據(jù)越來越

    嘗試加上補(bǔ)碼轉(zhuǎn)原碼也是一,壓差越來越大,數(shù)值越來越小,正常不應(yīng)該是越來越大嗎?
    發(fā)表于 03-30 10:52

    請(qǐng)問ESD保護(hù)設(shè)計(jì)中的傳輸線脈沖TLP該怎么測(cè)呢?

    隨著電子器件在汽車和其他產(chǎn)品上的應(yīng)用越來越廣泛(智能化),芯片的集成度也越來越高、體形也越來越小、研發(fā)的難度也越來越高,這些器件通常具有線間
    的頭像 發(fā)表于 03-22 15:10 ?1220次閱讀
    請(qǐng)問ESD保護(hù)設(shè)計(jì)中的傳輸線脈沖TLP該怎么測(cè)呢?

    我們?cè)撊绾螒?yīng)對(duì)SOC中越來越龐大和復(fù)雜的SDC約束?

    SOC設(shè)計(jì)變得越來越復(fù)雜,成本越來越高,設(shè)計(jì)和驗(yàn)證也越來越困難。
    的頭像 發(fā)表于 03-13 14:52 ?885次閱讀
    我們?cè)撊绾螒?yīng)對(duì)SOC中<b class='flag-5'>越來越</b>龐大和復(fù)雜的SDC約束?

    IC datasheet為什么越來越薄了?

    剛畢業(yè)的時(shí)候IC spec動(dòng)則三四百頁甚至一千頁,這種設(shè)置和使用方法很詳盡,但是這幾年IC datasheet為什么越來越薄了,還分成了IC功能介紹、code設(shè)置、工廠量產(chǎn)等等規(guī)格書,很多東西都藏著掖著,想了解個(gè)IC什么東西都要發(fā)郵件給供應(yīng)商,大家有知道這事為什么的嗎?
    發(fā)表于 03-06 13:55

    為何開關(guān)頻率要大于30kHz,且有越來越高的趨勢(shì)?

    為何開關(guān)頻率要大于30kHz,且有越來越高的趨勢(shì)?開關(guān)頻率大小的限制因素是什么? 開關(guān)頻率的大小是指開關(guān)電路每秒鐘進(jìn)行開關(guān)操作的次數(shù)。在電力電子設(shè)備中,開關(guān)頻率主要用于調(diào)節(jié)電路的響應(yīng)速度和功率傳輸
    的頭像 發(fā)表于 01-31 17:39 ?1858次閱讀

    變頻器一般是控制什么樣的電機(jī),是不是需要特殊的電機(jī)才能與之匹配?

    變頻器一般是控制什么樣的電機(jī),是不是需要特殊的電機(jī)才能與之匹配?普通的電機(jī)行不?直流電機(jī)行不?是不是非得是某種類型的電機(jī)?這個(gè)東東還沒有過!請(qǐng)教!
    發(fā)表于 12-19 06:57

    人工智能芯片需要什么樣的基礎(chǔ)器件?

    三維集成電路最近慢慢開始熱起來,摩爾定律一直在發(fā)展,而且發(fā)展的過程中密度越來越高?,F(xiàn)在5nm工藝可以在一個(gè)平方毫米上集成大概1.1億只晶體管,也就是2800個(gè)邏輯門。我們的集成能力已經(jīng)大于能夠?qū)崿F(xiàn)的芯片了。
    發(fā)表于 12-13 12:30 ?241次閱讀
    人工智能芯片需要<b class='flag-5'>什么樣</b>的基礎(chǔ)器件?

    為什么PoE應(yīng)用需要越來越高的功率?

    本期我們和大家分享的話題是以太網(wǎng)供電,即我們常說的PoE的發(fā)展以及以太網(wǎng)供電這種應(yīng)用對(duì)雙絞線的要求。
    的頭像 發(fā)表于 11-30 10:22 ?411次閱讀

    部分新能源充電企業(yè)服務(wù)費(fèi)漲50%,開電車費(fèi)用越來越高?!

    行業(yè)芯事行業(yè)資訊
    電子發(fā)燒友網(wǎng)官方
    發(fā)布于 :2023年11月29日 18:00:17

    智能加壓泵站的遠(yuǎn)程監(jiān)控與維護(hù),小區(qū)用水的安全保障

    隨著城市化的發(fā)展和人口的不斷增加,供水問題越來越受到關(guān)注。如今高層小區(qū)越來越多,對(duì)于供水的質(zhì)量與安全要求也在越來越高,加壓泵站便是保證穩(wěn)定供水的關(guān)鍵設(shè)施。加壓泵站的工作原理就是通過電機(jī)驅(qū)動(dòng)水泵,將水
    的頭像 發(fā)表于 11-09 14:05 ?456次閱讀
    智能加壓泵站的遠(yuǎn)程監(jiān)控與維護(hù),小區(qū)用水的安全<b class='flag-5'>保障</b>

    倒裝芯片封裝選擇什么樣的錫膏?

    介紹倒裝芯片封裝選擇什么樣的錫膏?
    的頭像 發(fā)表于 10-31 13:16 ?695次閱讀
    倒裝芯片封裝選擇<b class='flag-5'>什么樣</b>的錫膏?

    單片機(jī)在以后會(huì)越來越趨向于低端化應(yīng)用嗎?

    隨著現(xiàn)在的技術(shù)和產(chǎn)品功能需求越來越高,好像單片機(jī)能完成的事情越來越少;以后是不是嵌入式芯片是主流,單片機(jī)漸漸只能在低端上應(yīng)用?
    發(fā)表于 10-24 08:30

    新能源汽車對(duì)快充性能的要求越來越高

    近年來,隨著新能源汽車的滲透,轉(zhuǎn)型增速過快與補(bǔ)能落后矛盾愈發(fā)凸顯。
    的頭像 發(fā)表于 10-23 10:10 ?708次閱讀

    當(dāng)物聯(lián)網(wǎng)端側(cè)開始擁抱AI,什么樣的MCU才能堪重任?

    當(dāng)物聯(lián)網(wǎng)端側(cè)開始擁抱AI,什么樣的MCU才能堪重任?
    的頭像 發(fā)表于 10-17 17:54 ?503次閱讀
    當(dāng)物聯(lián)網(wǎng)端側(cè)開始擁抱AI,<b class='flag-5'>什么樣</b>的MCU<b class='flag-5'>才能</b>堪重任?