SignalTap II全稱SignalTap II Logic Analyzer是第二代系統(tǒng)級調(diào)試工具,可以捕獲和顯示實時信號,觀察在系統(tǒng)設(shè)計中的硬件和軟件之間的互相作用。Quartus II軟件可以選擇要捕獲的信號、開始捕獲的時間,以及要捕獲多少數(shù)據(jù)樣本。還可以選擇時間數(shù)據(jù)從器件的存儲器塊通過JTAG端口傳送至SignalTap II Logic Analyzer,還是至I/O引腳以供外部邏輯分析儀或示波器使用。將實時數(shù)據(jù)提供給工程師幫助debug。
聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。
舉報投訴
相關(guān)推薦
`1)實驗平臺:正點原子開拓者FPGA開發(fā)板2)平臺購買地址:https://item.taobao.com/item.htm?id=5797492098202)全套實驗源碼+手冊+
發(fā)表于 06-15 22:54
本帖最后由 100dongdong 于 2020-5-16 23:48 編輯
正點原子FPGA開拓者開發(fā)板,Intel(Altera) FPG
發(fā)表于 05-16 23:35
1)實驗平臺:正點原子開拓者FPGA 開發(fā)板2)摘自《開拓者FPGA開發(fā)指南》關(guān)注官方微信號公眾
發(fā)表于 08-05 11:12
1)實驗平臺:正點原子開拓者FPGA 開發(fā)板2)摘自《開拓者FPGA開發(fā)指南》關(guān)注官方微信號公眾
發(fā)表于 08-24 16:41
求問各位大佬,剛剛?cè)腴T正點開拓者FPGA開發(fā)板,用板載pcf8591采集信號發(fā)生器單一頻率正弦波,再用ip核做fft,結(jié)果和matlab上fft不一樣,請問是怎么回事呢?
發(fā)表于 01-04 09:34
該課程是正點原子團(tuán)隊編寫,詳細(xì)講解了quartus中的qsys。也可以從我頭像點進(jìn)去看FPGA verilog相關(guān)的視頻。
發(fā)表于 09-18 07:04
?1872次閱讀
正點原子開拓者FPGA開發(fā)板配套視頻
發(fā)表于 09-04 06:02
?2111次閱讀
正點原子開拓者FPGA開發(fā)板配套視頻
發(fā)表于 09-04 06:00
?1947次閱讀
、和單一內(nèi)核仿真技術(shù),編譯仿真速度快,編譯的代碼與平臺無關(guān),便于保護(hù)IP核,個性化的圖形界面和用戶接口,為用戶加快調(diào)錯提供強(qiáng)有力的手段,是FPGA/ASIC設(shè)計的首選仿真軟件。
發(fā)表于 09-19 07:09
?2676次閱讀
Quartus II 是Altera公司的綜合性CPLD/FPGA開發(fā)軟件,原理圖、VHDL、VerilogHDL以及AHDL(Altera Hardware 支持Description
發(fā)表于 09-19 07:07
?3673次閱讀
該課程是正點原子團(tuán)隊編寫,詳細(xì)講解了quartus中的qsys。也可以從我頭像點進(jìn)去看FPGA verilog相關(guān)的視頻。
發(fā)表于 09-17 07:10
?1356次閱讀
該課程是正點原子團(tuán)隊編寫,詳細(xì)講解了quartus中的qsys。也可以從我頭像點進(jìn)去看FPGA verilog相關(guān)的視頻。
發(fā)表于 09-16 07:07
?2742次閱讀
該課程是正點原子團(tuán)隊編寫,詳細(xì)講解了quartus中的qsys。也可以從我頭像點進(jìn)去看FPGA verilog相關(guān)的視頻。
發(fā)表于 09-16 07:06
?2720次閱讀
該課程是正點原子團(tuán)隊編寫,詳細(xì)講解了quartus中的qsys。也可以從我頭像點進(jìn)去看FPGA verilog相關(guān)的視頻。
發(fā)表于 09-16 07:04
?1458次閱讀
該課程是正點原子團(tuán)隊編寫,詳細(xì)講解了quartus中的qsys。也可以從我頭像點進(jìn)去看FPGA verilog相關(guān)的視頻。
發(fā)表于 09-12 07:09
?3527次閱讀
評論