將加速數(shù)據(jù)中心應(yīng)用部署
All Programmable 技術(shù)和器件的全球領(lǐng)先企業(yè)賽靈思公司(Xilinx, Inc.,(NASDAQ:XLNX))今天宣布其PCI Express Gen4功能取得重大成果。賽靈思和 IBM 聯(lián)手,兩家公司利用 PCI Express Gen4,超越目前廣泛采用的 PCI Express Gen3 標準,率先將加速器和 CPU 之間的互聯(lián)性能提升一倍。同時,Gen4 還將 CPU 和加速器之間的帶寬增加了一倍,高達每信道 16 Gbps,從而為人工智能和數(shù)據(jù)分析等要求苛刻的數(shù)據(jù)中心應(yīng)用實現(xiàn)了性能加速。
自 2003 年 PCI Express 問世以來,賽靈思就一直是 PCI 互聯(lián)解決方案領(lǐng)域的領(lǐng)跑者,其所有 All Programmable FPGA 系列產(chǎn)品均符合 PCI Express 標準。今天,IBM 和賽靈思共同實現(xiàn)了賽靈思 16nm UltraScale+ 器件和 IBM POWER9 處理器之間的互操作性,率先在可編程器件中演示 PCIe Gen4 的功能。
IBM公司副總裁兼研究員,Bradley McCredie
毋庸置疑,數(shù)據(jù)中心計算的未來必將建立在開放的標準之上。在PCI Express領(lǐng)域的領(lǐng)先性,是POWER 架構(gòu)在現(xiàn)代化數(shù)據(jù)中心領(lǐng)域不斷推廣的一個重要原因。
賽靈思公司全球CTO, Ivo Bolsens
我們信任開放式標準。很高興看到我們兩家公司實現(xiàn)這一里程碑,這將打破加速計算領(lǐng)域的重大性能瓶頸,尤其是對于數(shù)據(jù)中心計算發(fā)展來說意義非凡。
-
加速器
+關(guān)注
關(guān)注
2文章
790瀏覽量
37693 -
賽靈思
+關(guān)注
關(guān)注
32文章
1794瀏覽量
131137 -
SoC FPGA
+關(guān)注
關(guān)注
3文章
17瀏覽量
40805
發(fā)布評論請先 登錄
相關(guān)推薦
評論