0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

賽靈思推出可加速系統(tǒng)驗(yàn)證的新套件

Xilinx賽靈思官微 ? 來(lái)源:djl ? 作者:賽靈思 ? 2019-07-31 11:25 ? 次閱讀

All Programmable技術(shù)和器件的全球領(lǐng)先企業(yè)賽靈思公司(Xilinx, Inc. (NASDAQ:XLNX))今天宣布推出可加速系統(tǒng)驗(yàn)證的Vivado設(shè)計(jì)套件2015.1版。該版本具備多項(xiàng)可加速全可編程FPGA和SoC開發(fā)及部署的主要先進(jìn)功能。全新版本包含Vivado實(shí)驗(yàn)室版本 ( Vivado Lab Edition)、加速的Vivado仿真器與第三方仿真流程、交互式跨時(shí)鐘域(CDC)分析以及賽靈思軟件開發(fā)套件(SDK)提供的系統(tǒng)性能分析。

全新的Vivado實(shí)驗(yàn)室版本

Vivado實(shí)驗(yàn)室版本是一款免費(fèi)的輕量級(jí)Vivado設(shè)計(jì)套件的編程與調(diào)試版本。該實(shí)驗(yàn)室版本包含Vivado器件編程器、Vivado邏輯與串行I/O分析器以及內(nèi)存調(diào)試工具,專門針對(duì)無(wú)需全功能Vivado設(shè)計(jì)套件的實(shí)驗(yàn)室環(huán)境。Vivado實(shí)驗(yàn)室版本是比全功能Vivado設(shè)計(jì)套件小75%的簡(jiǎn)易版,大幅縮短了實(shí)驗(yàn)室的設(shè)置時(shí)間,并減少了系統(tǒng)內(nèi)存需求。對(duì)需要通過以太網(wǎng)進(jìn)行遠(yuǎn)程調(diào)試或編程的設(shè)計(jì)團(tuán)隊(duì)來(lái)說,Vivado 設(shè)計(jì)套件2015.1版還提供了獨(dú)立的硬件服務(wù)器,其大小還不到完整版Vivado設(shè)計(jì)版本的1%。

Vivado仿真器及第三方仿真流程

Vivado設(shè)計(jì)套件2015.1版還提升了仿真流程,可將LogiCOREIP編譯時(shí)間縮短2倍以上,讓整體仿真性能比此前版本快20%。新版本還全面集成了賽靈思聯(lián)盟計(jì)劃成員Aldec、Cadence Design Systems、Mentor Graphics和新思科技(Synopsys)所提供的仿真流程。

“利用賽靈思Vivado 工具指令語(yǔ)言(Tcl)庫(kù)的基礎(chǔ)架構(gòu),Aldec現(xiàn)在能在Vivado設(shè)計(jì)套件中全面集成Riviera-PRO和Active-HDL。這種獨(dú)特的集成功能將給客戶帶來(lái)極佳的簡(jiǎn)便易用性優(yōu)勢(shì)。”

——Stanley Hyduke博士,Aldec公司CEO

交互式跨時(shí)鐘域分析

賽靈思還提供交互式CDC分析功能,進(jìn)一步擴(kuò)展了其先進(jìn)的驗(yàn)證功能組合。該功能支持設(shè)計(jì)人員在設(shè)計(jì)早期階段調(diào)試CDC問題,從而減少了昂貴的系統(tǒng)內(nèi)調(diào)試周期,提升了生產(chǎn)力。結(jié)合Vivado設(shè)計(jì)套件的交互式時(shí)序分析和交叉探測(cè)特性,CDC分析功能可提供強(qiáng)大的時(shí)序分析和調(diào)試功能,并加速產(chǎn)品上市進(jìn)程。

SDK加入先進(jìn)的系統(tǒng)內(nèi)性能分析與驗(yàn)證功能

為加速開發(fā)Zynq-7000全可編程SoC,賽靈思針對(duì)裸機(jī)和Linux應(yīng)用擴(kuò)展了其系統(tǒng)性能分析工具套件。賽靈思SDK現(xiàn)使嵌入式軟件開發(fā)人員能夠分析其SoC設(shè)計(jì)的性能和帶寬,包括處理器子系統(tǒng)(PS)的關(guān)鍵性能參數(shù),以及PS、可編程邏輯(PL)和外部存儲(chǔ)器之間的帶寬分析。采用AXI流量生成器的系統(tǒng)建模設(shè)計(jì)則可用于Zynq-7000全可編程SoC ZC702和ZC706評(píng)估板。

供貨情況

Vivado設(shè)計(jì)套件2015.1版可為賽靈思7系列FPGA與SoC以及UltraScale器件提供支持,現(xiàn)已開始供貨。歡迎在以下網(wǎng)址下載Vivado 設(shè)計(jì)套件2015.1版:china.xilinx.com/download。如需了解更多信息,歡迎觀看Vivado 2015.1最新消息的快速入門視頻,報(bào)名參加培訓(xùn),并充分利用UltraFast設(shè)計(jì)方法以及基于Vivado設(shè)計(jì)套件的目標(biāo)參考設(shè)計(jì),從而快速提高生產(chǎn)力。

關(guān)于賽靈思

賽靈思是All Programmable器件、SoC和3D IC的全球領(lǐng)先供應(yīng)商,其行業(yè)領(lǐng)先的產(chǎn)品與新一代設(shè)計(jì)環(huán)境以及IP核完美地整合在一起,可滿足客戶對(duì)可編程邏輯乃至可編程系統(tǒng)集成的廣泛需求。如需了解更多信息,敬請(qǐng)?jiān)L問賽靈思中文網(wǎng)站: http://china.xilinx.com/。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1620

    文章

    21510

    瀏覽量

    598940
  • soc
    soc
    +關(guān)注

    關(guān)注

    38

    文章

    4021

    瀏覽量

    217033
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    萊迪Propel工具套件加速FPGA應(yīng)用開發(fā)

    許多嵌入式系統(tǒng)的開發(fā)者都對(duì)使用基于FPGA的SoC系統(tǒng)感興趣,但是基于傳統(tǒng)HDL硬件描述語(yǔ)言的FPGA開發(fā)工具和復(fù)雜流程往往會(huì)令他們望而卻步。為了解決這一問題,萊迪的Propel工具套件
    的頭像 發(fā)表于 08-30 17:23 ?901次閱讀

    快訊 | 發(fā)展新質(zhì)生產(chǎn)力問道如何下好“創(chuàng)新棋”?

    7月11日,南湖區(qū)委宣傳部、清華大學(xué)馬克主義學(xué)院共同帶隊(duì)一行蒞臨圍繞時(shí)頻新質(zhì)生產(chǎn)力創(chuàng)新層面進(jìn)行實(shí)地調(diào)研,副總經(jīng)理田永和、對(duì)外合作部
    的頭像 發(fā)表于 07-12 13:31 ?364次閱讀
    <b class='flag-5'>賽</b><b class='flag-5'>思</b>快訊 | 發(fā)展新質(zhì)生產(chǎn)力問道<b class='flag-5'>賽</b><b class='flag-5'>思</b>?<b class='flag-5'>賽</b><b class='flag-5'>思</b>如何下好“創(chuàng)新棋”?

    西門子推出Solido Simulation Suite,幫助客戶大幅提升驗(yàn)證速度

    西門子數(shù)字化工業(yè)軟件日前推出Solido Simulation Suite (Solido Sim),這是一款集AI加速SPICE、快速SPICE和混合信號(hào)仿真器于一身的套件組合,旨在幫助客戶
    的頭像 發(fā)表于 06-28 14:16 ?484次閱讀

    中國(guó)HH-100無(wú)人運(yùn)輸系統(tǒng)驗(yàn)證機(jī)成功首飛

    近日,在中國(guó)航空工業(yè)的輝煌篇章上,又添上了濃墨重彩的一筆。由中國(guó)航空工業(yè)集團(tuán)有限公司自主研發(fā)、集先進(jìn)科技之大成的HH-100航空商用無(wú)人運(yùn)輸系統(tǒng)驗(yàn)證機(jī),在陜西西安藍(lán)田通用機(jī)場(chǎng)完成了其歷史性的首飛試驗(yàn),標(biāo)志著中國(guó)無(wú)人機(jī)產(chǎn)業(yè)又邁出了堅(jiān)實(shí)的一步。
    的頭像 發(fā)表于 06-15 15:58 ?979次閱讀

    中國(guó)HH-100航空商用無(wú)人運(yùn)輸系統(tǒng)驗(yàn)證機(jī)成功首飛

    在科技飛速發(fā)展的今天,無(wú)人機(jī)技術(shù)已成為航空工業(yè)領(lǐng)域的一大亮點(diǎn)。6月12日上午,陜西西安藍(lán)田通用機(jī)場(chǎng)迎來(lái)了一次歷史性的時(shí)刻——由中國(guó)航空工業(yè)集團(tuán)有限公司自主研發(fā)的HH-100航空商用無(wú)人運(yùn)輸系統(tǒng)驗(yàn)證機(jī)在此成功完成了其首飛試驗(yàn),這標(biāo)志著中國(guó)在無(wú)人機(jī)商用化領(lǐng)域邁出了堅(jiān)實(shí)的步伐。
    的頭像 發(fā)表于 06-13 14:58 ?968次閱讀

    西門子推出Solido IP驗(yàn)證套件

    西門子數(shù)字化工業(yè)軟件近日發(fā)布了Solido? IP驗(yàn)證套件,這是一套全面的自動(dòng)化簽核解決方案,專為設(shè)計(jì)知識(shí)產(chǎn)權(quán)(IP)的質(zhì)量保證而生。此套件專注于為標(biāo)準(zhǔn)單元、存儲(chǔ)器以及IP模塊等提供高質(zhì)量保證,覆蓋從設(shè)計(jì)到簽核的全流程。
    的頭像 發(fā)表于 05-28 10:38 ?546次閱讀

    FPGA flash操作原理

    FPGA flash操作原理分享
    的頭像 發(fā)表于 04-09 15:03 ?807次閱讀

    基于架構(gòu)設(shè)計(jì)的車載網(wǎng)聯(lián)系統(tǒng)驗(yàn)證體系研究

    全面覆蓋和適應(yīng)設(shè)計(jì)側(cè)的不斷發(fā)展。為應(yīng)對(duì)以上挑戰(zhàn),建立以用戶體驗(yàn)和產(chǎn)品性能為中心的驗(yàn)證體系,本文提出了一種基于架構(gòu)特性的驗(yàn)證方法。該方法通過分解車載網(wǎng)聯(lián)系統(tǒng)的技術(shù)架構(gòu),提取系統(tǒng)特性,針對(duì)
    的頭像 發(fā)表于 01-24 09:46 ?455次閱讀
    基于架構(gòu)設(shè)計(jì)的車載網(wǎng)聯(lián)<b class='flag-5'>系統(tǒng)驗(yàn)證</b>體系研究

    面向系統(tǒng)級(jí)芯片驗(yàn)證的硬件平臺(tái)介紹

    當(dāng)設(shè)計(jì)的規(guī)模動(dòng)輒幾十億門,系統(tǒng)驗(yàn)證時(shí)間不斷的增加,硬件驗(yàn)證系統(tǒng)幾乎是驗(yàn)證工程師不可或缺的利器,因此對(duì)高性能硬件驗(yàn)證
    的頭像 發(fā)表于 01-05 10:06 ?626次閱讀

    時(shí)鐘系統(tǒng)精準(zhǔn)助力巴基斯坦電視臺(tái)廣電傳播!

    時(shí)鐘系統(tǒng)助力巴基斯坦國(guó)家電視臺(tái)(PTV)廣電傳媒業(yè)務(wù)精準(zhǔn)開展。
    的頭像 發(fā)表于 12-08 19:11 ?361次閱讀
    <b class='flag-5'>賽</b><b class='flag-5'>思</b>時(shí)鐘<b class='flag-5'>系統(tǒng)</b>精準(zhǔn)助力巴基斯坦電視臺(tái)廣電傳播!

    【西安線下】就在明天!系統(tǒng)驗(yàn)證及 IC 驗(yàn)證研討會(huì)專場(chǎng) — 2023 Cadence 中國(guó)技術(shù)巡回研討會(huì)

    電子設(shè)計(jì)自動(dòng)化領(lǐng)域領(lǐng)先的供應(yīng)商 Cadence,誠(chéng)邀您參加“2023 Cadence 中國(guó)技術(shù)巡回研討會(huì)”。會(huì)議將集聚 Cadence 的開發(fā)者與資深技術(shù)專家,與您分享系統(tǒng)驗(yàn)證及 IC 驗(yàn)證解決方案
    的頭像 發(fā)表于 10-25 10:40 ?323次閱讀
    【西安線下】就在明天!<b class='flag-5'>系統(tǒng)驗(yàn)證</b>及 IC <b class='flag-5'>驗(yàn)證</b>研討會(huì)專場(chǎng) — 2023 Cadence 中國(guó)技術(shù)巡回研討會(huì)

    爾芯原型驗(yàn)證助力香山RISC-V處理器迭代加速

    2023年10月19日,爾芯(S2C)宣布北京開源芯片研究院(簡(jiǎn)稱“開芯院”)在其歷代“香山”RISC-V處理器開發(fā)中采用了爾芯的芯神瞳VU19P原型驗(yàn)證系統(tǒng),不僅
    的頭像 發(fā)表于 10-25 08:24 ?456次閱讀
    <b class='flag-5'>思</b>爾芯原型<b class='flag-5'>驗(yàn)證</b>助力香山RISC-V處理器迭代<b class='flag-5'>加速</b>

    【成都線下】就在明天!系統(tǒng)驗(yàn)證及 IC 驗(yàn)證研討會(huì)專場(chǎng) — 2023 Cadence 中國(guó)技術(shù)巡回研討會(huì)

    電子設(shè)計(jì)自動(dòng)化領(lǐng)域領(lǐng)先的供應(yīng)商 Cadence,誠(chéng)邀您參加“2023 Cadence 中國(guó)技術(shù)巡回研討會(huì)”。會(huì)議將集聚 Cadence 的開發(fā)者與資深技術(shù)專家,與您分享系統(tǒng)驗(yàn)證及 IC 驗(yàn)證解決方案
    的頭像 發(fā)表于 10-23 11:55 ?451次閱讀
    【成都線下】就在明天!<b class='flag-5'>系統(tǒng)驗(yàn)證</b>及 IC <b class='flag-5'>驗(yàn)證</b>研討會(huì)專場(chǎng) — 2023 Cadence 中國(guó)技術(shù)巡回研討會(huì)

    【KV260視覺入門套件試用體驗(yàn)】Vitis AI 構(gòu)建開發(fā)環(huán)境,并使用inspector檢查模型

    量化 七、Vitis AI 通過遷移學(xué)習(xí)訓(xùn)練自定義模型 八、Vitis AI 將自定義模型編譯并部署到KV260中 鋪墊 Vitis AI 是什么? Vitis AI 是公司推出
    發(fā)表于 10-14 15:34

    【KV260視覺入門套件試用體驗(yàn)】三、缺陷檢測(cè)

    。這些應(yīng)用是完整、可量產(chǎn)的端到端解決方案,專門支持常 見的視覺用例。加速應(yīng)用在可編程邏輯區(qū)域包含一個(gè)預(yù)優(yōu)化的視覺流水線加速器。開發(fā)者
    發(fā)表于 09-26 15:17