0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

結(jié)構(gòu)完整性和剛?cè)峤Y(jié)合的PCB設(shè)計(jì)挑戰(zhàn)

PCB線路板打樣 ? 來源:LONG ? 2019-07-26 09:22 ? 次閱讀

隨著rigid-flex的出現(xiàn),我們已經(jīng)能夠以比以往更小的外形尺寸適應(yīng)更多。不僅如此,剛性 - 柔性設(shè)計(jì)在重量和可靠性方面優(yōu)于剛性設(shè)計(jì)。我可以寫一篇關(guān)于剛性 - 柔韌的優(yōu)點(diǎn)的博客,但我會(huì)把它留給另一天。 Rigid-flex很棒,但是當(dāng)你使用它時(shí),你需要注意一些事情。我想在這個(gè)博客中強(qiáng)調(diào)的是剛性 - 柔性設(shè)計(jì)的路由挑戰(zhàn)。如果您想了解其他挑戰(zhàn),我建議您閱讀有關(guān)該主題的白皮書。

路由Flex區(qū)域

當(dāng)它到來時(shí)要布置PCB設(shè)計(jì)的柔性區(qū)域,您應(yīng)該記住一些事項(xiàng)。顯然,柔性設(shè)計(jì)布線和剛性設(shè)計(jì)之間的主要區(qū)別在于柔性部件的移動(dòng)。

例如,柔性電路的彎曲要求分為IPC 2223C設(shè)計(jì)標(biāo)準(zhǔn)定義的三大類適用于柔性印刷電路板。這些類中的每一個(gè)都有自己的要求和限制。

Flex安裝

動(dòng)態(tài)Flex

一次性折痕

每個(gè)類別都有最小的彎曲和剛撓彎曲規(guī)格,它是經(jīng)受銅變形的因素,成品彎曲厚度的倍數(shù)和層數(shù)。
這意味著沒有只有電氣,但物理上要考慮到。你現(xiàn)在不得不擔(dān)心銅的變形,因?yàn)樗c裂縫和撕裂有關(guān),這會(huì)對(duì)你能做什么和不能做什么產(chǎn)生更多的限制。

例如,你可以有過孔,但不贊成將過孔放入彎曲區(qū)域由于它增加在導(dǎo)體上的應(yīng)力。不僅如此,你還必須出于同樣的原因?qū)δ愕倪^孔進(jìn)行撕裂。

當(dāng)談到改變寬度時(shí),你必須逐漸地,而不是突然地做。每當(dāng)你有一個(gè)軌道進(jìn)入一個(gè)焊盤時(shí),特別是當(dāng)它有一個(gè)對(duì)齊的行時(shí),如在柔性電路終端器中(如下所示),這將形成一個(gè)弱點(diǎn),銅將隨著時(shí)間的推移而疲勞。除非要使用加強(qiáng)筋或一次性折痕,否則建議從墊上逐漸減少。

逐漸減少痕跡以增加耐用性

使用柔性電路時(shí),您需要考慮減少彎曲區(qū)域的應(yīng)力。為了幫助緩解壓力點(diǎn),建議均勻分布痕跡。此外,在柔性設(shè)計(jì)的外側(cè)部分附近添加寬導(dǎo)體將使您的設(shè)計(jì)更具強(qiáng)度,以防止撕裂。

相鄰層銅跡線(頂部)和交錯(cuò)的相鄰層跡線(底部)

< p>如果你需要做一些雙面柔性布線,請(qǐng)確保錯(cuò)開你的痕跡,而不是讓它們彼此疊加。這將有助于減輕電路中的張力,使您擁有更可靠的產(chǎn)品。

剛?cè)嵩O(shè)計(jì)的主題很大,有很多事情要考慮,但我會(huì)說如果你必須記住一件事,那就是“彎曲它,不要破壞它”。這是一個(gè)移動(dòng)電路,你現(xiàn)在必須考慮它的結(jié)構(gòu)完整性。要了解有關(guān)創(chuàng)建剛?cè)峤Y(jié)合設(shè)計(jì)的挑戰(zhàn)的更多信息,請(qǐng)查看這篇關(guān)于克服剛?cè)峤Y(jié)合PCB設(shè)計(jì)挑戰(zhàn)的免費(fèi)技術(shù)白皮書。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 集成電路
    +關(guān)注

    關(guān)注

    5367

    文章

    11162

    瀏覽量

    358408
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4295

    文章

    22776

    瀏覽量

    393279
  • 電路設(shè)計(jì)
    +關(guān)注

    關(guān)注

    6637

    文章

    2398

    瀏覽量

    201167
  • 華強(qiáng)pcb線路板打樣

    關(guān)注

    5

    文章

    14629

    瀏覽量

    42799
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    基于信號(hào)完整性分析的高速PCB設(shè)計(jì)

    ,與信號(hào)本身的頻率相比,信號(hào)邊沿的諧波頻率更高,信號(hào)快速變化的跳變(上升沿與下降沿)引發(fā)了信號(hào)傳輸?shù)姆穷A(yù)期效果。這也是信號(hào)完整性問題的根源所在。因此,如何在高速PCB設(shè)計(jì)過程中充分考慮信號(hào)完整性因素,并
    發(fā)表于 01-07 11:30

    2017最新實(shí)戰(zhàn)理論結(jié)合版技能提升——于博士信號(hào)完整性

    2017于博士最新熱推信號(hào)完整性培訓(xùn)。不管是提升自己還是為員工提升能力。于博士的信號(hào)完整性培訓(xùn)都是值得學(xué)習(xí)。實(shí)戰(zhàn)與理論的結(jié)合深入透徹的講解信號(hào)完整性
    發(fā)表于 02-09 14:41

    基于信號(hào)完整性分析的PCB設(shè)計(jì)流程步驟

     基于信號(hào)完整性分析的PCB設(shè)計(jì)流程如圖所示?! ≈饕韵虏襟E:  圖 基于信號(hào)完整性分析的高速PCB設(shè)計(jì)流程 ?。?)因?yàn)檎麄€(gè)設(shè)計(jì)流程是基于信號(hào)
    發(fā)表于 09-03 11:18

    如何解決高速數(shù)字PCB設(shè)計(jì)信號(hào)完整性的問題?

    高速數(shù)字PCB設(shè)計(jì)信號(hào)完整性解決方法
    發(fā)表于 03-29 08:12

    PCB設(shè)計(jì)中要考慮電源信號(hào)的完整性

    。參考:PCB設(shè)計(jì)中要考慮電源信號(hào)的完整性電源完整性| PCB設(shè)計(jì)資源...
    發(fā)表于 12-27 07:17

    信號(hào)完整性PCB設(shè)計(jì)+Douglas+Brooks

    信號(hào)完整性PCB設(shè)計(jì)+Douglas+Brooks。
    發(fā)表于 08-28 18:12 ?491次下載

    高速PCB電路板的信號(hào)完整性設(shè)計(jì)

    描述了高速PCB電路板信號(hào)完整性設(shè)計(jì)方法。 介紹了信號(hào)完整性基本理論, 重點(diǎn)討論了如何采用高速PCB設(shè)計(jì)方法保證高速數(shù)采模塊的信號(hào)完整性
    發(fā)表于 11-08 16:55 ?0次下載

    基于信號(hào)完整性分析的PCB設(shè)計(jì)解析

    數(shù)字信號(hào)傳輸系統(tǒng)各個(gè)環(huán)節(jié)的信號(hào)完整性模型。 (2)在設(shè)計(jì)原理圖過程中,利用信號(hào)完整性模型對(duì)關(guān)鍵網(wǎng)絡(luò)進(jìn)行信號(hào)完整性預(yù)分析,依據(jù)分析結(jié)果來選擇合適的元器件參數(shù)和電路拓?fù)?b class='flag-5'>結(jié)構(gòu)等。 (3)在原
    發(fā)表于 12-04 10:46 ?0次下載
    基于信號(hào)<b class='flag-5'>完整性</b>分析的<b class='flag-5'>PCB設(shè)計(jì)</b>解析

    PCB信號(hào)完整性有哪幾步_如何確保PCB設(shè)計(jì)信號(hào)完整性

    本文首先介紹了PCB信號(hào)完整性的問題,其次闡述了PCB信號(hào)完整性的步驟,最后介紹了如何確保PCB設(shè)計(jì)信號(hào)
    發(fā)表于 05-23 15:08 ?1.1w次閱讀

    基于信號(hào)完整性的高速PCB設(shè)計(jì)流程解析

    (1)因?yàn)檎麄€(gè)設(shè)計(jì)流程是基于信號(hào)完整性分析的,所以在進(jìn)行PCB設(shè)計(jì)之前,必須建立或獲取高速數(shù)字信號(hào)傳輸系統(tǒng)各個(gè)環(huán)節(jié)的信號(hào)完整性模型。 (2)在設(shè)計(jì)原理圖過程中,利用信號(hào)完整性模型
    發(fā)表于 10-11 14:52 ?2123次閱讀
    基于信號(hào)<b class='flag-5'>完整性</b>的高速<b class='flag-5'>PCB設(shè)計(jì)</b>流程解析

    信號(hào)完整性問題與PCB設(shè)計(jì)

    信號(hào)完整性問題與PCB設(shè)計(jì)說明。
    發(fā)表于 03-23 10:57 ?0次下載
    信號(hào)<b class='flag-5'>完整性</b>問題與<b class='flag-5'>PCB設(shè)計(jì)</b>

    高速電路信號(hào)完整性分析與設(shè)計(jì)—PCB設(shè)計(jì)1

    高速電路信號(hào)完整性分析與設(shè)計(jì)—PCB設(shè)計(jì)1
    發(fā)表于 02-10 17:31 ?0次下載

    高速電路信號(hào)完整性分析與設(shè)計(jì)—PCB設(shè)計(jì)2

    高速電路信號(hào)完整性分析與設(shè)計(jì)—PCB設(shè)計(jì)2
    發(fā)表于 02-10 17:34 ?0次下載

    如何確保PCB設(shè)計(jì)信號(hào)完整性的方法

    本文首先介紹了PCB信號(hào)完整性的問題,其次闡述了PCB信號(hào)完整性的步驟,最后介紹了如何確保PCB設(shè)計(jì)信號(hào)
    發(fā)表于 12-22 11:53 ?971次閱讀

    PCB設(shè)計(jì)中的信號(hào)完整性問題

    信號(hào)傳輸并非嚴(yán)格針對(duì)網(wǎng)絡(luò)設(shè)計(jì)師,您的PCB設(shè)計(jì)可能會(huì)遇到相同類型的問題。由于您無需費(fèi)力地?cái)[弄耳朵,因此防止電源完整性和信號(hào)完整性問題對(duì)于您的PCB設(shè)計(jì)流暢且無靜電至關(guān)重要。
    的頭像 發(fā)表于 11-08 17:25 ?628次閱讀
    <b class='flag-5'>PCB設(shè)計(jì)</b>中的信號(hào)<b class='flag-5'>完整性</b>問題