由于TTL的低電平輸入電流1.6mA,而CMOS的低電平輸出電流只有1.5mA,因而一般都得加一個(gè)接口電路。這里介紹一種采用單電源的接口電路。在附圖1中,門(mén)II起接口電路的作用,是CMOS集成電
2012-04-05 16:04:098096 針對(duì)CMOS集成電路的故障檢測(cè),提出了一種簡(jiǎn)單的IDDQ靜態(tài)電流測(cè)試方法,并對(duì)測(cè)試電路進(jìn)行了設(shè)計(jì)。所設(shè)計(jì)的IDDQ電流測(cè)試電路對(duì)CMOS被測(cè)電路進(jìn)行檢測(cè),通過(guò)觀察測(cè)試電路輸出的高低電平
2011-10-25 17:28:244361 當(dāng)前固體微光器件以EBCCD 及EMCCD 器件為主,隨著CMOS 工藝及電路設(shè)計(jì)技術(shù)的發(fā)展, 微光CMOS 圖像傳感器的性能在不斷提高,通過(guò)采用專(zhuān)項(xiàng)技術(shù),微光CMOS 圖像傳感器的性能已接
2015-08-05 10:21:386815 當(dāng)前固體微光器件以EBCCD 及EMCCD 器件為主,隨著CMOS 工藝及電路設(shè)計(jì)技術(shù)的發(fā)展, 微光CMOS 圖像傳感器的性能在不斷提高,通過(guò)采用專(zhuān)項(xiàng)技術(shù),微光CMOS 圖像傳感器的性能已接近EMCCD 的性能, 揭開(kāi)了CMOS 圖像傳感器在微光領(lǐng)域應(yīng)用的序幕。
2016-01-18 09:59:587695 本文介紹了CMOS器件輸入、輸出級(jí)電路所含CMOS反相器的電路結(jié)構(gòu)和工作原理,從理論上分析了CMOS器件的靜態(tài)功耗是0。然后分析了實(shí)際CMOS器件靜態(tài)電流的來(lái)源和產(chǎn)生機(jī)理、計(jì)算方法。最后分析當(dāng)輸入電平在VCC和GND時(shí),使得輸入晶體管沒(méi)有完全關(guān)斷,引起靜態(tài)電流delta_ICC。
2023-10-31 10:35:331849 CMOS-4 - CMOS-4 - NEC
2022-11-04 17:22:44
本帖最后由 gk320830 于 2015-3-5 02:01 編輯
CMOS電路基礎(chǔ)知識(shí) 想學(xué)點(diǎn)必學(xué)東西
2013-06-02 19:18:21
CMOS射頻電路的發(fā)展趨勢(shì)如何?
2021-05-31 06:05:08
兩種CMOS開(kāi)關(guān)電路之直流電機(jī)控制電路圖:CMOS開(kāi)關(guān)電路圖1:為CMOS輸出高電平工作的直流電機(jī)控制開(kāi)關(guān),符合晶體管采用PNP型2N6285,激勵(lì)晶體管Q[sub]1[/sub]的集電極電源不接在
2011-12-16 11:09:07
CMOS數(shù)字集成電路是什么?CMOS數(shù)字集成電路有什么特點(diǎn)?CMOS數(shù)字集成電路的使用注意事項(xiàng)是什么?
2021-06-22 07:46:35
CMOS模擬電路設(shè)計(jì)教材本書(shū)共11章大?。?2M微電子學(xué)系列1.半導(dǎo)體器件-物理與工藝2.表面安裝技術(shù)手冊(cè)3.多晶硅發(fā)射極晶體管及其集成電路4.超大規(guī)模集成電路設(shè)計(jì)基礎(chǔ)-系統(tǒng)與電路5.SOI技術(shù)—21世紀(jì)的硅集成電路技術(shù)6.CMOS模擬電路設(shè)計(jì)[hide]CMOS模擬電路設(shè)計(jì).pdf[/hide]
2009-11-19 17:04:30
)電路是CMOS輸出直接驅(qū)動(dòng)高靈敏度可控硅2N5060的例子。高靈敏度可控硅2N5060在最?lèi)毫拥臈l件下(-65℃),其門(mén)電流最大為35μA。要求CMOS輸出高電平為14.8V。
2011-12-16 11:49:57
噪聲干擾。使電路產(chǎn)生誤動(dòng)作,破壞正常的邏輯關(guān)系.而且也極易使柵極感應(yīng)靜電造成擊穿損壞。所以,對(duì)于“與”門(mén)、“與非”門(mén) CMOS 集成電路的多余端采取接高電平措施;對(duì)于“或”門(mén)、“或非”門(mén) CMOS
2018-12-13 09:47:31
CMOS設(shè)計(jì)就是數(shù)字電路設(shè)計(jì)么?
2014-10-14 19:32:10
場(chǎng)效應(yīng)管的輸入電阻稍小,但在正常工作電壓范圍內(nèi),這些保護(hù)二極管均處于反向偏置狀態(tài),直流輸入阻抗取決于這些二極管的泄露電流,通常情況下,等效輸入阻抗高達(dá)103~1011?,因此CMOS集成電路幾乎不消耗驅(qū)動(dòng)
2019-03-02 06:00:00
AP2139超低靜態(tài)電流CMOS Ldo的典型應(yīng)用。 AP2138 / 2139系列是基于CMOS的正電壓穩(wěn)壓器IC。這些IC中的每一個(gè)都包括一個(gè)電壓基準(zhǔn),一個(gè)誤差放大器,一個(gè)用于設(shè)置輸出電壓的電阻網(wǎng)絡(luò)和一個(gè)用于電流保護(hù)的限流電路
2020-07-31 09:58:25
目前應(yīng)用最廣泛的數(shù)字電路是什么?TTL電路和CMOS電路是什么?有哪些優(yōu)點(diǎn)?CMOS集成電路的性能特點(diǎn)有哪些?為什么BJT比CMOS速度要快?
2021-04-20 06:19:04
有關(guān)TTL和CMOS的幾點(diǎn)問(wèn)題請(qǐng)教?
1、電源電壓,TTL供電在5V,CMOS供電范圍較寬2-15V。
2、前級(jí)輸入,TTL需要輸入電流,而CMOS不需要輸入電流。
3、輸出驅(qū)動(dòng),TTL輸出是一個(gè)
2024-01-28 15:38:06
TTL集成電路是什么?CMOS電路是什么?TTL集成電路和CMOS電路有哪些區(qū)別?
2021-11-02 07:58:45
這篇博客記錄一下virtuoso中進(jìn)行CMOS反相器和靜態(tài)寄存器的電路設(shè)計(jì)以及功能仿真,適合入門(mén)。還做了版圖設(shè)計(jì),但是自己對(duì)原理不是不清楚,在此就不記錄了。virtuoso電路設(shè)計(jì)環(huán)境基本教學(xué)一
2021-11-12 06:28:47
本帖最后由 lee_st 于 2018-2-27 09:09 編輯
中文版CMOS超大規(guī)模集成電路設(shè)計(jì)第4版
2018-02-25 22:29:45
什么是TTL電平?什么是CMOS電平?開(kāi)漏形式的電路有什么特點(diǎn)?
2021-09-28 07:56:38
` 本帖最后由 eehome 于 2013-1-5 09:55 編輯
[CMOS.模擬電路設(shè)計(jì)].CMOS.Analog.Circuit.Design.2e.by.P.E.Allen -----------原版教材絕對(duì)是原版教材??!經(jīng)典。值得收藏!`
2011-09-29 20:56:56
全球四大著名電子書(shū)之一——[CMOS.模擬電路設(shè)計(jì)].CMOS.Analog.Circuit.Design.2e.by.P.E.Alle
2013-04-16 21:19:54
最近幾年,我們已經(jīng)開(kāi)始看到一些有關(guān)射頻(RF)CMOS工藝的參考文獻(xiàn)和針對(duì)這些工藝的RF模型參考文獻(xiàn)。本文將探討這類(lèi)RF所指代的真正含義,并闡述它們對(duì)RF電路設(shè)計(jì)人員的重要性。我們可以從三個(gè)角度
2019-06-25 08:17:16
關(guān)于TTL集成電路與CMOS集成電路看完你就懂了
2021-09-28 09:06:34
CMOS模擬集成電路該如何去設(shè)計(jì)?這里有一份CMOS模擬集成電路設(shè)計(jì)手冊(cè)請(qǐng)查收。
2021-06-22 06:27:16
=2023685633&uk=1564223783&fid=2241318043[/hide]內(nèi)容簡(jiǎn)介詳細(xì)講述CMOS數(shù)字集成電路的相關(guān)內(nèi)容,反映現(xiàn)代技術(shù)發(fā)展水平并提供了電路設(shè)計(jì)的最新資料?!?b class="flag-6" style="color: red">CMOS
2013-11-30 11:25:19
`編輯推薦 畢查德·拉扎維編著的這本《國(guó)外名校較新教材精選:模擬CMOS集成電路設(shè)計(jì)》是加州大學(xué)洛杉磯分校(UCLA)的新教材?!秶?guó)外名校較新教材精選:模擬CMOS集成電路設(shè)計(jì)》組織嚴(yán)謹(jǐn),內(nèi)容豐富
2017-12-20 17:57:10
摘要: 本文設(shè)計(jì)了一種CMOS工藝下的欠壓保護(hù)電路,首先分析了電路的工作原理,而后給出了各MOS管的參數(shù)計(jì)算,并給出pspice仿真的結(jié)果。此電路結(jié)構(gòu)簡(jiǎn)單,工藝實(shí)現(xiàn)容易,可用于高壓和功率集成電路
2018-08-27 15:54:31
AP2138超低靜態(tài)電流CMOS Ldo的典型應(yīng)用。 AP2138 / 2139系列是基于CMOS的正電壓穩(wěn)壓器IC。這些IC中的每一個(gè)都包括一個(gè)電壓基準(zhǔn),一個(gè)誤差放大器,一個(gè)用于設(shè)置輸出電壓的電阻網(wǎng)絡(luò)和一個(gè)用于電流保護(hù)的限流電路
2020-07-31 09:56:46
如何實(shí)現(xiàn)CMOS圖像敏感器驅(qū)動(dòng)電路設(shè)計(jì)?CMOS圖像敏感器STAR250的技術(shù)指標(biāo)是什么?如何實(shí)現(xiàn)Verilog HDL驅(qū)動(dòng)時(shí)序設(shè)計(jì)?
2021-04-20 06:59:27
常用CMOS模擬開(kāi)關(guān)引腳功能和工作原理CMOS模擬開(kāi)關(guān)典型應(yīng)用舉例
2021-04-23 06:17:43
當(dāng)前固體微光器件以EBCCD 及EMCCD 器件為主,隨著CMOS 工藝及電路設(shè)計(jì)技術(shù)的發(fā)展, 微光CMOS 圖像傳感器的性能在不斷提高,通過(guò)采用專(zhuān)項(xiàng)技術(shù),微光CMOS 圖像傳感器的性能已接
2018-11-12 15:37:40
近年來(lái),有關(guān)將CMOS工藝在射頻(RF)技術(shù)中應(yīng)用的可能性的研究大量增多。深亞微米技術(shù)允許CMOS電路的工作頻率超過(guò)1GHz,這無(wú)疑推動(dòng)了集成CMOS射頻電路的發(fā)展。目前,幾個(gè)研究組已利用標(biāo)準(zhǔn)
2019-08-22 06:24:40
課程名稱(chēng):CMOS模擬集成電路設(shè)計(jì)課程簡(jiǎn)介:該課程主要是版圖類(lèi)課程的后續(xù),主要集中講解了CMOS模擬集成電路設(shè)計(jì),內(nèi)容包括CMOS工藝基礎(chǔ),MOS器件物理與模型,單級(jí)放大器,差分放大器,電流鏡電路
2021-11-10 07:26:01
研究經(jīng)歷,使本書(shū)也非常適合作為CMOS模擬集成電路設(shè)計(jì)或相關(guān)領(lǐng)域的研究人員和工程技術(shù)人員的參考書(shū)。... 本書(shū)介紹模擬CMOS集成電路的分析與設(shè)計(jì)。從直觀和嚴(yán)密的角度闡述了各種模擬電路的基本原理和概念
2016-10-07 08:38:30
CMOS模擬集成電路設(shè)計(jì),一共5個(gè)部分
2016-05-15 09:30:43
模擬CMOS集成電路設(shè)計(jì)本書(shū)介紹模擬CMOS集成電路的分析與設(shè)計(jì)。從直觀和嚴(yán)密的角度闡述了各種模擬電路的基本原理和概念,同時(shí)還闡述了在SOC中模擬電路設(shè)計(jì)遇到的新問(wèn)題及電路技術(shù)的新發(fā)展。本書(shū)由淺入深
2009-09-25 10:04:03
模擬CMOS集成電路設(shè)計(jì)(拉扎維)
2020-05-10 09:00:22
模擬CMOS集成電路設(shè)計(jì)(拉扎維)
2020-05-13 09:21:13
模擬CMOS集成電路設(shè)計(jì)
2019-03-13 15:34:10
CMOS 模擬開(kāi)關(guān)對(duì)傳輸信號(hào)的影響是什么呢?如何實(shí)現(xiàn)改進(jìn)型模擬開(kāi)關(guān)電路設(shè)計(jì)?
2021-04-02 07:15:27
PMOS晶體管和增強(qiáng)型NMOS管按照互補(bǔ)對(duì)稱(chēng)形式連接的,靜態(tài)功耗很小?! OMS電路的供電電壓VDD范圍比較廣在+5~+15V均能正常工作,電壓波動(dòng)允許±10,當(dāng)輸出電壓高于VDD-0.5V時(shí)為邏輯 1
2019-03-22 07:00:00
各位大神,請(qǐng)問(wèn)有沒(méi)有做過(guò)cadence的CMOS帶隙基準(zhǔn)電路設(shè)計(jì),或者CMOS四運(yùn)算放大器設(shè)計(jì)(LM324),求各位幫幫忙,我快山窮水盡了
2020-05-17 23:32:07
CMOS電路如何進(jìn)行 運(yùn)放結(jié)構(gòu)的選擇? 音頻功率放大器的CMOS電路設(shè)計(jì)與仿真及結(jié)果又是怎樣的?
2021-04-06 07:18:05
cmos射頻集成電路設(shè)計(jì)這本被譽(yù)為射頻集成電路設(shè)計(jì)指南的書(shū)全面深入地介紹了設(shè)計(jì)千兆赫(GHz)CMOS射頻集
2008-09-16 15:43:18312 基于TSMC 0.18-μm CMOS 工藝,根據(jù)傳統(tǒng)電流源結(jié)構(gòu),設(shè)計(jì)了一種新穎啟動(dòng)方式的CMOS 低功耗電流源。啟動(dòng)電路僅采用一個(gè)耗盡型MOS 管,使電路正常工作后啟動(dòng)部分消耗的電流基本降為零
2009-05-30 10:53:5518 CMOS工藝中GG2NMOS結(jié)構(gòu)ESD保護(hù)電路設(shè)計(jì):采用GG2NMOS 結(jié)構(gòu)的ESD 保護(hù)電路的工作原理和對(duì)其進(jìn)行的ESD 實(shí)驗(yàn),提出了一種保護(hù)電路的柵耦合技術(shù)方案,并達(dá)到了預(yù)期效果. 通過(guò)實(shí)驗(yàn)可以看出其性
2009-11-20 14:48:4341 摘要:提出一種新的靜態(tài)電壓CMOS三值電路設(shè)計(jì)方案。該方案具有電路結(jié)構(gòu)規(guī)則,輸入信號(hào)負(fù)載對(duì)稱(chēng)等特點(diǎn),是一種具有互補(bǔ)輸入一輸出的雙軌三值邏輯電路。由于電路中同時(shí)采用pMOS
2010-04-27 09:32:5211 本文介紹目前正在研發(fā)、將來(lái)終將成為主流射頻收發(fā)器的CMOS射頻電路的體系結(jié)構(gòu)和電路設(shè)計(jì),設(shè)計(jì)實(shí)例將展示CMOS射頻電路的良好性能,并預(yù)示CMOS射頻集成電路取代砷化鎵和SiGe電路
2010-06-05 11:43:1819 針對(duì)CMOS器件的閂鎖現(xiàn)象,結(jié)合三種實(shí)際的應(yīng)用電路分析了電路系統(tǒng)中閂鎖的幾種典型表現(xiàn)形式及其解決的方法,討論了電路設(shè)計(jì)時(shí)避免閂鎖的一般性原則。這些分析方法及解決措施
2010-07-31 17:13:560 閂鎖效應(yīng)是指CMOS器件所固有的寄生雙極晶體管被觸發(fā)導(dǎo)通,在電源和地之間存在一個(gè)低阻通路,大電流,導(dǎo)致電路無(wú)法正常工作,
2010-09-26 17:04:2383
CMOS邏輯筆電路圖
CMOS邏輯筆電路圖
2009-04-07 09:14:131380 一則CMOS電路設(shè)計(jì)問(wèn)題
?
這次遇到的問(wèn)題是這樣的,由于LDO的電源輸出能力有限,同時(shí)也是保證可靠性,某些保護(hù)電路必須直接電源上,這里需要注釋
2009-11-21 15:05:49653 CMOS集成電路的性能及特點(diǎn)有哪些?
CMOS集成電路功耗低
CMOS集成電路采用場(chǎng)效應(yīng)管,且都是互補(bǔ)結(jié)構(gòu),工作時(shí)兩
2009-11-30 11:06:291212 CMOS雙向開(kāi)關(guān)工作原理
CMOS雙向開(kāi)關(guān)也稱(chēng)CMOS傳輸門(mén)。CMOS雙向開(kāi)關(guān)在模擬電路和數(shù)字電路應(yīng)用非常廣泛。
2010-05-24 15:59:518227 本書(shū)是模擬集成電路設(shè)計(jì)課的一本經(jīng)典教材。全書(shū)共分5個(gè)部分。主要介紹了模擬集成電路設(shè)計(jì)的背景知識(shí)、基本MOS半導(dǎo)體制造工藝、CMOS技術(shù)、CMOS器件建模,MOS開(kāi)關(guān)、MOS二極管、有源電
2012-02-15 15:26:020 近年來(lái),有關(guān)將CMOS工藝在射頻(RF)技術(shù)中應(yīng)用的可能性的研究大量增多。深亞微米技術(shù)允許CMOS電路的工作頻率超過(guò)1GHz,這無(wú)疑推動(dòng)了集成CMOS射頻電路的發(fā)展。目前,幾個(gè)研究組已利
2012-05-21 10:06:191850 電子發(fā)燒友網(wǎng)站提供《CMOS模擬集成電路設(shè)計(jì).2版-艾倫.txt》資料免費(fèi)下載
2015-09-17 18:58:420 CMOS集成電路設(shè)計(jì)手冊(cè)原書(shū)第3版基礎(chǔ)篇高清電子書(shū)(美)貝克著,給需要的人
2016-01-20 14:57:050 CMOS工藝,具體的是CMOS結(jié)構(gòu)對(duì)集成電路設(shè)計(jì)有幫助,謝謝
2016-03-18 15:35:5221 CMOS射頻集成電路設(shè)計(jì)介紹。
2016-03-24 17:15:113 模擬CMOS集成電路設(shè)計(jì)經(jīng)典書(shū)籍,值得一看。
2016-04-06 17:24:2655 電子專(zhuān)業(yè)單片機(jī)相關(guān)知識(shí)學(xué)習(xí)教材資料——CMOS集成電路的工作原理
2016-08-16 19:49:210 模擬CMOS集成電路設(shè)計(jì)(拉扎維)——復(fù)旦大學(xué)課件
2016-11-22 17:22:53133 用CMOS門(mén)電路設(shè)計(jì)振蕩器
2017-01-24 16:54:2427 本文研究了在CMOS工藝中I/O電路的ESD保護(hù)結(jié)構(gòu)設(shè)計(jì)以及相關(guān)版圖的要求,其中重點(diǎn)討論了PAD到VSS電流通路的建立。
2017-09-07 18:29:517 摘要:針對(duì)CMOS集成電路的故障檢測(cè),提出了一種簡(jiǎn)單的IDDQ靜態(tài)電流測(cè)試方法,并對(duì)測(cè)試電路進(jìn)行了設(shè)計(jì)。所設(shè)計(jì)的IDDQ電流測(cè)試電路對(duì)CMOS被測(cè)電路進(jìn)行檢測(cè),通過(guò)觀察測(cè)試電路輸出的高低電平可知
2017-12-04 02:17:03748 本文檔內(nèi)容介紹了基于CMOS模擬集成電路設(shè)計(jì),供參考
2018-03-26 15:21:1159 本文開(kāi)始介紹了CMOS反相器的定義和CMOS反相器工作原理,其次闡述了CMOS反相器傳輸特性與工作速度,最后詳細(xì)介紹了CMOS反相器的電路圖設(shè)計(jì)。
2018-03-27 15:34:5978719 “或”門(mén)、“或非”門(mén)CMOS集成電路的多余端采取接低電平措施。如果電路的工作速度要求不高,功耗也不需要特別考慮,則可采用多余的輸入端和使用端并用的措施加以解決。輸入端的電流不能超過(guò)1mA(極限值為10mA),必須在輸入
2018-09-20 18:20:38899 《CMOS模擬集成電路設(shè)計(jì)》(第2版)是模擬集成電路設(shè)計(jì)課的一本經(jīng)典教材。全書(shū)共分5個(gè)部分。主要介紹了模擬集成電路設(shè)計(jì)的背景知識(shí)、基本MOS半導(dǎo)體制造工藝、CMOS技術(shù)、CMOS器件建模,MOS開(kāi)關(guān)
2019-03-11 08:00:000 是模擬集成電路設(shè)計(jì)課的一本經(jīng)典教材。全書(shū)共分5個(gè)部分。主要介紹了模擬集成電路設(shè)計(jì)的背景知識(shí)、基本MOS半導(dǎo)體制造工藝、CMOS技術(shù)、CMOS器件建模,MOS開(kāi)關(guān)、MOS二極管、有源電阻、電流阱和電流
2019-08-13 08:00:00146 閂鎖效應(yīng)是指CMOS電路中固有的寄生可控硅結(jié)構(gòu)(雙極晶體管)被觸發(fā)導(dǎo)通,在電源和地之間存在一個(gè)低阻抗大電流通路,導(dǎo)致電路無(wú)法正常工作,甚至燒毀電路。
2021-01-06 17:40:0011 CMOS模擬集成電路設(shè)計(jì)與仿真(基本版)教材免費(fèi)下載。
2021-05-31 10:55:380 課程名稱(chēng):CMOS模擬集成電路設(shè)計(jì)課程簡(jiǎn)介:該課程主要是版圖類(lèi)課程的后續(xù),主要集中講解了CMOS模擬集成電路設(shè)計(jì),內(nèi)容包括CMOS工藝基礎(chǔ),MOS器件物理與模型,單級(jí)放大器,差分放大器,電流鏡電路
2021-11-05 17:50:5924 CMOS模擬集成電路設(shè)計(jì)(第二版)
2021-12-06 09:56:240 模擬CMOS集成電路設(shè)計(jì)(拉扎維)pdf
2021-12-06 10:05:050 《模擬CMOS集成電路設(shè)計(jì)》.pdf
2022-01-20 10:02:300 《模擬CMOS集成電路設(shè)計(jì)》習(xí)題解答pdf
2022-01-20 10:05:310 CMOS集成電路設(shè)計(jì)基礎(chǔ)免費(fèi)下載。
2022-03-03 10:06:120 CMOS靜態(tài)功耗是指在CMOS電路中,當(dāng)輸入信號(hào)不變時(shí),電路中的電流仍然存在,這種電流被稱(chēng)為靜態(tài)電流,也被稱(chēng)為漏電流。CMOS靜態(tài)功耗是指在這種情況下,電路中的功率消耗。
2023-07-21 15:47:031523 什么叫CMOS電流源(漏)反相器?它有什么優(yōu)點(diǎn)? CMOS電流源反相器是一種常見(jiàn)的電路設(shè)計(jì),它是由一個(gè)CMOS電流源和一個(gè)放大器組成的,可以產(chǎn)生反向輸入的輸出。CMOS電流源反相器可以用于各種
2023-09-12 10:57:17888 CMOS運(yùn)放的本質(zhì)是電流鏡? CMOS運(yùn)放是一種非常重要的電路組件,已經(jīng)被廣泛地應(yīng)用在模擬電路和數(shù)字電路中。在現(xiàn)代電子技術(shù)中,CMOS運(yùn)放被用于信號(hào)放大、濾波、振蕩、比較和其他各種應(yīng)用。在本文
2023-10-23 10:29:08436 在電子電路設(shè)計(jì)中,限制工作電流的電路是非常重要的。工作電流是指電路在正常工作時(shí)所需的電流。如果電路中的電流超過(guò)了工作電流的限制,就有可能導(dǎo)致電路的損壞或其他不良后果。因此,設(shè)計(jì)一個(gè)能夠限制工作電流
2023-12-14 18:14:06418
評(píng)論
查看更多