【原書(shū)名】 High-Speed Digital System Design: A Handbook of Interconnect Theory and Design Practices [原書(shū)信息]
【原出版社】 John Wiley & Sons,Inc.
【作者】 (美)Stephen H.Hall,Garrett W.Hall, James A.McCall
【譯者】 伍微等
【叢書(shū)名】 電子與電氣工程叢書(shū)
【出版社】 機(jī)械工業(yè)出版社
【書(shū)號(hào)】 7-111-16822-4
【開(kāi)本】 16開(kāi) 【頁(yè)碼】 252
【出版日期】 2005-8-1 【版次】 1-1
市場(chǎng)價(jià): ¥33.00
《高速數(shù)字系統(tǒng)設(shè)計(jì):互連理論和設(shè)計(jì)實(shí)踐手冊(cè)》
數(shù)字系統(tǒng)設(shè)計(jì)員必須面對(duì)當(dāng)今微處理器運(yùn)行速度不斷增加所帶來(lái)的挑戰(zhàn),因此,理解高速互連現(xiàn)象是不可或缺的。本書(shū)基于硬件平臺(tái),將從基本的傳輸線理論到數(shù)字時(shí)序分析,再到高速測(cè)量技術(shù)等概念,逐一為讀者進(jìn)行高速數(shù)字系統(tǒng)設(shè)計(jì)說(shuō)明并將通俗易懂的原理解釋與大量實(shí)用問(wèn)題解決方案結(jié)合起來(lái),為當(dāng)前的數(shù)字系統(tǒng)設(shè)計(jì)技術(shù)提供實(shí)踐指導(dǎo)。本書(shū)由3位Intel高級(jí)工程師編寫(xiě),詳細(xì)解釋常被忽略的有關(guān)數(shù)字總線上高頻效應(yīng)的主題,介紹多種成熟技術(shù)和應(yīng)用實(shí)例。
本書(shū)特點(diǎn)
●從數(shù)字角度詳細(xì)介紹基本傳輸線理論。
●理論層面的理解有助于讀者擺脫當(dāng)前實(shí)踐應(yīng)用的局限,進(jìn)而能夠解決本書(shū)中未涉及的問(wèn)題。
●書(shū)中理論適用于任何高速數(shù)字系統(tǒng)。
●書(shū)中涵蓋的所有方法都已經(jīng)應(yīng)用于實(shí)際數(shù)字產(chǎn)品,且這些產(chǎn)品的大批量生產(chǎn)和銷(xiāo)售已經(jīng)獲得成功。
http://www.china-pub.com/computers/common/info.asp?id=26449
中國(guó)PCB論壇網(wǎng)斑竹winworm評(píng)價(jià):
首先肯定一下,高速數(shù)字系統(tǒng)設(shè)計(jì)中的時(shí)序設(shè)計(jì)章節(jié)是所有高速數(shù)字設(shè)計(jì)書(shū)籍中講得最清楚的,盡管Howard在書(shū)中也講到了時(shí)序,但沒(méi)有這本書(shū)中講得好。
但是,我覺(jué)得時(shí)序設(shè)計(jì)可以簡(jiǎn)化,沒(méi)有必要搞這么復(fù)雜,很多時(shí)候,盡管已經(jīng)理解了,時(shí)序公式還是記不住,尤其是哪個(gè)量應(yīng)該加,哪個(gè)量應(yīng)該減,而且時(shí)序系統(tǒng)不止文中所說(shuō)的2種類(lèi)型,還有其它的一些變型,關(guān)鍵是要把握好時(shí)序設(shè)計(jì)的基本點(diǎn),抓住建立時(shí)間和保持時(shí)間,剩下的事情都好辦。
時(shí)序設(shè)計(jì)應(yīng)該有一個(gè)好的設(shè)計(jì)工具,而不是靠一個(gè)簡(jiǎn)單的時(shí)序計(jì)算表。
本書(shū)目錄:
第1章互連設(shè)計(jì)的重要性1
1?1基礎(chǔ)1
1?2過(guò)去和未來(lái)3
第2章理想傳輸線基本原理5
2?1PCB或MCM上的傳輸線結(jié)構(gòu)5
2?2波的傳播6
2?3傳輸線參數(shù)6
2?3?1特征阻抗7
2?3?2傳播速度、時(shí)間和距離9
2?3?3SPICE仿真中的等效電路模型10
2?4發(fā)送初始波和傳輸線反射12
2?4?1初始電波12
2?4?2多次反射14
2?4?3上升時(shí)間對(duì)反射的影響20
2?4?4電抗性負(fù)載的反射21
2?4?5消除反射的匹配方案22
2?5補(bǔ)充示例25
2?5?1問(wèn)題25
2?5?2目標(biāo)25
2?5?3計(jì)算PCB的橫截面幾何結(jié)構(gòu)25
2?5?4計(jì)算傳輸延遲26
2?5?5確定接收端波形27
2?5?6創(chuàng)建等效電路27
第3章串?dāng)_29
3?1互感和互容29
3?2電感矩陣和電容矩陣29
3?3場(chǎng)仿真器30
3?4串?dāng)_感應(yīng)噪聲31
3?5用等效電路模型仿真串?dāng)_35
3?6串?dāng)_感應(yīng)延遲時(shí)間和信號(hào)完整性變化36
3?6?1開(kāi)關(guān)模式對(duì)傳輸線性能的影響36
3?6?2使用單線等效模型模擬多導(dǎo)線系統(tǒng)中的走線40
3?7串?dāng)_引起的阻抗變化41
3?8奇、偶模傳輸線對(duì)的匹配43
3?8?1Pi型匹配網(wǎng)絡(luò)44
3?8?2T型匹配網(wǎng)絡(luò)45
3?9串?dāng)_最小化設(shè)計(jì)45
3?10補(bǔ)充示例46
3?10?1問(wèn)題46
3?10?2目標(biāo)47
3?10?3計(jì)算串?dāng)_引起的阻抗變化和傳播速度變化的最大值47
3?10?4判斷串?dāng)_是否會(huì)導(dǎo)致誤觸發(fā)48
第4章非理想互連問(wèn)題51
4?1傳輸線損耗51
4?1?1導(dǎo)線直流損耗51
4?1?2介質(zhì)直流損耗52
4?1?3趨膚效應(yīng)52
4?1?4與頻率相關(guān)的介電損耗60
4?2介電常數(shù)的變化62
4?3走線彎曲63
4?4符號(hào)間干擾65
4?590°轉(zhuǎn)角效應(yīng)67
4?6拓?fù)湫?yīng)68
第5章連接器、封裝和過(guò)孔71
5?1過(guò)孔71
5?2連接器72
5?2?1串聯(lián)電感73
5?2?2并聯(lián)電容73
5?2?3連接器串?dāng)_73
5?2?4電感耦合引起的連接器引腳場(chǎng)效應(yīng)74
5?2?5EMI76
5?2?6連接器設(shè)計(jì)指南76
5?3芯片封裝78
5?3?1常見(jiàn)的封裝類(lèi)型78
5?3?2創(chuàng)建封裝模型81
5?3?3封裝的影響84
5?3?4最佳引腳布局88
第6章非理想回路、同步開(kāi)關(guān)噪聲和功率傳輸91
6?1非理想電流回路91
6?1?1最小電感通路91
6?1?2信號(hào)通過(guò)地槽92
6?1?3切換參考面的信號(hào)94
6?1?4以電源或地為參考面的信號(hào)95
6?1?5其他非理想回路98
6?1?6差分信號(hào)98
6?2本地功率傳輸網(wǎng)絡(luò)99
6?2?1高速I(mǎi)/O設(shè)計(jì)中求解本地去耦需求100
6?2?2系統(tǒng)級(jí)功率傳輸102
6?2?3選擇去耦電容104
6?2?4功率傳輸系統(tǒng)的頻率響應(yīng)105
6?3SSO/SSN105
第7章緩沖器建模109
7?1模型分類(lèi)109
7?2基本的CMOS輸出緩沖器110
7?2?1基本操作110
7?2?2為CMOS緩沖器建立線性模型114
7?2?3為CMOS緩沖器建立行為模型119
7?3在飽和區(qū)中工作的輸出緩沖器121
7?4小結(jié)122
第8章數(shù)字時(shí)序分析123
8?1公用時(shí)鐘時(shí)序123
8?2源同步時(shí)序127
8?2?1源同步時(shí)序方程128
8?2?2根據(jù)眼圖推導(dǎo)源同步時(shí)序方程131
8?2?3其他源同步方案131
8?3其他總線信號(hào)傳輸技術(shù)132
8?3?1時(shí)鐘伴隨133
8?3?2時(shí)鐘嵌入133
第9章設(shè)計(jì)方法學(xué)135
9?1時(shí)序135
9?1?1最差情況時(shí)序表136
9?1?2統(tǒng)計(jì)時(shí)序表138
9?2時(shí)序度量、信號(hào)質(zhì)量度量和測(cè)試負(fù)載140
9?2?1參考電壓的不確定度140
9?2?2對(duì)參考負(fù)載進(jìn)行仿真140
9?2?3延遲時(shí)間143
9?2?4延遲時(shí)間偏差144
9?2?5信號(hào)完整性145
9?3設(shè)計(jì)優(yōu)化147
9?3?1圖紙分析147
9?3?2制板分析148
9?4靈敏度分析149
9?4?1初步的趨勢(shì)分析和顯著性分析150
9?4?2有序參數(shù)掃描154
9?4?3解空間求解的第1階段155
9?4?4解空間求解的第2階段157
9?4?5解空間求解的第3階段159
9?5設(shè)計(jì)指南159
9?6參數(shù)提取160
9?7在設(shè)計(jì)系統(tǒng)時(shí)應(yīng)遵循的通用經(jīng)驗(yàn)方法160
第10章輻射規(guī)范和系統(tǒng)噪聲最小化163
10?1FCC輻射規(guī)范163
10?2輻射的物理原理164
10?2?1差模輻射164
10?2?2共模輻射168
10?2?3波阻抗171
10?3去耦與扼流172
10?3?1系統(tǒng)級(jí)高頻去耦173
10?3?2扼流電纜、本地電源平面和本地地平面176
10?3?3低頻去耦與地平面隔離182
10?4補(bǔ)充的PCB設(shè)計(jì)準(zhǔn)則、封裝須知與引腳布局183
10?4?1高速器件和高速走線的布局183
10?4?2串?dāng)_183
10?4?3引腳布局和封裝選擇184
10?5機(jī)箱設(shè)計(jì)184
10?5?1電磁屏蔽基本知識(shí)184
10?5?2孔徑186
10?5?3諧振189
10?6時(shí)鐘頻譜擴(kuò)展190
第11章高速測(cè)量技術(shù)193
11?1數(shù)字示波器193
11?1?1帶寬193
11?1?2采樣194
11?1?3其他效應(yīng)196
11?1?4統(tǒng)計(jì)197
11?2時(shí)域反射計(jì)197
11?2?1TDR理論198
11?2?2測(cè)量要素199
11?3TDR的精度201
11?3?1入射寄生效應(yīng)202
11?3?2探針類(lèi)型203
11?3?3反射204
11?3?4接口傳輸損耗204
11?3?5電纜損耗204
11?3?6幅度漂移誤差205
11?4阻抗測(cè)量205
11?4?1阻抗的精確測(cè)量205
11?4?2TDR阻抗分析中的測(cè)量區(qū)域206
11?5奇模阻抗和偶模阻抗207
11?6串?dāng)_噪聲208
11?7傳播速度208
11?7?1長(zhǎng)度差分法209
11?7?2Y截距法209
11?7?3TDT法209
11?8矢量網(wǎng)絡(luò)分析儀210
11?8?1S參數(shù)簡(jiǎn)介211
11?8?2儀器211
11?8?3單端口測(cè)量(Zo、L、C)212
11?8?4雙端口測(cè)量(Td、衰減、串?dāng)_)214
11?8?5校準(zhǔn)217
11?8?6單端口測(cè)量校準(zhǔn)218
11?8?7雙端口測(cè)量校準(zhǔn)218
11?8?8校準(zhǔn)驗(yàn)證219
附錄A阻抗公式的其他特性221
附錄BGTL電流模式分析223
附錄C數(shù)字信號(hào)的頻域分量229
附錄D有用的S參數(shù)變換231
附錄E分貝的定義235
附錄FFCC輻射限制237
參考書(shū)目239
索引241
- 高速數(shù)字(8300)
- 實(shí)踐手冊(cè)(5850)
相關(guān)推薦
評(píng)論
查看更多