電子發(fā)燒友App

硬聲App

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

電子發(fā)燒友網(wǎng)>嵌入式技術(shù)>RISC-V微處理器實(shí)現(xiàn)和ISA的技術(shù)描述

RISC-V微處理器實(shí)現(xiàn)和ISA的技術(shù)描述

收藏

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴

評(píng)論

查看更多

相關(guān)推薦

RISC-V入門:模塊化開(kāi)放式的ISA CISC和RISC代碼區(qū)別

本文是RISC-V基礎(chǔ)知識(shí)的入門篇。介紹了開(kāi)放式架構(gòu)理念,模塊化ISA技術(shù)描述,以及一些商業(yè)RISC-V微處理器實(shí)現(xiàn)。 RISC-V開(kāi)放式指令集架構(gòu)是當(dāng)今專有架構(gòu)(如ARM架構(gòu))的流行替代方案
2022-07-06 14:52:24742

RISC-V ISA是怎樣進(jìn)行命名的

RISC-V ISA 命名規(guī)范RISC-V ISA 采用模塊化的方式進(jìn)行組織,每一個(gè)模塊使用一個(gè)英文字母表示,其命名格式可以參考如下:RV[字寬][指令集模塊]RV:RISC-V字寬(處理器寄存
2021-12-09 06:31:44

RISC-V 基礎(chǔ)學(xué)習(xí):RISC-V 基礎(chǔ)介紹

縮寫 [###] 用于標(biāo)識(shí)處理器位寬,取值[32, 64,128],也就是處理器的寄存位寬 [abc...xyz] 標(biāo)識(shí)該處理器支持的指令模塊集合 比如:RV64IMAC, 表示64 位 RISC-V
2024-03-12 10:25:21

RISC-V 生態(tài)架構(gòu)淺析

推動(dòng)未來(lái)的指令集體系結(jié)構(gòu)(ISA)的演進(jìn)?;顒?dòng)會(huì)議的特色是主要的技術(shù)公司和研究機(jī)構(gòu)討論:RISC-V體系結(jié)構(gòu)、商業(yè)和開(kāi)源實(shí)施、軟件和硅半導(dǎo)體、向量和安全、應(yīng)用程序和加速、模擬基礎(chǔ)設(shè)施等。訪問(wèn)事件處理
2020-06-22 16:51:57

RISC-V處理器對(duì)應(yīng)什么開(kāi)發(fā)環(huán)境?

RISC-V處理器是開(kāi)源的,那開(kāi)發(fā)環(huán)境需要廠商自己開(kāi)發(fā)還是沿用傳統(tǒng)的開(kāi)發(fā)環(huán)境呢?比如keil
2024-01-13 19:18:35

RISC-V你了解多少?

精簡(jiǎn)指令集計(jì)算機(jī)。RISC-V是基于RISC原理建立的免費(fèi)開(kāi)放指令集架構(gòu)(ISA),V是羅馬字母,代表第五代RISC(精簡(jiǎn)指令集計(jì)算機(jī)),可讀作RISC-FIVE。通過(guò)開(kāi)放式標(biāo)準(zhǔn)協(xié)作實(shí)現(xiàn)處理器創(chuàng)新的新時(shí)代
2020-08-13 15:13:41

RISC-V和開(kāi)源處理器之間是什么關(guān)系?

RISC-V和開(kāi)源處理器之間是什么關(guān)系?
2023-03-09 10:06:52

RISC-V基礎(chǔ)知識(shí):模塊化開(kāi)放式的ISA CISC和RISC代碼區(qū)別

本文是RISC-V基礎(chǔ)知識(shí)的入門篇。介紹了開(kāi)放式架構(gòu)理念,模塊化ISA技術(shù)描述,以及一些商業(yè)RISC-V微處理器實(shí)現(xiàn)。RISC-V開(kāi)放式指令集架構(gòu)是當(dāng)今專有架構(gòu)(如ARM架構(gòu))的流行替代方案。自
2022-12-23 17:51:49

RISC-V開(kāi)源處理器核介紹

本期文章目錄一個(gè)小型RISC-V開(kāi)源處理器核介紹!#SOC#FPGA#RISC-V點(diǎn)擊閱讀數(shù)字積木從零開(kāi)始寫RISC-V處理器(超詳細(xì))#RISC-V點(diǎn)擊閱讀數(shù)字積木為什么說(shuō)模擬工程...
2021-07-23 09:42:00

RISC-V是什么?如何去設(shè)計(jì)RISC-V處理器

RISC-V是什么?有哪些特點(diǎn)?如何去設(shè)計(jì)RISC-V處理器?
2021-06-18 09:24:03

RISC-V最重要的意義所在

面積降低制造成本,實(shí)現(xiàn)低功耗的微處理器,也可以用于實(shí)現(xiàn)高性能的應(yīng)用處理器。他進(jìn)一步指出,通過(guò)RISC-V,全球可以創(chuàng)建一個(gè)充滿活力的生態(tài)系統(tǒng),集合設(shè)計(jì)工具硬件軟件等,以經(jīng)濟(jì)高效的方式進(jìn)入迅速發(fā)展的新興市場(chǎng)
2020-06-22 16:55:03

RISC-V有哪些特點(diǎn)

完全自由免費(fèi)使用,同時(shí)也容許企業(yè)添加自有指令集拓展而不必開(kāi)放共享以實(shí)現(xiàn)差異化發(fā)展?! 〉诙c(diǎn)是簡(jiǎn)單,這也是RISC-V架構(gòu)的設(shè)計(jì)哲學(xué)。在處理器領(lǐng)域,X86與ARM架構(gòu)的發(fā)展過(guò)程也伴隨了現(xiàn)代處理器架構(gòu)技術(shù)
2020-08-25 11:17:39

RISC-V架構(gòu)

  RISC-V架構(gòu)  RISC-V(發(fā)音為“risk-five”)是一個(gè)基于精簡(jiǎn)指令集(RISC)原則的開(kāi)源指令集架構(gòu)(ISA)?! ∨c大多數(shù)指令集相比,RISC-V指令集可以自由地用于任何目的
2023-04-03 15:29:09

RISC-V架構(gòu)簡(jiǎn)介

【摘要】 本文首先對(duì)RISC-V的架構(gòu)做了簡(jiǎn)要的介紹,在此基礎(chǔ)上實(shí)現(xiàn)了LiteOS在RISC-V架構(gòu)上的適配過(guò)程的具體步驟,希望對(duì)你有所幫助。1 RISC-V架構(gòu)簡(jiǎn)介RISC-V是一個(gè)基于精簡(jiǎn)指令
2021-07-28 07:46:13

RISC-V正在嘗試發(fā)起開(kāi)放式硬件革命

使用ISA,設(shè)計(jì)新處理器也是一項(xiàng)艱巨的任務(wù),但是支持RISC-V項(xiàng)目的許多公司,包括Western Digital這樣的巨頭,也已經(jīng)開(kāi)放了其芯片設(shè)計(jì)的外包,從而將其騰出空間供其他人修改或使用?;蛘?/div>
2020-11-14 09:31:01

RISC-V生態(tài)逐漸成型,華秋助推嘉楠旗下首款基于Linux的Risc-V內(nèi)核高精度AI 處理器

Risc-V內(nèi)核高精度AI 處理器。K510-CORE是核心模組,板載一顆K510芯片,CPU采用雙核64bit RISC-V架構(gòu),K510搭載自主研發(fā)的第二代神經(jīng)網(wǎng)絡(luò)處理器KPU2.0,采用獨(dú)創(chuàng)計(jì)算
2022-11-18 14:15:24

RISC-V生態(tài)逐漸成型,嘉楠旗下首款基于Linux的Risc-V內(nèi)核高精度AI 處理器了解下

64bit RISC-V架構(gòu),K510搭載自主研發(fā)的第二代神經(jīng)網(wǎng)絡(luò)處理器KPU2.0,采用獨(dú)創(chuàng)計(jì)算數(shù)據(jù)流技術(shù),算力較上一代提升3倍同時(shí)降低功耗。板載內(nèi)存為512MB LPDDR3@1600MHz。支持兩路
2022-11-18 15:10:22

RISC-V的前景預(yù)言

公司從成立之初就一直堅(jiān)持使用自主產(chǎn)權(quán)的內(nèi)核和MCU所需要的各種IP。雖然通過(guò)技術(shù)研發(fā)創(chuàng)新來(lái)實(shí)現(xiàn)微處理器的自主可控十分艱難,但堅(jiān)持下來(lái)的價(jià)值和優(yōu)勢(shì)也十分明顯。針對(duì)目前RISC-V MCU的發(fā)展痛點(diǎn),愛(ài)普特
2023-04-05 12:16:42

RISC-V的特色,大飽眼福?。。?/a>

RISC-V簡(jiǎn)介

RISC-V簡(jiǎn)介??RISC-V 是一個(gè)自由和開(kāi)放的 ISA(開(kāi)源指令集架構(gòu)),通過(guò)開(kāi)放的標(biāo)準(zhǔn)協(xié)作實(shí)現(xiàn)處理器創(chuàng)新的新時(shí)代。RISC-V ISA在架構(gòu)上提供了一個(gè)新的自由、可擴(kuò)展的軟件和硬件自由級(jí)別
2023-02-27 19:56:30

RISC-V系列處理器的相關(guān)資料推薦

10 月 19 日,2021 云棲大會(huì)上,平頭哥開(kāi)源了玄鐵RISC-V系列處理器,并開(kāi)放了工具及系統(tǒng)軟件。這次的開(kāi)源對(duì)國(guó)內(nèi)的RISC-V生態(tài)圈具有非常重要的意義。關(guān)注了一下這次開(kāi)源發(fā)布的東...
2022-02-28 08:15:04

RISC-V芯片架構(gòu)發(fā)展的關(guān)鍵問(wèn)答

Piovaccari關(guān)于RISC-V架構(gòu)的理解Alessandro: RISC-V是一種指令集架構(gòu)(ISA),不關(guān)注RISC-V處理器微架構(gòu)的具體設(shè)計(jì)。當(dāng)前,有幾種實(shí)現(xiàn)方法,商業(yè)化的設(shè)計(jì),如
2020-08-02 11:58:14

RISC-V,正在擺脫低端

的玄鐵系列在物聯(lián)網(wǎng)芯片市場(chǎng)廣受認(rèn)可,目前已在人工智能、網(wǎng)絡(luò)通訊、工業(yè)控制等30多個(gè)行業(yè)實(shí)現(xiàn)了商業(yè)落地,出貨量超過(guò)30億顆,是中國(guó)RISC-V領(lǐng)域影響力和市占率最大的處理器;中科藍(lán)訊藍(lán)牙SoC芯片累計(jì)
2023-05-30 14:11:59

RISC架構(gòu)在ARM微處理器的應(yīng)用

1 引言 提到微處理器大家都會(huì)想到Intel公司和AMD公司的產(chǎn)品,但在當(dāng)今嵌入式系統(tǒng) 應(yīng)用 中還有一個(gè)同樣響亮的名字ARM微處理器,它是一種RISC 架構(gòu)下嵌入式系統(tǒng)的核心部件,被廣泛地應(yīng)用到 工業(yè) 控制、無(wú)線通訊、消費(fèi)類 電子 產(chǎn)品等很多領(lǐng)域。
2019-07-15 06:49:14

risc-v怎么讀

首先應(yīng)用RISC技術(shù)開(kāi)發(fā)出PA-8000,主頻為180MHz,MIPS公司也推出了自己的RISC處理器——R2000;次年,SUN和德州儀器合作開(kāi)發(fā)的Sparc處理器問(wèn)世。  Sparc處理器憑借
2023-03-30 16:34:57

risc-v是什么意思

RISC-V是一個(gè)開(kāi)源的指令集架構(gòu),它屬于一個(gè)開(kāi)放的、非營(yíng)利性質(zhì)的基金會(huì),而基金會(huì)將謹(jǐn)慎地發(fā)展和維護(hù)這個(gè)開(kāi)源的指令集架構(gòu)。  計(jì)算機(jī)體系結(jié)構(gòu)的傳統(tǒng)方法是增量ISA,新處理器不僅必須實(shí)現(xiàn)新的ISA擴(kuò)展,還必須實(shí)現(xiàn)
2023-03-30 16:40:41

微處理器架構(gòu)的后起之秀——RISC-V

十幾年間不斷的推陳出新,導(dǎo)致了他們的指令集異常復(fù)雜,指令手冊(cè)讀起來(lái)非常難受,理解起來(lái)更是困難。RISC-V處理器架構(gòu)我必須得隆重的向大家介紹這樣的一個(gè)處理器架構(gòu),這個(gè)架構(gòu)不算新,因?yàn)樗Q生于2010年,由
2023-04-14 10:53:25

ARM處理器設(shè)計(jì)RISC介紹(下)

速度大為提高。RISC技術(shù)極大地簡(jiǎn)化了流水線的設(shè)計(jì),使流水線技術(shù)更容易實(shí)現(xiàn),以較低的成本實(shí)現(xiàn)了較高的性能。高時(shí)鐘頻率和單周期執(zhí)行。在20世紀(jì)80年代初,CISC微處理器并沒(méi)有完全發(fā)揮半導(dǎo)體存儲(chǔ)的性能
2022-04-24 10:02:29

ARM微處理器介紹

ARM(Advanced RISC Machines),既可認(rèn)為是一個(gè)公司的名字,也可認(rèn)為是對(duì)一類微處理器的統(tǒng)稱。中文名ARM嵌入式外文名Advanced RISC Machines屬 于一類微處理器的統(tǒng)稱產(chǎn) 品RISC處理器、相關(guān)技術(shù)及軟件目錄1 簡(jiǎn)介? 企業(yè)? 處理器2
2021-09-09 07:29:36

ARM與RISC-V架構(gòu)的區(qū)別是什么?

自己特色,根據(jù)不同用途有不同型號(hào)的處理器架構(gòu)。 關(guān)于RISC-V RISC:Reduced Instruction Set Computer,即精簡(jiǎn)指令集計(jì)算機(jī)。 RISC-V是基于RISC原理建立
2021-04-25 09:13:19

FPGA技術(shù)如何用VHDL語(yǔ)言實(shí)現(xiàn)8位RISC微處理器

設(shè)計(jì)RISC微處理器需要遵循哪些原則?基于FPGA技術(shù)用VHDL語(yǔ)言實(shí)現(xiàn)的8位RISC微處理器
2021-04-13 06:11:51

FreeRTOS與RISC-V——適用于RISC-V的FreeRTOS概述

1.1簡(jiǎn)介FreeRTOS中面向RISC-V的接口是易于拓展的,其提供了一系列基本的接口,用于操作適用于所有RISC-V實(shí)現(xiàn)中的通用寄存,以及一系列的宏來(lái)處理特定的硬件實(shí)現(xiàn)中涉及到的特性以及拓展
2023-04-09 09:26:41

MIPS Technologies不再設(shè)計(jì)MIPS處理器。相反,它加入了RISC-V陣營(yíng)

MIPS Technologies不再設(shè)計(jì)MIPS處理器。相反,它加入了RISC-V陣營(yíng),放棄了具有悠久歷史和技術(shù)聯(lián)系的同名架構(gòu)。此舉顯然預(yù)示著MIPS作為CPU系列的終結(jié),并進(jìn)一步減少了可用處理器
2021-03-09 19:30:07

MIPS Technologies加入RISC-V,轉(zhuǎn)向開(kāi)源ISA標(biāo)準(zhǔn)

,退出了破產(chǎn)狀態(tài),這令人驚訝,但并非完全不合理:在新的官方聲明中,(新)MIPS已成為RISC-V International的成員,該非營(yíng)利組織負(fù)責(zé)管理完全開(kāi)放式硬件的ISA,用事實(shí)上的開(kāi)放式芯片標(biāo)準(zhǔn)
2021-03-09 19:31:13

Occamy RISC-V 前景如何

位 FPU,以及兩顆來(lái)自美光的 16GB HBM2e 內(nèi)存。處理器的內(nèi)核通過(guò)中介層實(shí)現(xiàn)互連,雙塊 CPU 可提供 0.75 FP64 TFLOPS 的性能和 6 FP8 TFLOPS 算力。那么Occamy RISC-V 前景如何呢?
2023-05-13 08:44:36

RT-Thread Studio(對(duì)芯來(lái)科技RISC-V處理器內(nèi)核開(kāi)發(fā)的全面支持

處理器指令集,是構(gòu)建芯片生態(tài)和發(fā)展芯片技術(shù)的核心部分,其重要性不言而喻。在此背景下,RISC-V有望成為新的選擇。盡管具有通用、開(kāi)放與免費(fèi)的先期優(yōu)勢(shì),但相比已經(jīng)成熟的Arm和Intel x86,國(guó)內(nèi)
2020-11-14 09:26:41

Renesas支持RISC-V架構(gòu)的具體MCU型號(hào)是哪個(gè)呢?

瑞薩電子推出圍繞64位RISC-V CPU內(nèi)核構(gòu)建的RZ/5個(gè)通用微處理器單元(MPU),具體的型號(hào)是多少?性能怎么樣?
2024-01-11 13:03:31

?GPU,RISC-V的長(zhǎng)痛

具備與多種處理器架構(gòu)協(xié)同工作的潛質(zhì),其B系列更是可以達(dá)到最高6TFLOPS的算力,對(duì)于視覺(jué)計(jì)算優(yōu)異但3D圖形處理仍然偏科的RISC-V來(lái)說(shuō),可以說(shuō)是一個(gè)很好的輔助,尤其是對(duì)于圖形性能有一定要求的消費(fèi)類
2022-03-24 15:53:12

RISC-V開(kāi)放架構(gòu)設(shè)計(jì)之道|閱讀體驗(yàn)】 RISC-V設(shè)計(jì)必備之案頭小冊(cè)

中出現(xiàn)的RISC-V拓展。 這本書(shū)的開(kāi)篇講的是,為什么我們需要RISC-V指令集? 從過(guò)去的ISA的特點(diǎn)進(jìn)行引入,先以目前主流的x86指令集架構(gòu)為例列出了增量式指令集架構(gòu)中普遍含有的的一個(gè)缺點(diǎn),并從指令集設(shè)計(jì)導(dǎo)論中
2024-01-22 16:24:25

RISC-V開(kāi)放架構(gòu)設(shè)計(jì)之道|閱讀體驗(yàn)】+ 閱讀深體驗(yàn)

本人沒(méi)有芯片設(shè)計(jì),或者指令集方面較深的基礎(chǔ)知識(shí),不過(guò)認(rèn)真看這本書(shū)也令我學(xué)到了不少。 書(shū)中一開(kāi)始便提到RISC-V的目標(biāo)是稱為一款通用的指令集架構(gòu):需要適合設(shè)計(jì)各種規(guī)模的處理器,能兼容各種流行的軟件棧
2024-03-05 22:01:02

RISC-V指令集手冊(cè)】-非特權(quán)規(guī)范ISA

本文描述RISC-V非特權(quán)體系結(jié)構(gòu)。標(biāo)記為“已批準(zhǔn)”的ISA模塊此時(shí)已被批準(zhǔn)。標(biāo)記為凍結(jié)的模塊,在提交批準(zhǔn)之前,預(yù)計(jì)不會(huì)有重大變化。標(biāo)記的模塊草案有望在批準(zhǔn)前修改。本文件包含RISC-V ISA模塊的以下版本:
2020-08-28 14:57:40

【已發(fā)獎(jiǎng)】RISC-V CON China在線研討會(huì):818 RISC-V 如何成為芯主流

盡快聯(lián)系我們!另外,研討會(huì)的PPT也已經(jīng)開(kāi)放下載了!開(kāi)源指令集架構(gòu)(ISA) RISC-V近年迅速興起,并躍為新一代主流嵌入式處理器技術(shù),生態(tài)系蓬勃發(fā)展,特別適合AI、IoT、5G等新興應(yīng)用。 晶心
2021-08-18 13:55:33

【年度技術(shù)專場(chǎng)】RISC-V項(xiàng)目分享會(huì)

?。 前云天勵(lì)飛市場(chǎng)中心總經(jīng)理;前SiFive China市場(chǎng)開(kāi)發(fā)總監(jiān);前國(guó)科微電?副總裁;前全志科技營(yíng)銷總監(jiān)等。議題四擴(kuò)展RISC-V 的芯邊界-Andes最新的處理器核介紹RISC-V國(guó)際協(xié)會(huì)自
2023-01-06 14:27:42

【轉(zhuǎn)載】第1章 初識(shí)RISC-V

(Integer)指令集用字母“ I ”表示,這是RISC-V處理器最基本也是唯一強(qiáng)制要求實(shí)現(xiàn)的指令集。其他指令集均為可選模塊,可自行選擇是否支持。RISC-V指令模塊描述如下:類型指令集指令數(shù)狀態(tài)描述
2023-03-28 16:57:06

一些關(guān)于RISC-V的質(zhì)疑與解讀

,在美國(guó)開(kāi)發(fā)的開(kāi)源RISC-V處理器(不考慮托管平臺(tái)的因素),也是不會(huì)受到美國(guó)出口管制。RISC-V基金會(huì)負(fù)責(zé)指令集規(guī)范的定義,但并不負(fù)責(zé)基于指令集規(guī)范的具體實(shí)現(xiàn)。因此,即使RISC-V基金會(huì)總部留在
2020-06-22 16:49:27

兩大架構(gòu)RISC-V 和 ARM 的各種關(guān)系

,然后返回到內(nèi)存中。RISC-V 和 ARM 都支持 32 位或 64 位指令集。 二、RISC-V 和 ARM 的區(qū)別 盡管 RISC-V 和 ARM 處理器技術(shù)的功能相似,但也有顯著區(qū)別。 1.
2023-06-21 20:31:32

為什么選擇RISC-V?

RISC-V是一種開(kāi)放式ISA(指令集體系結(jié)構(gòu)),為處理器體系結(jié)構(gòu)的創(chuàng)新開(kāi)創(chuàng)了新紀(jì)元。RISC-V基金會(huì)由325多家成員公司組成。這是該技術(shù)的主要優(yōu)勢(shì)。軟件架構(gòu)師/固件工程師/軟件開(kāi)發(fā)
2020-07-27 17:38:30

什么是RISC-V

siFive搞RISC-V 賽昉搞RISC-V 香山搞RISC-V 到底什么是RISC-V? 先不問(wèn)有什么用,RISC-V目前的能力來(lái)說(shuō),工業(yè)有沒(méi)有可能?
2024-02-02 10:41:21

什么是RISC-VRISC-V指令具有哪些特點(diǎn)應(yīng)用?

什么是RISC-VRISC-V指令具有哪些特點(diǎn)應(yīng)用?自己怎么才能設(shè)計(jì)出設(shè)計(jì)一套指令集?
2021-10-14 09:05:03

從零開(kāi)始寫RISC-V處理器之一 二 前言 緒論

來(lái)源:liangkangnan的博客更新于 2021-01-31tinyriscv 一個(gè)從零開(kāi)始寫的極簡(jiǎn)易懂的RISC-V處理器核從零開(kāi)始寫RISC-V處理器之一 前言從零開(kāi)始寫RISC-V處理器
2022-08-22 18:25:55

從零開(kāi)始寫RISC-V處理器之六 寫在最后

來(lái)源:liangkangnan的博客更新于 2021-01-31tinyriscv 一個(gè)從零開(kāi)始寫的極簡(jiǎn)易懂的RISC-V處理器核從零開(kāi)始寫RISC-V處理器之一 前言從零開(kāi)始寫RISC-V處理器
2022-08-23 15:05:44

優(yōu)化的關(guān)鍵,RISC-V中的性能監(jiān)控

分析/監(jiān)控工具成了處理器開(kāi)發(fā)時(shí)必不可少的軟件。盡管RISC-VISA規(guī)范已經(jīng)定義了硬件性能監(jiān)控(HPM),但總體支持程度上仍未完善。就以Linux上的性能分析工具Perf為例,該工具可以借助PMU
2021-12-27 08:00:00

關(guān)于RISC-V和開(kāi)源處理器的一些解讀

RISC-V與開(kāi)源處理器。以下為幾個(gè)要點(diǎn):指令集規(guī)范(Specification)和處理器實(shí)現(xiàn)(Implementation)是兩個(gè)不同層次的概念,要區(qū)分開(kāi)。指令集(ISA)是規(guī)范標(biāo)準(zhǔn),往往用一本書(shū)或幾張紙
2020-06-22 16:47:55

基于 RISC-V 的微控制入門指南

基于 RISC-V 處理器的開(kāi)發(fā)板。LoFive FE310 開(kāi)發(fā)板GroupGets LLC 的 LoFive-R1 開(kāi)發(fā)板正是其中之一(圖 1)。首先,LoFive R1 包含的 RISC-V
2020-08-21 18:35:32

如何使用J-Link和Embedded Studio讀寫RISC-V處理器的CSR?

,用于實(shí)現(xiàn)一些特別功能。例如芯來(lái)科技的Bumblebee內(nèi)核就擴(kuò)展了數(shù)個(gè)CSR用于處理中斷嵌套,記錄處理器當(dāng)前的異常類型等。RISC-V的可擴(kuò)展特性給了廠商比較大的靈活性,可擴(kuò)展特性也引起了碎片化
2022-08-25 15:51:38

如何在RISC-V處理器上使用FreeRTOS?

RISC-V指令集體系結(jié)構(gòu)(ISA)易于擴(kuò)展,并且沒(méi)有指定關(guān)于特定RISC-V微控制或片上系統(tǒng)(SoC)實(shí)現(xiàn)的所有內(nèi)容。因此,F(xiàn)reeRTOS RISC-V移植也是可擴(kuò)展的-它提供了一個(gè)處理所有
2019-11-29 15:54:41

學(xué)習(xí)RISC-V入門 基于RISC-V架構(gòu)的開(kāi)源處理器及SoC研究

,并涌現(xiàn)了眾多開(kāi)源處理器及SoC采用RISC-V架構(gòu),這些處理器既有標(biāo)量處理器,也有超標(biāo)量處理器,既有單核處理器,也有多核處理器,本文接下來(lái)將簡(jiǎn)單介紹RISC-V架構(gòu)的基本設(shè)計(jì),隨后將詳細(xì)描述目前采用
2020-07-27 18:09:27

布局 RISC-V 領(lǐng)域,中國(guó)聯(lián)通加入中國(guó) RISC-V 產(chǎn)業(yè)聯(lián)盟

RISC-V 計(jì)算平臺(tái),促進(jìn)形成貫穿 IP 核、芯片、軟件、系統(tǒng)、應(yīng)用等環(huán)節(jié)的 RISC-V 產(chǎn)業(yè)生態(tài)鏈。中國(guó)聯(lián)通指出,RISC-V 是基于精簡(jiǎn)指令集計(jì)算(RISC)原理建立的開(kāi)放指令集架構(gòu)(ISA
2023-03-16 14:56:58

干貨:教科書(shū)級(jí)透徹分析 RISC-V

RISC-V 處理器的設(shè)計(jì)和開(kāi)發(fā)》下載地址 :https://eyun.baidu.com/s/3nwvO0rf密碼:3r5d本次課程胡老師主要從以下幾個(gè)地方展開(kāi)講解那么,讓我們看一下技術(shù)大牛是如何看待當(dāng)下
2020-07-27 17:50:25

開(kāi)發(fā)出商用的RISC-V處理器還需要哪些開(kāi)發(fā)工具和環(huán)境?

開(kāi)發(fā)出商用的RISC-V處理器還需要哪些開(kāi)發(fā)工具和環(huán)境? 處理器是軟硬件的交匯點(diǎn),所以必須有完善的編譯、開(kāi)發(fā)工具和軟件開(kāi)發(fā)環(huán)境(IDE),處理器內(nèi)核才能夠被用戶順利使用起來(lái)。目前RISC-V具有
2023-11-18 06:05:15

我了解的RISC-V

使用,同時(shí)也容許企業(yè)添加自有指令集拓展而不必開(kāi)放共享以實(shí)現(xiàn)差異化發(fā)展。 架構(gòu)簡(jiǎn)單 RISC-V架構(gòu)秉承簡(jiǎn)單的設(shè)計(jì)哲學(xué)。體現(xiàn)為: 在處理器領(lǐng)域,主流的架構(gòu)為x86與ARM架構(gòu)。x86與ARM架構(gòu)的發(fā)展的過(guò)程
2023-03-19 10:52:16

求助,ULP RISC-V協(xié)處理器周期性喚醒的BUG怎么處理?

協(xié)處理器進(jìn)行g(shù)pio操作,執(zhí)行完成后 ULP RISC-V 協(xié)處理器退出,等待下一個(gè)ULP喚醒周期??僧?dāng)在主MCU程序中使能 esp_sleep_enable_ulp_wakeup() 函數(shù)后,每當(dāng)
2023-02-09 06:52:26

淺談RISC-V

的譚姓學(xué)生宣稱的“技術(shù)上看,RISC-V 相比Arm架構(gòu)處理器功耗低 5-6倍、面積效率提升5倍“ 看看笑笑就好,這種PR的話就別當(dāng)真了,真要當(dāng)真了你該懷疑這位加州大學(xué)伯克利分校的高材生的水平
2018-09-11 17:44:01

玄鐵VirtualZone:基于RISC-V架構(gòu)的安全擴(kuò)展

以及S-Mode模式環(huán)境可以通過(guò)更高層的特權(quán)來(lái)管理。玄鐵C系列處理器的安全拓展雖然RISC-V架構(gòu)的處理器具備物理內(nèi)存保護(hù)、多層權(quán)限模型、內(nèi)存管理單元等技術(shù)來(lái)支持可信執(zhí)行環(huán)境功能的實(shí)現(xiàn),但處理器仍然
2021-09-01 14:38:04

科普RISC-V生態(tài)架構(gòu)(認(rèn)識(shí)RISC-V)

推動(dòng)未來(lái)的指令集體系結(jié)構(gòu)(ISA)的演進(jìn)?;顒?dòng)會(huì)議的特色是主要的技術(shù)公司和研究機(jī)構(gòu)討論:RISC-V體系結(jié)構(gòu)、商業(yè)和開(kāi)源實(shí)施、軟件和硅半導(dǎo)體、向量和安全、應(yīng)用程序和加速、模擬基礎(chǔ)設(shè)施等。訪問(wèn)事件處理
2020-08-02 11:50:33

計(jì)算機(jī)RISC-V內(nèi)容整理

精簡(jiǎn)指令集計(jì)算機(jī)。RISC-V是基于RISC原理建立的免費(fèi)開(kāi)放指令集架構(gòu)(ISA),V是羅馬字母,代表第五代RISC(精簡(jiǎn)指令集計(jì)算機(jī)),可讀作RISC-FIVE。通過(guò)開(kāi)放式標(biāo)準(zhǔn)協(xié)作實(shí)現(xiàn)處理器創(chuàng)新的新時(shí)代
2019-07-29 07:57:16

設(shè)計(jì)一個(gè)risc-v芯片流程是什么?

我非常想了解如果想設(shè)計(jì)一個(gè)類似risc-v處理器,整個(gè)開(kāi)發(fā)流程是怎樣的?
2023-12-09 18:39:01

請(qǐng)問(wèn)risc-v處理器在什么場(chǎng)景和行業(yè)應(yīng)用比較多?

如題,現(xiàn)在risc-v發(fā)展的如此迅猛,不知道這些處理器主要應(yīng)用在哪些行業(yè)比較多呢?
2023-12-09 18:37:01

請(qǐng)問(wèn)ESP32s3 ULP RISC-V協(xié)處理器是否支持ADC的讀?。?/a>

請(qǐng)問(wèn)ESP32s3 ULP RISC-V協(xié)處理器是否支持ADC的讀取?

我在ULP RISC-V協(xié)處理器的例程中,沒(méi)有發(fā)現(xiàn)有對(duì)ADC的操作,請(qǐng)問(wèn)RISC-V協(xié)處理器目前還不支持嗎?使用的IDF版本為4.4.2。我想在ULP模式下,通過(guò)ADC來(lái)讀取外部器件的數(shù)據(jù)。
2023-03-06 06:33:44

讀《玄鐵RISC-V處理器入門與實(shí)戰(zhàn)》

是由美國(guó)伯克利大學(xué)的 Krest 教授及其研究團(tuán)隊(duì)提出的,當(dāng)時(shí)提出的初衷是為了計(jì)算機(jī)/電子類方向的學(xué)生做課程實(shí)踐服務(wù)的。由于這是伯克利大學(xué)研究并流片的第五代RISC架構(gòu)處理器,因此就命名為RISC-V
2023-09-28 11:58:35

讀書(shū)分享會(huì) | 玄鐵RISC-V處理器入門與實(shí)戰(zhàn)電子書(shū)免費(fèi)下載!

本帖最后由 余一yui 于 2023-4-26 10:44 編輯 《玄鐵RISC-V處理器入門與實(shí)戰(zhàn)》是一本介紹開(kāi)源ISA(指令集架構(gòu))RISC-V的電子書(shū)。RISC-V是由加州大學(xué)伯克利分校
2023-04-12 11:16:58

談一談RISC-V的來(lái)龍去脈

的授權(quán),同時(shí)會(huì)產(chǎn)生一些費(fèi)用,這也帶來(lái)了一個(gè)問(wèn)題:假如有一天ARM公司不授權(quán)怎么辦?RISC-V架構(gòu)就是為了解決這個(gè)問(wèn)題的!RISC-V最早在2010年起源于加州大學(xué)伯克利分校,由于受夠了現(xiàn)有處理器架構(gòu)
2023-04-14 22:10:56

適合新手的RISC-V入門基礎(chǔ)知識(shí)

與架構(gòu)等基礎(chǔ)概念,引出了RISC-V 基礎(chǔ)介紹,簡(jiǎn)單介紹了RISC-V 由來(lái)。后續(xù)針對(duì)risc-v 會(huì)根據(jù)自身學(xué)習(xí)情況做相應(yīng)介紹。 原文鏈接:https://mp.weixin.qq.com/s/OZeLxR3ndk7J6bSPAgB7Fg 轉(zhuǎn)載自:嵌入式微處理器 原文鏈接:適合新手的RISC-V入門基礎(chǔ)知識(shí)
2023-02-23 20:25:05

阿里平頭哥宣布開(kāi)源玄鐵RISC-V系列處理器

面臨應(yīng)用碎片化、開(kāi)發(fā)效率低、軟硬件適配難等問(wèn)題,軟硬件生態(tài)尚未成熟。玄鐵RISC-V系列處理器采用自研技術(shù),覆蓋從低功耗到高性能的各類場(chǎng)景,支持AliOS、FreeRTOS、RT-Thread
2021-10-20 14:09:00

青稞處理器資料分享

簡(jiǎn)介 青稞處理器是沁恒微電子自研的32位微處理器,遵循和兼容開(kāi)源的RISC-V指令集架構(gòu)規(guī)范,并提供可選的功能擴(kuò)展。支持IMAFC指令集和自定義壓縮指令,并提供硬件壓棧(HPE)、免表中斷(VTF
2023-10-11 10:42:49

首席技術(shù)官Alessandro Piovaccari近期接受行業(yè)媒體的專訪時(shí),分享了對(duì)于RISC-V發(fā)展的觀點(diǎn)

Piovaccari關(guān)于RISC-V架構(gòu)的理解Alessandro:RISC-V是一種指令集架構(gòu)(ISA),不關(guān)注RISC-V處理器微架構(gòu)的具體設(shè)計(jì)。當(dāng)前,有幾種實(shí)現(xiàn)方法,商業(yè)化的設(shè)計(jì),如Si-Five
2020-10-13 16:40:41

香山處理器 RISC-V的典范

https://github.com/JiaoXianjun/XiangShan談到RISC-V,應(yīng)該都會(huì)想到香山處理器。其經(jīng)歷了幾代的演進(jìn),性能越來(lái)越高。采用Chisel Rocketchip框架,能夠方便的定制屬于你的RISC-V處理器。對(duì)此,你有什么看法?
2023-04-14 15:51:59

詳析RISC-V處理器微架構(gòu)的具體設(shè)計(jì)

Silicon Labs首席技術(shù)官Alessandro Piovaccari 關(guān)于RISC-V架構(gòu)的理解Alessandro: RISC-V是一種指令集架構(gòu)(ISA),不關(guān)注RISC-V處理器微架構(gòu)
2020-06-08 16:48:058242

RISC-V是通用RISC處理器還是可定制的處理器?

隨著這些年的發(fā)展,RISC-V的受重視程度與與日俱增。這主要因?yàn)樗敲赓M(fèi)的、靈活的,并且速度很快。這使RISC-V成為許多開(kāi)發(fā)人員的安全便捷選擇。但是您會(huì)認(rèn)為RISC-V是通用RISC處理器還是定制的隨心所欲處理器?
2020-11-17 16:11:563167

RISC-V ISA 命名規(guī)范

RISC-V ISA 命名規(guī)范RISC-V ISA 采用模塊化的方式進(jìn)行組織,每一個(gè)模塊使用一個(gè)英文字母表示,其命名格式可以參考如下:RV[字寬][指令集模塊]RV:RISC-V字寬(處理器寄存器
2021-11-26 16:36:135

RISC-V 簡(jiǎn)介——理解 RISC 的開(kāi)放式 ISA

本文是 RISC-V 基礎(chǔ)知識(shí)的入門讀物。公開(kāi)了開(kāi)放式架構(gòu)理念,以及模塊化 ISA技術(shù)描述,以及一些商業(yè) RISC-V 微處理器實(shí)現(xiàn)。 RISC-V 開(kāi)放指令集架構(gòu)是當(dāng)今可用的專有架構(gòu)(例如
2022-08-25 17:10:572081

如何構(gòu)建RISC-V嵌入式

抽象-RISC-V是一種開(kāi)放ISA(指令集架構(gòu))實(shí)現(xiàn)處理器架構(gòu)創(chuàng)新的新時(shí)代。RISC-V包括開(kāi)源處理器內(nèi)核、工具鏈、,模擬器和其他關(guān)鍵支持組件。RISC-V生態(tài)系統(tǒng)使處理器創(chuàng)新達(dá)到新水平體系結(jié)構(gòu)將是實(shí)現(xiàn)所需收益的關(guān)鍵驅(qū)動(dòng)因素未來(lái)十年的性能和能效。
2022-11-23 16:56:562

什么是RISC-V,RISC-V與其他ISA有何不同?

英特爾的 x86 或 ARM 的 RISC 處理器的專有 ISA 一直是 Apple、戴爾、三星等 OEM 的選擇,但現(xiàn)在為什么我們需要像 RISC-V 這樣的開(kāi)放 ISA,而不是所有這些經(jīng)過(guò)充分驗(yàn)證的ISA。
2022-12-27 09:10:313750

已全部加載完成