電子發(fā)燒友App

硬聲App

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

電子發(fā)燒友網>嵌入式技術>嵌入式設計應用>Intersil同步降壓控制器效率達95%,適用于DDR2存

Intersil同步降壓控制器效率達95%,適用于DDR2存

收藏

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯系本站處理。 舉報投訴

評論

查看更多

相關推薦

凌力爾特推出單片同步降壓型穩(wěn)壓器 LTC3634

凌力爾特公司 (Linear Technology Corporation) 推出高效率、雙通道單片同步降壓型穩(wěn)壓器 LTC3634,該器件為 DDR1、DDR2DDR3 SDRAM 控制器提供電源和總線終端軌
2011-07-01 09:03:23643

瑞薩電子推出兩款具有低靜態(tài)電流雙路輸出同步控制器 適用于車載常開系統

ISL78264雙同步降壓控制器和ISL78263雙同步降壓控制器在單個降壓通道上提供6μA(典型值)的節(jié)能低靜態(tài)電流(Iq)。
2020-08-13 15:51:58999

2路輸出帶2個相位的同步降壓包括BOM及原理圖

描述PMP6000 使用 UC9224 Digital Power 控制器來驅動 CSD96370Q5M 同步降壓功率級,該控制器具有 2個輸出,每個輸出最多帶 2 個相位。它適用于具有 2 個輸出
2018-09-10 09:20:32

DDR2 ip核創(chuàng)建時,器件選型的問題

在quartus2中創(chuàng)建了一個DDR2 控制器的ip核 ,但是在選擇 DDR型號的時候,找不到我要用的DDR芯片信號 怎么辦?選擇了一個DDR芯片將它的行列bits數改了之后 發(fā)現 內存大小又不對 。求解答
2017-09-19 14:50:23

DDR2開cacheability后與L2效率比較,請問誰能解釋下這個沒有大幅的效率提升可能是什么原因?

本帖最后由 一只耳朵怪 于 2018-6-22 10:34 編輯 測試了在不開DDR2 cacheability、不開cacheability、L2中三種情況下計算效率。開了
2018-06-22 07:56:22

DDR2設計原理 DDR2 design

DDR2設計原理 DDR2 designBasic knowledge? Source Sync Bus Analysis? On-Die Terminations (ODT)? Slew Rate
2009-11-19 09:59:04

Intersil處理電源方案詳解

Intersil 的處理電源產品符合 Intel/AMD 規(guī)范并具備 R3/R4 和 EAPP 調制方案,可實現超快負載瞬態(tài)響應、所有負載條件下的精確電流平衡以及出色的穩(wěn)定性。 適用于
2018-10-09 14:43:51

Intersil多用途同步降壓穩(wěn)壓ISL85415

  ISL85415一款具有寬輸入電壓范圍并集成同步FET和內部補償的多用途同步降壓穩(wěn)壓,日前由Intersil宣布推出?! ‰S著,新一代通信、工業(yè)及消費系統的發(fā)展,越來越需要開關穩(wěn)壓來支持寬
2018-11-29 17:10:10

Intersil多相55V同步升壓控制器簡化汽車電源系統設計

教學視頻請登錄:www.intersil.com/powernavigator?! SL78227和ISL78229可與ISL78206 40V/2.5A同步降壓控制器、ISL78310 1A LDO
2018-10-09 10:51:37

同步降壓升壓型控制器降低EMI

限度地提高了效率并可避免與貫通和開關消隱時間相關的復雜性,而此類現象會發(fā)生在高頻條件下的同步整流中。然而,采用一個較小電感的高頻率 2MHz 降壓-升壓型控制器則可確保 EMI 成分所處的位置高于
2019-07-16 06:43:15

同步降壓型DCDC控制器LTC3879資料推薦

4V到38V的輸入電壓范圍。強大的片上N溝道MOSFET驅動允許使用大功率外部MOSFET,以高至95%的效率產生高達20A的輸出電流,從而使它們非常適用于分布式電源、嵌入式計算和其它負載點調節(jié)應用。
2021-04-19 07:05:35

同步工具適用于同步SRAM

嗨,所有,我們已經提出了一個用于所有SRAM的結溫度計算工具,便于計算在SRAMs的最大結溫。我已經附加了ZIP文件的結點溫度計算工具的beta版本。該異步工具適用于NVSRAM和異步SRAM
2019-02-13 12:06:17

用于DDR/QDR存儲終端的低輸入電壓DC/DC控制器

LTC3718的典型應用是用于DDR和QDR存儲終端的高電流,高效率同步開關穩(wěn)壓控制器
2019-05-31 08:11:00

用于參考手冊 II 的同步降壓、LDO(2.5V(6A))

LDO 可最大程度減小面積,同時具有出眾的跟蹤性能。特性適用于 DDRDDR2 存儲應用的全套電源解決方案帶有集成式 LDO 的高效 (92%) 同步控制器用于快速瞬態(tài)響應的自適應導通時間控制支持全部三種睡眠狀態(tài):掛起到 RAM、軟關機、掛起到磁盤
2015-04-14 10:07:16

適用于MCP16301高壓輸入集成開關降壓穩(wěn)壓電路的典型應用

適用于MCP16301高壓輸入集成開關降壓型穩(wěn)壓的(4V至30V VIN至3.3V VOUT,150 mA)電路。 MCP16301 / H器件是高度集成的高效率,固定頻率,降壓型DC-DC轉換,采用流行的6引腳SOT-23封裝,采用高達36V的輸入電壓源工作
2020-05-29 10:08:15

適用于MCP16301高壓輸入集成開關降壓穩(wěn)壓的電路的典型應用

適用于MCP16301高壓輸入集成開關降壓穩(wěn)壓的(15V-30V輸入,12V輸出)電路的典型應用。 MCP16301 / H器件是高度集成的高效率,固定頻率,降壓型DC-DC轉換,采用流行的6引腳SOT-23封裝,采用高達36V的輸入電壓源工作
2020-05-28 08:56:13

適用于MCP16331高壓輸入集成開關降壓穩(wěn)壓電路

適用于MCP16331高壓輸入集成開關降壓穩(wěn)壓的(4V至50V VIN至3.3V VOUT,150 mA)電路的典型應用。 MCP16331是一款高度集成,高效率,固定頻率,降壓型DC-DC轉換,采用流行的6引腳SOT-23或8引腳2x3 TDFN封裝,采用高達50V的輸入電壓源工作
2019-06-13 13:42:37

適用于Xilinx Virtex-7 FPGA開發(fā)板的32位DDR4 SDRAM分享

適用于Xilinx Virtex-7 FPGA開發(fā)板的32位DDR4 SDRAM
2020-12-30 07:39:14

適用于汽車應用的可調節(jié)輸出雙端口USB Type-C充電器

描述該參考設計是采用 LM5176 控制器的雙端口 200W 同步降壓/升壓設計,適用于汽車應用。該設計可以在 6V 至 40V 的電壓范圍內工作,并輸出 5V、9V、15V 和 20V 的電壓
2019-01-02 16:26:04

適用于汽車應用的高開關頻率同步降壓穩(wěn)壓設計方案

描述PMP10231 參考設計是適用于汽車應用的同步降壓轉換。它使用 TPS57114-Q1 提供 1.2 V 的輸出電壓(電流為 2.0 A)。開關頻率為 1.8MHz。主要特色高開關頻率此參考設計已構建完成并通過測試,且包含測試報告
2018-08-24 10:58:13

CoreLink DDR2動態(tài)存儲控制器(DMC-341)技術參考手冊

CoreLink DDR2動態(tài)存儲控制器(DMC-341)技術參考手冊
2023-08-02 15:28:28

FPGA引腳分配問題(DDR2控制器

本項目使用的是cycloneIII的芯片,利用IP核生成了一個DDR2控制器,但是再分配引腳的時候產生了如下問題,如Error: The assigned location PIN U21
2012-06-19 10:26:30

Gowin DDR2 Memory Interface IP參考設計

。Gowin DDR2 Memory Interface IP 參考設計可在高云官網下載,參考設計已配置一例特定參數,可用于仿真,實例化加插用戶設計后的總綜合,總布局布線
2022-10-08 07:25:25

IP 核配置——DDR2 控制器 求助

實現特權同學的例程 特權FPGA VIP視頻圖像開發(fā)套件例程詳解2——DDR2控制器讀寫測試 時,進行IP核配置時,進入下一步配置參數時,變成黑屏重裝軟件也不行
2018-01-24 08:23:17

IP核配置DDR2控制器出現黑屏

實現特權同學的例程 特權FPGA VIP視頻圖像開發(fā)套件例程詳解2——DDR2控制器讀寫測試 時,進行IP核配置時,進入下一步配置參數時,變成黑屏重裝了軟件也不行,到這個頁面還是黑屏,軟件版本是13.0
2019-05-17 06:35:42

Linear寬電壓范圍同步降壓型DC/DC控制器LT3840

  導讀:日前,凌力爾特公司(簡稱“Linear”)新推出一款寬電壓范圍同步降壓型DC/DC控制器--LT3840.此器件具備強大的內置柵極驅動,其電流模式架構提供了簡單的環(huán)路補償、快速瞬態(tài)響應
2018-09-27 15:19:03

NCL30100ADLMGEVB,適用于空間受限的恒流高亮度LED驅動應用

NCL30100ADLMGEVB,評估板,采用NCL30100緊湊型開關降壓LED驅動控制器,適用于空間受限的恒流高亮度LED驅動應用,其中高效率和小尺寸非常重要。該控制器基于峰值電流,準固定關斷時間控制架構,針對連續(xù)導通模式降壓降壓)操作進行了優(yōu)化
2019-09-23 06:28:37

PrimeCell DDR2動態(tài)內存控制器(PL341)循環(huán)模型9.1.0版用戶指南

PL341內存控制器是一款高性能、面積優(yōu)化的DDR2 SDRAM內存控制器,兼容高級微控制器總線架構(AMBA)AXI協議。 有關AXI協議的詳細說明,請參閱AMBA AXI協議規(guī)范。 本節(jié)總結了周期模型的功能與硬件的功能,以及周期模型的性能和準確性。
2023-08-12 06:01:49

Spartan 3中的兩個DDR2控制器ucf中存在沖突

我試圖在XC3S4000-4FG900中為MT8HTF12864HY-667存儲生成兩個DDR2控制器。在MIG 3.0中創(chuàng)建設計時,我保留了引腳,以便控制器使用單獨的引腳。我更新了設計和引腳排列
2019-05-10 14:28:50

XUPV5-LX110T是否適用于DDR2的IODELAY設置?

延遲元件的延遲控制器還沒有 用過的。請實例化延遲控制器并應用適當的位置 約束,或實例化設計的一個延遲控制器,沒有任何 位置約束。請參閱使用文檔以使用控制器效率的。我四處尋找,但我找不到合適的價值
2020-06-11 13:48:37

xilinx MIG DDR2使用問題

DDR2 MIG的使用時,想把DDR2封裝成一個FIFO使用,但是有些問題不是太明白。在MIG的User Interface接口中,提供給控制器的數據是上升沿和下降沿的拼接,一個周期提供兩個數據到
2015-03-29 18:41:43

【工程源碼】 Altera DDR2控制器

本文和設計代碼由FPGA愛好者小梅哥編寫,未經作者許可,本文僅允許網絡論壇復制轉載,且轉載時請標明原作者。Altera DDR2控制器使用IP的方式實現,一般很少自己寫控制器代碼。ddr
2020-02-25 18:33:00

兩個DDR2 SDRAM控制器進行Ping Pong緩沖,個控制器根本不工作是為什么?

嗨,我使用MIG 2.1構建了兩個DDR2 SDRAM控制器來進行Ping Pong緩沖。該設備是virtex4FX60FF1152和ISEver是10.1。當它在設備上運行時,控制器
2020-06-02 16:58:51

例說FPGA連載41:DDR控制器集成與讀寫測試之DDR2 IP核接口描述

,ALTMEMPHY將不再需要控制存儲控制器,而是一直保持用戶邏輯和存儲控制器的連通?!?另外,圖中未明確示意,實際上這個DDR2 IP核還包括了一個PLL,用于時鐘的管理。 現在我們來看
2016-10-27 16:36:58

關于我自己寫的DDR2控制器的問題

這是我自己寫ddr2控制器的寫操作,但為什么寫的地址不按順序寫,有誰做過嗎?
2017-03-20 16:36:20

單片式2A降壓穩(wěn)壓EL7532電子資料

概述:EL7532是INTERSIL公司生產的一款帶有內部補償的同步集成FET2A降壓穩(wěn)壓。它工作的輸入電壓范圍為2.5V~5.5V,適用于3.3V,5V的電源,或鋰離子電池。輸出可通過電阻分壓從外部設置,范圍為...
2021-04-20 07:42:06

可以使用mig生成ddr控制器嗎?

我可以使用mig生成ddr控制器(xc6vlx130t)嗎?mig向導只支持ddr2ddr3!
2020-06-12 07:32:48

基于降壓轉換實現適用于小型負載的雙開關降壓升壓解決方案包含BOM,PCB文件及光繪文件

描述此參考設計提供一種解決方案讓您通過降壓控制器構建適用于小型負載的雙開關降壓升壓轉換。8V 至 16V 的輸入電壓可轉換為 12V 輸出電壓(負載為 1A)。主要特色已構建完成并通過測試價格實惠無需 2 個軟件降壓升壓 IC
2018-08-19 08:06:53

基于LT8711的同步SEPIC變換

適用于汽車和工業(yè)場合的高效同步SEPIC控制器
2021-01-28 07:47:04

多相55V同步升壓控制器簡化汽車電源系統設計

PowerNavigator GUI和觀看教學視頻請登錄:www.intersil.com/powernavigator?! SL78227和ISL78229可與ISL78206 40V/2.5A同步降壓控制器
2018-10-09 10:55:40

如何在ML505板上移植DDR2控制器?

你好使用Xilinx的任何一個端口MIG DDR2 SDRAM控制器都是我遇到了問題我有vhdl頂級系統,其中我實例化ddr2控制器我的ddr2包裝與testcase一起工作正常(由MIG提供
2019-08-19 10:47:06

如何在ML555板上驗證ddr2內存控制器?

嗨,我們從xilnx購買了ML555板。我們想驗證該板上的ddr2控制器。我們已經加載了CD中提供的ddr2控制器的位圖文件。我們沒有觀察到為閱讀文件中提到的比較邏輯有效的數據提供的任何LED切換。如用戶指南中所述,正確生成時鐘。讓我們知道這種行為的原因。問候--sampath
2019-08-19 09:35:52

如何用中檔FPGA實現高速DDR3存儲控制器?

的工作時鐘頻率。然而,設計至DDR3的接口也變得更具挑戰(zhàn)性。在FPGA中實現高速、高效率DDR3控制器是一項艱巨的任務。直到最近,只有少數高端(昂貴)的FPGA有支持與高速的DDR3存儲可靠接口的塊
2019-08-09 07:42:01

支持Auto-Control技術的PV2105數字同步降壓控制器

保留率。數據可靠性極高,適用高可靠性場合。PV2105數字同步降壓控制器產品主要特性:? 允許固定補償優(yōu)化PID? 可配置的數字環(huán)路補償選項? SMBus與PMBus接口,符合電源系統管理協議? 精密
2019-04-12 06:20:43

支持全部三種睡眠狀態(tài)的DDR完整電源解決方案包括BOM及原理圖

LDO 可最大程度減小面積,同時具有出眾的跟蹤性能。主要特色適用于 DDRDDR2 存儲應用的全套電源解決方案帶有集成式 LDO 的高效 (92%) 同步控制器用于快速瞬態(tài)響應的自適應導通時間控制支持全部三種睡眠狀態(tài):掛起到 RAM、軟關機、掛起到磁盤
2018-09-07 09:20:27

新型同步降壓開關穩(wěn)壓實現95%的效率

DN68- 新型同步降壓開關穩(wěn)壓實現95%的效率
2019-07-31 14:19:32

是否有完全測試的設計適用于某處可用的1800adsp入門套件?

您好xilinx,mig2.1只能為3400adsp入門套件生成ddr2控制器。是否有完全測試的設計適用于某處可用的1800adsp入門套件?xilinx在參考設計中僅提供了edk / mpmc
2019-05-10 14:07:15

來點資料DDR2控制和FPGA實現

DDR2控制和FPGA實現
2015-07-21 19:28:14

詳解:SDR/DDR/DDR2/SDRAM的功能及異同

下降的缺陷(甚至于DDR/DDR2又有著不支持單一地址訪問的限制,分別至少2/4個地址同時訪問)。但是,速度是王道,容量也是它的優(yōu)勢,這些特點是其它任何易失存儲無法媲美的,也是它存在的唯一理由
2014-12-30 15:22:49

請教個關于ddr2選型的問題

的?還有altera 的ddr2 controller 有效率的,選型應該還需要根據這個效率來計算吧?這個效率又改怎么計算呢?
2018-01-31 11:00:13

請問怎樣去設計一種DDR2控制器?

FPGA與DDR2存儲接口DDR2控制器的設計原理是什么?DDR2控制器的應用有哪些?
2021-04-30 06:28:13

DDR2 SDRAM控制器的設計與實現

DDR2 SDRAM控制器的設計與實現 本文介紹了&&," -&,+. 的基本特征!并給出了一種&&," -&,+. 控制器的設計方法!詳述了其基本結構和設計思想!并使用+JC:8B 公
2010-02-09 14:57:5164

雙輸出高效同步降壓型DC/DC控制器

雙輸出高效同步降壓型DC/DC控制器 凌力爾特公司 (Linear Technology Corporation) 推出雙輸出高效率 (高達 95%) 同步降壓型 DC/DC 控制器 LTC3855,該器件具多相工作模式、差分輸出
2009-11-10 16:37:01531

凌力爾特推出雙輸出高效率同步降壓型DC/DC控制器LTC38

凌力爾特推出雙輸出高效率同步降壓型DC/DC控制器LTC3855 凌力爾特公司 (Linear Technology Corporation) 推出雙輸出高效率 (高達 95%) 同步降壓型 DC/DC 控制器 LTC3855,該器件具多
2009-11-11 08:50:09905

凌力爾特推出超高效雙輸出同步降壓型DC/DC控制器LTC38

凌力爾特推出超高效雙輸出同步降壓型DC/DC控制器LTC3865/-1 凌力爾特公司(Linear)推出效率95% 的雙輸出同步降壓型 DC/DC 控制器 LTC3865/-1,該器件具有兩引腳可選 VOUT 設定
2010-02-26 08:43:06442

DDR2,DDR2是什么意思

DDR2,DDR2是什么意思 DDR2(Double Data Rate 2) SDRAM是由JEDEC(電子設備工程聯合委員會)進行開發(fā)的新生代內存技術標準,它與上一代DDR
2010-03-24 16:06:361381

同步降壓型DC-DC控制器LTC3856

同步降壓型DC-DC控制器LTC3856 Linear推出兩相單輸出高效率 (高達 95%) 同步降壓型 DC/DC 控制器 LTC3856,該器件提供多相 (PolyPhase®) 工作模式、
2010-05-27 10:39:181168

MAX17000A完備的DDR2DDR3存儲器電源管理方案

  MAX17000A脈寬調制(PWM)控制器為筆記本電腦的DDR、DDR2、DDR3存儲器提供完整的電源方案。該器件集成了一路降壓控制器、一路可
2010-11-25 09:26:24682

凌力爾特推出高效同步降壓DC/DC控制器LTC3876

凌力爾特公司 (Linear Technology Corporation) 推出高效率雙輸出同步降壓型 DC/DC 控制器 LTC3876,該器件為 DDR1 / DDR2 / DDR3 以及未來的標準存儲器應用產生 VDDQ 電源電壓
2011-12-19 09:07:591089

基于FPGA的DDR2 SDRAM存儲器用戶接口設計

使用功能強大的FPGA來實現一種DDR2 SDRAM存儲器的用戶接口。該用戶接口是基于XILINX公司出產的DDR2 SDRAM的存儲控制器,由于該公司出產的這種存儲控制器具有很高的效率,使用也很廣泛,
2013-01-08 18:15:50237

帶自測功能的DDR2控制器設計

帶自測功能的DDR2控制器設計,感興趣的可以看看。
2016-01-04 15:23:320

Xilinx DDR2 IP 核控制器設計方案介紹與實現

提出一種便于用戶操作并能快速運用到產品的DDR2控制器IP核的FPGA實現,使用戶不需要了解DDR2的原理和操作方式的情況下,依然可以通過IP核控制DDR2。簡單介紹了DDR2的特點和操作
2017-11-22 07:20:504687

基于FPGA與DDR2 SDRAM器件HY5PS121621實現DDR2控制器的設計

DDR2(Double Data Rate2)SDRAM是由JEDEC(電子設備工程聯合委員會)制定的新生代內存技術標準,它與上一代DDR內存技術標準最大的不同:雖然采用時鐘的上升/下降沿同時傳輸
2017-11-25 01:41:013855

TMS320DM646x數字媒體系統DMSoC的DDR2存儲控制器詳細介紹

 本文檔介紹了DDR2內存控制器在tms320dm646x數字媒體片上系統(dmsoc)的DDR2內存控制器。   DDR2內存控制器是用來與jesd79d-2a標準兼容的DDR2 SDRAM接口
2018-04-18 10:45:104

Intersil推出用于醫(yī)療電子的新款同步降壓穩(wěn)壓器

Intersil公司宣布推出適用于復雜工業(yè)和醫(yī)療系統的同步降壓穩(wěn)壓器---ISL85410和ISL85418。
2019-12-18 10:20:47622

LT3756 - 100V、全功能 LED 控制器適用于升壓、降壓降壓-升壓型大電流 LED 應用

LT3756 - 100V、全功能 LED 控制器適用于升壓、降壓降壓-升壓型大電流 LED 應用
2021-03-18 21:55:363

具備內部 PWM 發(fā)生器的 60V LED 控制器 適用于升壓、降壓降壓-升壓型大電流 LED 應用

具備內部 PWM 發(fā)生器的 60V LED 控制器 適用于升壓、降壓降壓-升壓型大電流 LED 應用
2021-03-18 22:25:061

用于 DDR 電源及終端的高效率、雙通道、±3A同步降壓型穩(wěn)壓器符合 DDR / DDR2 / DDR3 標準

用于 DDR 電源及終端的高效率、雙通道、±3A同步降壓型穩(wěn)壓器符合 DDR / DDR2 / DDR3 標準
2021-03-19 08:44:5013

同步降壓型 DC/DC 控制器以 2MHz 工作頻率提供高達 95% 的效率

同步降壓型 DC/DC 控制器以 2MHz 工作頻率提供高達 95% 的效率
2021-03-20 13:11:283

15V、雙通道 3A 單片同步降壓型穩(wěn)壓器為 DDR1、DDR2DDR3 存儲器供電

15V、雙通道 3A 單片同步降壓型穩(wěn)壓器為 DDR1、DDR2DDR3 存儲器供電
2021-03-20 15:29:106

適用于正向轉換器的有源箝位同步控制器

適用于正向轉換器的有源箝位同步控制器
2021-03-20 17:48:366

用于 DDR 終端的高效率 ±6A 開關穩(wěn)壓器符合 DDR / DDR2 / DDR3 標準

用于 DDR 終端的高效率 ±6A 開關穩(wěn)壓器符合 DDR / DDR2 / DDR3 標準
2021-03-21 05:20:164

LTC3634:15V雙3A單片降壓穩(wěn)壓器,適用于DDR電源數據表

LTC3634:15V雙3A單片降壓穩(wěn)壓器,適用于DDR電源數據表
2021-04-23 19:15:530

LTC3733:適用于AMD CPU的三相降壓控制器產品手冊

LTC3733:適用于AMD CPU的三相降壓控制器產品手冊
2021-04-28 19:17:155

LTC3830:適用于低壓運行的大功率降壓同步DC/DC控制器產品手冊

LTC3830:適用于低壓運行的大功率降壓同步DC/DC控制器產品手冊
2021-05-08 11:04:4011

適用于降壓、升壓、逆變和SEPIC拓撲的多功能、堅固耐用的DC/DC控制器

適用于降壓、升壓、逆變和SEPIC拓撲的多功能、堅固耐用的DC/DC控制器
2021-05-09 08:15:009

LTC3719:適用于AMD皓龍CPU的兩相高效降壓控制器產品手冊

LTC3719:適用于AMD皓龍CPU的兩相高效降壓控制器產品手冊
2021-05-21 08:52:240

LTC3718:適用于DDR/QDR存儲器終端的低輸入電壓DC/DC控制器產品手冊

LTC3718:適用于DDR/QDR存儲器終端的低輸入電壓DC/DC控制器產品手冊
2021-05-22 16:14:046

LTC3832:適用于低壓運行的大功率降壓同步DC/DC控制器產品手冊

LTC3832:適用于低壓運行的大功率降壓同步DC/DC控制器產品手冊
2021-05-26 16:01:329

意法半導體推出 L3751 同步降壓控制器

中國—— 意法半導體推出 L3751 同步降壓控制器,具有緊湊的尺寸和6V至 75V的輸入電壓范圍,適用于從工業(yè)設備到純電動輕型汽車等各種應用領域。這款3.5mm x 4.5mm的控制器適用于常用的24V和48V電信和網絡設備。
2022-10-25 14:34:19534

完整的DDRDDR2DDR3內存電源解決方案同步降壓控制器數據表

電子發(fā)燒友網站提供《完整的DDRDDR2DDR3內存電源解決方案同步降壓控制器數據表.pdf》資料免費下載
2024-03-13 10:16:450

具有同步降壓控制器、2A LDO和緩沖基準的TPS51916完整DDR2DDR3、DDR3L和DDR4存儲器電源解決方案數據表

電子發(fā)燒友網站提供《具有同步降壓控制器、2A LDO和緩沖基準的TPS51916完整DDR2DDR3、DDR3L和DDR4存儲器電源解決方案數據表.pdf》資料免費下載
2024-03-13 11:24:340

具有同步降壓控制器、2A LDO和緩沖基準的TPS51716完整DDR2DDR3、DDR3L、LPDDR3和DDR4內存電源解決方案數據表

電子發(fā)燒友網站提供《具有同步降壓控制器、2A LDO和緩沖基準的TPS51716完整DDR2DDR3、DDR3L、LPDDR3和DDR4內存電源解決方案數據表.pdf》資料免費下載
2024-03-13 11:13:440

完整的DDR2、DDR3和DDR3L內存電源解決方案同步降壓控制器TPS51216數據表

電子發(fā)燒友網站提供《完整的DDR2DDR3和DDR3L內存電源解決方案同步降壓控制器TPS51216數據表.pdf》資料免費下載
2024-03-13 13:58:120

適用于DDR2、DDR3、DDR3L和DDR4且具有VTTREF緩沖基準的TPS51206 2A峰值灌電流/拉電流DDR終端穩(wěn)壓器數據表

電子發(fā)燒友網站提供《適用于DDR2DDR3、DDR3L和DDR4且具有VTTREF緩沖基準的TPS51206 2A峰值灌電流/拉電流DDR終端穩(wěn)壓器數據表.pdf》資料免費下載
2024-03-13 13:53:030

已全部加載完成