電子發(fā)燒友App

硬聲App

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

電子發(fā)燒友網(wǎng)>處理器/DSP>Codasip采用Imperas技術(shù)來(lái)強(qiáng)化其RISC-V處理器驗(yàn)證優(yōu)勢(shì)

Codasip采用Imperas技術(shù)來(lái)強(qiáng)化其RISC-V處理器驗(yàn)證優(yōu)勢(shì)

收藏

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴

評(píng)論

查看更多

相關(guān)推薦

全新推出的Codasip Studio Mac版本為RISC-V處理器帶來(lái)更多的差異化設(shè)計(jì)潛力

德國(guó)慕尼黑,2022 年 6 月——可定制RISC-V處理器硅知識(shí)產(chǎn)權(quán)(IP)的領(lǐng)導(dǎo)者Codasip日前宣布,其Codasip Studio平臺(tái)現(xiàn)已支持蘋(píng)果公司macOS Monterey(當(dāng)前
2022-06-28 14:06:361037

Trinamic加入RISC-V并選擇Codasip的Bk3處理器用于未來(lái)的運(yùn)動(dòng)控制應(yīng)用

,RISC-V?嵌入式處理器IP的領(lǐng)先供應(yīng)商Codasip在捷克布爾諾和德國(guó)漢堡宣布,嵌入式電機(jī)和運(yùn)動(dòng)控制集成電路及微系統(tǒng)領(lǐng)域的全球領(lǐng)導(dǎo)者Trinamic選擇了Codasip的Bk3處理器用于其下一代產(chǎn)品系列。
2018-03-01 16:23:479764

Codasip攜手西門(mén)子打造RISC-V領(lǐng)域最完整形式驗(yàn)證

,以進(jìn)行全面和徹底的處理器測(cè)試。Codasip不斷在處理器驗(yàn)證方面投入巨資,以再接再厲為業(yè)界提供最高質(zhì)量的RISC-V處理器半導(dǎo)體知識(shí)產(chǎn)權(quán)(IP)。 Siemens EDA的OneSpin工具提供了一個(gè)先進(jìn)且無(wú)比強(qiáng)大的驗(yàn)證平臺(tái),用以解決關(guān)鍵的芯片完整性問(wèn)題。OneSpin是極為先進(jìn)的形式驗(yàn)證工具,適用于汽車(chē)
2022-05-07 13:55:426483

RISC-V設(shè)計(jì)的基本安全協(xié)處理器

  為了保護(hù) IoT 應(yīng)用程序,PUFsecurity 利用芯片指紋技術(shù)來(lái)強(qiáng)化信任根,并開(kāi)發(fā)了 PUFiot,這是一種具有廣泛安全邊界的安全協(xié)處理器,可以輕松地集成到安全的 RISC-V 系統(tǒng)中。
2022-08-16 09:31:111427

Codasip發(fā)布適用于定制計(jì)算的新一代RISC-V處理器系列產(chǎn)品

推出高度靈活的700系列,以實(shí)現(xiàn)無(wú)限創(chuàng)新 德國(guó)慕尼黑,2023年10月17日 ——RISC-V定制計(jì)算領(lǐng)域的領(lǐng)導(dǎo)者Codasip?今日宣布:推出一款全新的、高度可配置的RISC-V基準(zhǔn)性處理器系列
2023-10-24 17:25:33339

RISC-V ISA是怎樣進(jìn)行命名的

RISC-V ISA 命名規(guī)范RISC-V ISA 采用模塊化的方式進(jìn)行組織,每一個(gè)模塊使用一個(gè)英文字母表示,命名格式可以參考如下:RV[字寬][指令集模塊]RV:RISC-V字寬(處理器寄存
2021-12-09 06:31:44

RISC-V 基礎(chǔ)學(xué)習(xí):RISC-V 基礎(chǔ)介紹

計(jì)算機(jī)指令的微處理器,起源于80年代的MIPS主機(jī)(即RISC機(jī)),RISC機(jī)中采用的微處理器統(tǒng)稱(chēng)RISC處理器。 這樣一來(lái),它能夠以更快的速度執(zhí)行操作(每秒執(zhí)行更多百萬(wàn)條指令,即MIPS)。因?yàn)?/div>
2024-03-12 10:25:21

RISC-V 生態(tài)架構(gòu)淺析

, 64位Linux兼容版U2,U7處理器。并著手于簡(jiǎn)化芯片設(shè)計(jì)領(lǐng)域的技術(shù)鴻溝,提供云端的模塊化設(shè)計(jì)和驗(yàn)證程序。SIFIVE目前也是RISC-V領(lǐng)域產(chǎn)品系列最全,技術(shù)相對(duì)領(lǐng)先的公司。其它芯片設(shè)計(jì)公司
2020-06-22 16:51:57

RISC-V處理器對(duì)應(yīng)什么開(kāi)發(fā)環(huán)境?

RISC-V處理器是開(kāi)源的,那開(kāi)發(fā)環(huán)境需要廠商自己開(kāi)發(fā)還是沿用傳統(tǒng)的開(kāi)發(fā)環(huán)境呢?比如keil
2024-01-13 19:18:35

RISC-V你了解多少?

精簡(jiǎn)指令集計(jì)算機(jī)。RISC-V是基于RISC原理建立的免費(fèi)開(kāi)放指令集架構(gòu)(ISA),V是羅馬字母,代表第五代RISC(精簡(jiǎn)指令集計(jì)算機(jī)),可讀作RISC-FIVE。通過(guò)開(kāi)放式標(biāo)準(zhǔn)協(xié)作實(shí)現(xiàn)處理器創(chuàng)新的新時(shí)代
2020-08-13 15:13:41

RISC-V協(xié)處理器是否可以像基于堆棧的ULP那樣訪問(wèn)i2c硬件呢?

我有興趣在深度睡眠時(shí)使用 risc-v 協(xié)處理器通過(guò) i2c 獲取傳感讀數(shù),大概每 10 分鐘左右一次。我有興趣通過(guò)不喚醒 esp 來(lái)讀取傳感來(lái)潛在地節(jié)省電量。我被推遲在基于堆棧的協(xié)處理器上執(zhí)行
2023-03-02 09:03:59

RISC-V和開(kāi)源處理器之間是什么關(guān)系?

RISC-V和開(kāi)源處理器之間是什么關(guān)系?
2023-03-09 10:06:52

RISC-V在快速發(fā)展的處理器生態(tài)系統(tǒng)中找到立足點(diǎn)

的并行編程框架)的支持引入RISC-V處理器。AMD沒(méi)有回應(yīng)有關(guān)是否參與將ROCm移植到RISC-V的評(píng)論請(qǐng)求。
2023-08-11 18:20:57

RISC-V應(yīng)用領(lǐng)域的拓展

在2019年時(shí)就推出了RISC-V內(nèi)核的MCU產(chǎn)品、樂(lè)鑫在2020年發(fā)布了搭載RISC-V處理器的WiFi+藍(lán)牙模組、GreenWaves 發(fā)布了超低功耗GAP9音頻芯片、中科藍(lán)訊有多款RISC-V
2021-06-18 20:57:35

RISC-V開(kāi)源處理器核介紹

本期文章目錄一個(gè)小型RISC-V開(kāi)源處理器核介紹!#SOC#FPGA#RISC-V點(diǎn)擊閱讀數(shù)字積木從零開(kāi)始寫(xiě)RISC-V處理器(超詳細(xì))#RISC-V點(diǎn)擊閱讀數(shù)字積木為什么說(shuō)模擬工程...
2021-07-23 09:42:00

RISC-V是什么?如何去設(shè)計(jì)RISC-V處理器?

RISC-V是什么?有哪些特點(diǎn)?如何去設(shè)計(jì)RISC-V處理器?
2021-06-18 09:24:03

RISC-V是什么?它與ARM架構(gòu)相比有何優(yōu)勢(shì)和劣勢(shì)?

RISC-V是什么?它與ARM架構(gòu)相比有何優(yōu)勢(shì)和劣勢(shì)?哪些市場(chǎng)應(yīng)用和產(chǎn)品將會(huì)成為RISC-V架構(gòu)快速發(fā)展的驅(qū)動(dòng)力?RISC-V對(duì)半導(dǎo)體產(chǎn)業(yè)的發(fā)展會(huì)帶來(lái)哪些影響?
2021-06-16 06:44:17

RISC-V最重要的意義所在

回顧過(guò)去幾年的集成電路產(chǎn)業(yè)里,RISC-V是一個(gè)繞不過(guò)去的熱詞。作為一項(xiàng)以“開(kāi)源”為賣(mài)點(diǎn)的技術(shù),RISC-V自面世以來(lái),就在相對(duì)古板的處理器設(shè)計(jì)領(lǐng)域激起了不小的浪花。由于RISC-V的開(kāi)源特性造就了
2020-06-22 16:55:03

RISC-V有哪些特點(diǎn)

50條指令,可以用于實(shí)現(xiàn)一個(gè)具備定點(diǎn)運(yùn)算和特權(quán)模式等基本功能的處理器?! ?b class="flag-6" style="color: red">RISC-V的三大特點(diǎn)  第一點(diǎn)是完全開(kāi)源,對(duì)指令集使用,RISC-V基金會(huì)不收取高額的授權(quán)費(fèi)。開(kāi)源采用寬松的BSD協(xié)議,企業(yè)
2020-08-25 11:17:39

RISC-V架構(gòu)

)、RISC-V 主管二進(jìn)制接口(SBI)、RISC-V 統(tǒng)一可擴(kuò)展固件接口(UEFI)規(guī)格,以及 RISC-V Zmmul純乘法擴(kuò)展?! 『诵挠^點(diǎn):  技術(shù)層面,RISC-V由于開(kāi)源、靈活的技術(shù)架構(gòu)
2023-04-03 15:29:09

RISC-V生態(tài)逐漸成型,華秋助推嘉楠旗下首款基于Linux的Risc-V內(nèi)核高精度AI 處理器

Risc-V內(nèi)核高精度AI 處理器。K510-CORE是核心模組,板載一顆K510芯片,CPU采用雙核64bit RISC-V架構(gòu),K510搭載自主研發(fā)的第二代神經(jīng)網(wǎng)絡(luò)處理器KPU2.0,采用獨(dú)創(chuàng)計(jì)算
2022-11-18 14:15:24

RISC-V生態(tài)逐漸成型,嘉楠旗下首款基于Linux的Risc-V內(nèi)核高精度AI 處理器了解下

64bit RISC-V架構(gòu),K510搭載自主研發(fā)的第二代神經(jīng)網(wǎng)絡(luò)處理器KPU2.0,采用獨(dú)創(chuàng)計(jì)算數(shù)據(jù)流技術(shù),算力較上一代提升3倍同時(shí)降低功耗。板載內(nèi)存為512MB LPDDR3@1600MHz。支持兩路
2022-11-18 15:10:22

RISC-V的前景預(yù)言

公司從成立之初就一直堅(jiān)持使用自主產(chǎn)權(quán)的內(nèi)核和MCU所需要的各種IP。雖然通過(guò)技術(shù)研發(fā)創(chuàng)新來(lái)實(shí)現(xiàn)微處理器的自主可控十分艱難,但堅(jiān)持下來(lái)的價(jià)值和優(yōu)勢(shì)也十分明顯。針對(duì)目前RISC-V MCU的發(fā)展痛點(diǎn),愛(ài)普特
2023-04-05 12:16:42

RISC-V的特色,大飽眼福?。。?/a>

RISC-V的迷人之處

本帖最后由 閑散子 于 2021-4-25 13:40 編輯 RISC-V的迷人之處之一是它是如此……靈活。作為開(kāi)源處理器規(guī)范,絕對(duì)任何人都可以使用它,對(duì)進(jìn)行修改并將其商業(yè)化。沒(méi)有許可費(fèi)
2021-04-25 06:29:31

RISC-V系列處理器的相關(guān)資料推薦

10 月 19 日,2021 云棲大會(huì)上,平頭哥開(kāi)源了玄鐵RISC-V系列處理器,并開(kāi)放了工具及系統(tǒng)軟件。這次的開(kāi)源對(duì)國(guó)內(nèi)的RISC-V生態(tài)圈具有非常重要的意義。關(guān)注了一下這次開(kāi)源發(fā)布的東...
2022-02-28 08:15:04

RISC-V芯片架構(gòu)發(fā)展的關(guān)鍵問(wèn)答

如何?Alessandro: 沒(méi)錯(cuò)。定制化是開(kāi)源RISC-V內(nèi)核的主要優(yōu)勢(shì),擁有開(kāi)源硬件是定制化成功的關(guān)鍵,要付出的主要代價(jià)是軟件需要與硬件一起進(jìn)行驗(yàn)證,但是,這對(duì)于處理器的特定用途而言不是問(wèn)題。相反,對(duì)于
2020-08-02 11:58:14

RISC-V,正在擺脫低端

,屆時(shí)我國(guó)企業(yè)有望在全球RISC-V新生態(tài)中取得領(lǐng)先優(yōu)勢(shì),打通芯片領(lǐng)域國(guó)內(nèi)國(guó)外雙循環(huán),實(shí)現(xiàn)我國(guó)高端處理器芯片產(chǎn)業(yè)自立自強(qiáng)。 芯來(lái)科技也是國(guó)內(nèi)較早參與RISC-V CPU IP核研發(fā)的創(chuàng)業(yè)公司
2023-05-30 14:11:59

risc-v怎么讀

所創(chuàng)造過(guò)的輝煌?! 『蚐parc處理器相比,Intel的386處理器基于CISC技術(shù),傳統(tǒng)的X86指令不僅長(zhǎng)度較長(zhǎng),且長(zhǎng)短不一?! 【烤故?b class="flag-6" style="color: red">采用全新的RISC架構(gòu),還是走兼容+改進(jìn)的技術(shù)道路?Intel
2023-03-30 16:34:57

risc-v是什么意思

,便可以生成當(dāng)前硬件條件下的最佳代碼?! ?b class="flag-6" style="color: red">RISC-V誕生的背景  ISA霸權(quán)  微處理器的開(kāi)放指令集有望重塑計(jì)算,并引入新的、更強(qiáng)大的功能?! ‖F(xiàn)代計(jì)算機(jī)依靠許多元件來(lái)提供高速和高性能,但是很少
2023-03-30 16:40:41

ARM與RISC-V架構(gòu)的區(qū)別是什么?

邏輯、算術(shù)等運(yùn)算,CPU只處理寄存中的數(shù)據(jù)。同時(shí)由于這個(gè)原因,包括ARM在內(nèi)的很多RISC架構(gòu)處理器都有很多寄存來(lái)存放指令及數(shù)據(jù)。為了方便指令的解碼,雖然ARM處理器不是單周期指令,但是絕大多數(shù)
2021-04-25 09:13:19

FreeRTOS與RISC-V——適用于RISC-V的FreeRTOS概述

1.1簡(jiǎn)介FreeRTOS中面向RISC-V的接口是易于拓展的,提供了一系列基本的接口,用于操作適用于所有RISC-V實(shí)現(xiàn)中的通用寄存,以及一系列的宏來(lái)處理特定的硬件實(shí)現(xiàn)中涉及到的特性以及拓展
2023-04-09 09:26:41

MIPS Technologies不再設(shè)計(jì)MIPS處理器。相反,它加入了RISC-V陣營(yíng)

去年破產(chǎn),并于上周以一個(gè)新名稱(chēng)出現(xiàn):收購(gòu)的技術(shù)MIPS。向新的MIPS打個(gè)招呼。 MIPS處理器體系結(jié)構(gòu)的開(kāi)發(fā)現(xiàn)已停止,MIPS(該公司)將開(kāi)始制造基于RISC-V的芯片。這是業(yè)務(wù)模式的完全改變,而
2021-03-09 19:30:07

Occamy RISC-V 前景如何

由歐洲航天局支持,由蘇黎世聯(lián)邦理工學(xué)院和博洛尼亞大學(xué)的工程師開(kāi)發(fā)的 Occamy 處理器現(xiàn)已流片。它使用了兩個(gè) 216 個(gè) 32 位 RISC-V 內(nèi)核的 chiplet 小芯片、未知數(shù)量的 64
2023-05-13 08:44:36

RT-Thread Studio(對(duì)芯來(lái)科技RISC-V處理器內(nèi)核開(kāi)發(fā)的全面支持

處理器指令集,是構(gòu)建芯片生態(tài)和發(fā)展芯片技術(shù)的核心部分,重要性不言而喻。在此背景下,RISC-V有望成為新的選擇。盡管具有通用、開(kāi)放與免費(fèi)的先期優(yōu)勢(shì),但相比已經(jīng)成熟的Arm和Intel x86,國(guó)內(nèi)
2020-11-14 09:26:41

?GPU,RISC-V的長(zhǎng)痛

具備與多種處理器架構(gòu)協(xié)同工作的潛質(zhì),B系列更是可以達(dá)到最高6TFLOPS的算力,對(duì)于視覺(jué)計(jì)算優(yōu)異但3D圖形處理仍然偏科的RISC-V來(lái)說(shuō),可以說(shuō)是一個(gè)很好的輔助,尤其是對(duì)于圖形性能有一定要求的消費(fèi)類(lèi)
2022-03-24 15:53:12

【年度技術(shù)專(zhuān)場(chǎng)】RISC-V項(xiàng)目分享會(huì)

?。 前云天勵(lì)飛市場(chǎng)中心總經(jīng)理;前SiFive China市場(chǎng)開(kāi)發(fā)總監(jiān);前國(guó)科微電?副總裁;前全志科技營(yíng)銷(xiāo)總監(jiān)等。議題四擴(kuò)展RISC-V 的芯邊界-Andes最新的處理器核介紹RISC-V國(guó)際協(xié)會(huì)自
2023-01-06 14:27:42

兩大架構(gòu)RISC-V 和 ARM 的各種關(guān)系

,然后返回到內(nèi)存中。RISC-V 和 ARM 都支持 32 位或 64 位指令集。 二、RISC-V 和 ARM 的區(qū)別 盡管 RISC-V 和 ARM 處理器技術(shù)的功能相似,但也有顯著區(qū)別。 1.
2023-06-21 20:31:32

為什么選擇RISC-V

RISC-V是一種開(kāi)放式ISA(指令集體系結(jié)構(gòu)),為處理器體系結(jié)構(gòu)的創(chuàng)新開(kāi)創(chuàng)了新紀(jì)元。RISC-V基金會(huì)由325多家成員公司組成。這是該技術(shù)的主要優(yōu)勢(shì)。軟件架構(gòu)師/固件工程師/軟件開(kāi)發(fā)
2020-07-27 17:38:30

什么是RISC-V

siFive搞RISC-V 賽昉搞RISC-V 香山搞RISC-V 到底什么是RISC-V? 先不問(wèn)有什么用,RISC-V目前的能力來(lái)說(shuō),工業(yè)有沒(méi)有可能?
2024-02-02 10:41:21

什么是RISC-V? RISC-V指令具有哪些特點(diǎn)應(yīng)用?

什么是RISC-V?RISC-V指令具有哪些特點(diǎn)應(yīng)用?自己怎么才能設(shè)計(jì)出設(shè)計(jì)一套指令集?
2021-10-14 09:05:03

從零開(kāi)始寫(xiě)RISC-V處理器之一 二 前言 緒論

并不多,也就是晚上下班后和周末玩玩,自己照著芯片手冊(cè)寫(xiě)了幾個(gè)例程在板子上跑跑而已。再后來(lái)發(fā)現(xiàn)網(wǎng)上已經(jīng)有如何設(shè)計(jì)RISC-V處理器的書(shū)籍賣(mài)了,并且這個(gè)處理器是開(kāi)源的,于是果斷買(mǎi)了一本來(lái)閱讀并瀏覽了它的開(kāi)源
2022-08-22 18:25:55

從零開(kāi)始寫(xiě)RISC-V處理器之六 寫(xiě)在最后

都是跨平臺(tái)、輕量級(jí)的工具。iverilog用來(lái)編譯verilog代碼,gtkwave用來(lái)查看波形。驗(yàn)證一個(gè)處理器,首先是能跑通各個(gè)指令,RISC-V官方提供了指令兼容性測(cè)試程序,這些程序是用匯
2022-08-23 15:05:44

優(yōu)化的關(guān)鍵,RISC-V中的性能監(jiān)控

、禁用和暫停計(jì)數(shù),無(wú)法使用任何可編程計(jì)數(shù)和事件采樣。不僅如此,RISC-V的perf不僅無(wú)法處理計(jì)數(shù)溢出,也不支持溢出中斷。雖然市面上很多RISC-V處理器已經(jīng)考慮到了這一點(diǎn),采用定制的形式來(lái)
2021-12-27 08:00:00

倪光南院士:RISC-V是中國(guó)最受歡迎CPU架構(gòu),不受壟斷制約

采用RISC-V架構(gòu)的100億顆處理器中,已有一半來(lái)自中國(guó),這標(biāo)志著中國(guó)RISC-V生態(tài)已初步形成。中國(guó)機(jī)構(gòu)和開(kāi)發(fā)者在RISC-V技術(shù)、應(yīng)用及體系融合方面作出巨大貢獻(xiàn),得到了RISC-V國(guó)際基金會(huì)和全球開(kāi)發(fā)者的肯定。
2023-05-28 08:45:58

關(guān)于RISC-V和開(kāi)源處理器的一些解讀

RISC-V的軟件生態(tài)快速推出市場(chǎng)。研發(fā)新的開(kāi)源處理器項(xiàng)目,設(shè)定開(kāi)源主線,獲得更多技術(shù)和生態(tài)上的優(yōu)勢(shì),對(duì)提升國(guó)內(nèi)RISC-V各企業(yè)在國(guó)際RISC-V產(chǎn)業(yè)界的話語(yǔ)權(quán)和主導(dǎo)權(quán),至關(guān)重要[6]。五、引用及參考材料[1] RISC-V董事長(zhǎng)攤牌了: RISC-V不是開(kāi)源處理器;
2020-06-22 16:47:55

分析RISC-V架構(gòu)的不同之處

0 RISC-V和其他開(kāi)放架構(gòu)有何不同如果僅從“免費(fèi)”或“開(kāi)放”這兩點(diǎn)來(lái)評(píng)判,RISC-V架構(gòu)并不是第一個(gè)做到免費(fèi)或開(kāi)放的處理器架構(gòu)。在開(kāi)始之前,我們先通過(guò)論述幾個(gè)具有代表性的開(kāi)放架構(gòu),來(lái)分析
2021-07-26 06:58:42

基于 RISC-V 的微控制入門(mén)指南

基于 RISC-V 處理器的開(kāi)發(fā)板。LoFive FE310 開(kāi)發(fā)板GroupGets LLC 的 LoFive-R1 開(kāi)發(fā)板正是其中之一(圖 1)。首先,LoFive R1 包含的 RISC-V
2020-08-21 18:35:32

如何使用J-Link和Embedded Studio讀寫(xiě)RISC-V處理器的CSR?

CSR簡(jiǎn)介RISC-V 架構(gòu)的控制和狀態(tài)寄存(Control and Status Register, CSR),用于配置或記錄一些處理器核的運(yùn)行狀態(tài)。CSR寄存處理器核內(nèi)部的寄存,使用
2022-08-25 15:51:38

如何在RISC-V處理器上使用FreeRTOS?

RISC-V指令集體系結(jié)構(gòu)(ISA)易于擴(kuò)展,并且沒(méi)有指定關(guān)于特定RISC-V微控制或片上系統(tǒng)(SoC)實(shí)現(xiàn)的所有內(nèi)容。因此,F(xiàn)reeRTOS RISC-V移植也是可擴(kuò)展的-它提供了一個(gè)處理所有
2019-11-29 15:54:41

學(xué)習(xí)RISC-V入門(mén) 基于RISC-V架構(gòu)的開(kāi)源處理器及SoC研究

,并涌現(xiàn)了眾多開(kāi)源處理器及SoC采用RISC-V架構(gòu),這些處理器既有標(biāo)量處理器,也有超標(biāo)量處理器,既有單核處理器,也有多核處理器,本文接下來(lái)將簡(jiǎn)單介紹RISC-V架構(gòu)的基本設(shè)計(jì),隨后將詳細(xì)描述目前采用
2020-07-27 18:09:27

干貨:教科書(shū)級(jí)透徹分析 RISC-V

來(lái)源:內(nèi)容來(lái)自「芯來(lái)科技 」,謝謝。日前,芯來(lái)科技的創(chuàng)始人胡振波發(fā)表了一場(chǎng)主題為《面向物聯(lián)網(wǎng)的開(kāi)源 RISC-V 處理器設(shè)計(jì)和開(kāi)發(fā)》。直播中吸引了來(lái)自華為海思、紫光展銳、中興微電子、中天微、AMD
2020-07-27 17:50:25

開(kāi)發(fā)出商用的RISC-V處理器還需要哪些開(kāi)發(fā)工具和環(huán)境?

開(kāi)發(fā)出商用的RISC-V處理器還需要哪些開(kāi)發(fā)工具和環(huán)境? 處理器是軟硬件的交匯點(diǎn),所以必須有完善的編譯、開(kāi)發(fā)工具和軟件開(kāi)發(fā)環(huán)境(IDE),處理器內(nèi)核才能夠被用戶順利使用起來(lái)。目前RISC-V具有
2023-11-18 06:05:15

我了解的RISC-V

使用,同時(shí)也容許企業(yè)添加自有指令集拓展而不必開(kāi)放共享以實(shí)現(xiàn)差異化發(fā)展。 架構(gòu)簡(jiǎn)單 RISC-V架構(gòu)秉承簡(jiǎn)單的設(shè)計(jì)哲學(xué)。體現(xiàn)為: 在處理器領(lǐng)域,主流的架構(gòu)為x86與ARM架構(gòu)。x86與ARM架構(gòu)的發(fā)展的過(guò)程
2023-03-19 10:52:16

比科奇宣布采用晶心科技32位RISC-V處理器核心 打造5G小基站分布式單位(Distributed Unit)系統(tǒng)級(jí)芯片

比科奇宣布采用晶心科技32位RISC-V處理器核心AndesCore? N25F,并搭配AE350周邊平臺(tái),打造5G小基站分布式單位(Distributed Unit)系統(tǒng)級(jí)芯片。比科奇為5G
2020-10-13 16:39:24

求助,ULP RISC-V協(xié)處理器周期性喚醒的BUG怎么處理?

協(xié)處理器進(jìn)行g(shù)pio操作,執(zhí)行完成后 ULP RISC-V 協(xié)處理器退出,等待下一個(gè)ULP喚醒周期??僧?dāng)在主MCU程序中使能 esp_sleep_enable_ulp_wakeup() 函數(shù)后,每當(dāng)
2023-02-09 06:52:26

淺談RISC-V

收授權(quán)費(fèi)了,價(jià)格也不低。RISC-V的流行對(duì)ARM來(lái)說(shuō)就很尷尬了。傳統(tǒng)的處理器IP公司,ARM還能通過(guò)商業(yè)運(yùn)營(yíng)擴(kuò)大自己的優(yōu)勢(shì),獲取更大市場(chǎng)份額。RISC-V與其說(shuō)是一種指令集,不如說(shuō)是一種宗教。這種
2018-09-11 17:44:01

科普RISC-V生態(tài)架構(gòu)(認(rèn)識(shí)RISC-V)

, 64位Linux兼容版U2,U7處理器。并著手于簡(jiǎn)化芯片設(shè)計(jì)領(lǐng)域的技術(shù)鴻溝,提供云端的模塊化設(shè)計(jì)和驗(yàn)證程序。SIFIVE目前也是RISC-V領(lǐng)域產(chǎn)品系列最全,技術(shù)相對(duì)領(lǐng)先的公司。其它芯片設(shè)計(jì)公司
2020-08-02 11:50:33

簡(jiǎn)單就是美——RISC-V架構(gòu)的設(shè)計(jì)哲學(xué)

修改不斷添加新指令后,指令編碼中的寄存索引位置變得非常的凌亂,給譯碼造成了負(fù)擔(dān)。得益于后發(fā)優(yōu)勢(shì)和總結(jié)了多年來(lái)處理器發(fā)展的教訓(xùn),RISC-V的指令集編碼非常的規(guī)整,指令所需的通用寄存的索引
2020-07-27 17:47:26

來(lái)科技RISC-V處理器支持鴻蒙LiteOS-M內(nèi)核

`芯來(lái)科技為方便客戶進(jìn)行基于鴻蒙生態(tài)的RISC-V軟件開(kāi)發(fā),在Nuclei RISC-V 32位處理器上移植并適配了鴻蒙LiteOS-M內(nèi)核。目前該內(nèi)核已可支持Nuclei Demo SoC
2021-04-08 13:59:02

設(shè)計(jì)一個(gè)risc-v芯片流程是什么?

我非常想了解如果想設(shè)計(jì)一個(gè)類(lèi)似risc-v處理器,整個(gè)開(kāi)發(fā)流程是怎樣的?
2023-12-09 18:39:01

請(qǐng)問(wèn)risc-v處理器在什么場(chǎng)景和行業(yè)應(yīng)用比較多?

如題,現(xiàn)在risc-v發(fā)展的如此迅猛,不知道這些處理器主要應(yīng)用在哪些行業(yè)比較多呢?
2023-12-09 18:37:01

請(qǐng)問(wèn)ESP32s3 ULP RISC-V協(xié)處理器是否支持ADC的讀???

我在ULP RISC-V協(xié)處理器的例程中,沒(méi)有發(fā)現(xiàn)有對(duì)ADC的操作,請(qǐng)問(wèn)RISC-V協(xié)處理器目前還不支持嗎?使用的IDF版本為4.4.2。我想在ULP模式下,通過(guò)ADC來(lái)讀取外部器件的數(shù)據(jù)。
2023-02-13 06:34:36

請(qǐng)問(wèn)ESP32s3 ULP RISC-V協(xié)處理器是否支持ADC的讀???

我在ULP RISC-V協(xié)處理器的例程中,沒(méi)有發(fā)現(xiàn)有對(duì)ADC的操作,請(qǐng)問(wèn)RISC-V協(xié)處理器目前還不支持嗎?使用的IDF版本為4.4.2。我想在ULP模式下,通過(guò)ADC來(lái)讀取外部器件的數(shù)據(jù)。
2023-03-06 06:33:44

讀《玄鐵RISC-V處理器入門(mén)與實(shí)戰(zhàn)》

是由美國(guó)伯克利大學(xué)的 Krest 教授及其研究團(tuán)隊(duì)提出的,當(dāng)時(shí)提出的初衷是為了計(jì)算機(jī)/電子類(lèi)方向的學(xué)生做課程實(shí)踐服務(wù)的。由于這是伯克利大學(xué)研究并流片的第五代RISC架構(gòu)處理器,因此就命名為RISC-V
2023-09-28 11:58:35

讀書(shū)分享會(huì) | 玄鐵RISC-V處理器入門(mén)與實(shí)戰(zhàn)電子書(shū)免費(fèi)下載!

開(kāi)發(fā)的一種開(kāi)放、免費(fèi)且可定制的指令集架構(gòu),目標(biāo)是為各種應(yīng)用提供高效、靈活的計(jì)算能力。玄鐵處理器是由平頭哥開(kāi)發(fā)的一種高性能、低功耗的處理器,基于RISC-V架構(gòu),并采用了自主研發(fā)的多核技術(shù)
2023-04-12 11:16:58

談一談RISC-V架構(gòu)的優(yōu)勢(shì)和特點(diǎn)

RISC-V 聯(lián)盟,這將加速RISC-V 芯片的研發(fā)。 可以看到RISC-V架構(gòu)將成為芯片產(chǎn)業(yè)發(fā)展的重要組成部分,將為不同應(yīng)用場(chǎng)景提供高性能、低功耗的處理器解決方案。
2023-05-14 09:05:11

道生物聯(lián)基于芯來(lái)RISC-V內(nèi)核,推出無(wú)線終端SoC芯片

來(lái)科技助力道生物聯(lián)發(fā)布基于RISC-V內(nèi)核的TurMass?標(biāo)準(zhǔn)無(wú)線終端SoC芯片—TK8610。該芯片產(chǎn)品采用來(lái)科技RISC-V N200系列處理器內(nèi)核。
2022-03-22 15:00:19

阿里平頭哥宣布開(kāi)源玄鐵RISC-V系列處理器

面臨應(yīng)用碎片化、開(kāi)發(fā)效率低、軟硬件適配難等問(wèn)題,軟硬件生態(tài)尚未成熟。玄鐵RISC-V系列處理器采用自研技術(shù),覆蓋從低功耗到高性能的各類(lèi)場(chǎng)景,支持AliOS、FreeRTOS、RT-Thread
2021-10-20 14:09:00

香山處理器 RISC-V的典范

https://github.com/JiaoXianjun/XiangShan談到RISC-V,應(yīng)該都會(huì)想到香山處理器。經(jīng)歷了幾代的演進(jìn),性能越來(lái)越高。采用Chisel Rocketchip框架,能夠方便的定制屬于你的RISC-V處理器。對(duì)此,你有什么看法?
2023-04-14 15:51:59

香山是什么?“香山” 高性能開(kāi)源 RISC-V 處理器項(xiàng)目介紹

香山是什么2019 年,在中國(guó)科學(xué)院支持下,由 中國(guó)科學(xué)院計(jì)算技術(shù)研究所 牽頭發(fā)起 “香山” 高性能開(kāi)源 RISC-V 處理器項(xiàng)目,研發(fā)出目前國(guó)際上性能最高的開(kāi)源高性能 RISC-V 處理器
2022-04-07 14:20:44

RISC-V是通用RISC處理器還是可定制的處理器?

隨著這些年的發(fā)展,RISC-V的受重視程度與與日俱增。這主要因?yàn)樗敲赓M(fèi)的、靈活的,并且速度很快。這使RISC-V成為許多開(kāi)發(fā)人員的安全便捷選擇。但是您會(huì)認(rèn)為RISC-V是通用RISC處理器還是定制的隨心所欲處理器?
2020-11-17 16:11:563167

IAR Systems和Codasip強(qiáng)強(qiáng)聯(lián)手實(shí)現(xiàn)基于RISC-V的低功耗應(yīng)用

IAR Systems專(zhuān)業(yè)的開(kāi)發(fā)工具IAR Embedded Workbench for RISC-V現(xiàn)已能夠支持Codasip的低功耗嵌入式處理器。
2021-12-02 13:46:591379

創(chuàng)新引領(lǐng)|芯華章聯(lián)手芯來(lái)科技提升RISC-V處理器設(shè)計(jì)驗(yàn)證

芯來(lái)科技將正式采用芯華章自主研發(fā)的新一代智能驗(yàn)證系統(tǒng)穹景 (GalaxPSS)及數(shù)字仿真器穹鼎 (GalaxSim)等系列EDA驗(yàn)證產(chǎn)品,加速新一代復(fù)雜RISC-V處理器IP的設(shè)計(jì)研發(fā)。
2022-03-03 10:32:251968

定制RISC-V處理器簡(jiǎn)化設(shè)計(jì)驗(yàn)證

  Imperas 產(chǎn)品組合以及來(lái)自快速發(fā)展的 RISC-V 生態(tài)系統(tǒng)的其他工具,為您今天開(kāi)始自己的開(kāi)放式處理器設(shè)計(jì)提供了足夠的資源。
2022-06-01 10:00:271330

Codasip采用Imperas進(jìn)行RISC-V處理器驗(yàn)證

  Codasip 已在其 DV 測(cè)試平臺(tái)中包含 Imperas 黃金參考模型,以確保有效的驗(yàn)證流程能夠適應(yīng)各種靈活的功能和選項(xiàng),同時(shí)在未來(lái)內(nèi)核的整個(gè)路線圖中進(jìn)行擴(kuò)展,以實(shí)現(xiàn)對(duì)功能質(zhì)量的嚴(yán)格確認(rèn)。
2022-06-01 10:11:36847

Codasip RISC-V處理器增加Veridify安全算法 增強(qiáng)嵌入式系統(tǒng)的安全性

功能支持CodasipRISC-V處理器。在固件加載到Codasip處理器上時(shí),Veridify的安全算法就會(huì)對(duì)其進(jìn)行驗(yàn)證,以使RISC-V開(kāi)發(fā)人員確信嵌入式系統(tǒng)是安全可用的。 Veridify的安全
2022-07-06 16:06:07985

Codasip加入Intel Pathfinder for RISC-V設(shè)計(jì)支持計(jì)劃

德國(guó)慕尼黑 , 2022 年 8 月 31 日 – 處理器設(shè)計(jì)自動(dòng)化和可定制RISC-V處理器知識(shí)產(chǎn)權(quán)(IP)的領(lǐng)導(dǎo)者Codasip日前宣布,將通過(guò) Intel ò Pathfinder
2022-09-02 15:36:02374

英特爾加速基于RISC-V內(nèi)核的處理器和SoC開(kāi)發(fā)

該計(jì)劃的開(kāi)展也不只是英特爾一家來(lái)推動(dòng),英特爾還找了一批RISC-V生態(tài)伙伴來(lái)加入這個(gè)計(jì)劃,比如SiFive、晶心科技、Codasip、MIPS、Cadence、Imperas和意法半導(dǎo)體等,他們都會(huì)為這個(gè)計(jì)劃提供自己的解決方案。
2022-09-05 09:28:39906

Codasip宣布新人事任命 滿足客戶對(duì)可定制RISC-V處理器的強(qiáng)勁需求

可定制RISC-V處理器知識(shí)產(chǎn)權(quán)(IP)的領(lǐng)導(dǎo)者Codasip日前宣布:已任命胡征宇(Julian Hu)為該公司大中華區(qū)總經(jīng)理,以進(jìn)一步滿足區(qū)域內(nèi)客戶對(duì)可定制RISC-V處理器的強(qiáng)勁需求,并通過(guò)更完善的技術(shù)支持組織架構(gòu)來(lái)助力本地區(qū)客戶取得成功。
2022-10-20 09:43:49687

基于CodasipRISC-V處理器IP的光線追蹤解決方案

SiliconArts光線追蹤解決方案將采用CodasipRISC-V處理器IP。Codasip Studio工具將支持客戶為其圖形應(yīng)用實(shí)現(xiàn)高度優(yōu)化。
2022-11-04 12:06:14471

Codasip收購(gòu)英國(guó)物聯(lián)網(wǎng)安全公司Cerberus賦能RISC-V安全性

Codasip通過(guò)收購(gòu)Cerberus增強(qiáng)RISC-V的安全性能,而業(yè)界需要對(duì)RISC-V的安全性足夠重視 ” 2022年11月,德國(guó)慕尼黑 - 處理器設(shè)計(jì)自動(dòng)化和可定制RISC-V處理器
2022-11-12 09:15:31626

Codasip通過(guò)收購(gòu)Cerberus增強(qiáng)RISC-V處理器設(shè)計(jì)的安全性

Codasip通過(guò)收購(gòu)Cerberus增強(qiáng)RISC-V處理器設(shè)計(jì)的安全性 RISC-V的安全性問(wèn)題需要得到高度重視 德國(guó)慕尼黑市,2022年11月 - 處理器設(shè)計(jì)自動(dòng)化和RISC-V處理器硅知識(shí)產(chǎn)權(quán)
2022-11-16 19:37:05486

Codasip協(xié)作引領(lǐng)RISC-V的廣泛采用

在業(yè)界屢獲獎(jiǎng)項(xiàng)的Codasip L31是一個(gè)小型、高效的32位嵌入式RISC-V處理器核,針對(duì)低功耗的AI/ML應(yīng)用,如物聯(lián)網(wǎng)邊緣設(shè)備等。憑借3級(jí)流水線、32個(gè)通用寄存器以及對(duì)谷歌
2023-02-28 10:45:30390

關(guān)于RISC-V 處理器驗(yàn)證的問(wèn)題

處理器驗(yàn)證是一個(gè)全新的領(lǐng)域。我們知道 Arm 和 Intel 對(duì)處理器質(zhì)量的期望設(shè)置了很高的標(biāo)準(zhǔn)。在 RISC-V 中,我們必須嘗試并遵循這一點(diǎn)。
2023-03-22 15:19:32380

基于形式驗(yàn)證的高效RISC-V處理器驗(yàn)證方法

轉(zhuǎn)型RISC-V,大家才發(fā)現(xiàn)處理器驗(yàn)證絕非易事。新標(biāo)準(zhǔn)由于其新穎和靈活性而帶來(lái)的新功能會(huì)在無(wú)意中產(chǎn)生規(guī)范和設(shè)計(jì)漏洞,因此處理器驗(yàn)證處理器開(kāi)發(fā)過(guò)程中一項(xiàng)非常重要的環(huán)節(jié)。
2023-06-01 09:07:01370

基于形式驗(yàn)證的高效RISC-V處理器驗(yàn)證方法

隨著RISC-V處理器的快速發(fā)展,如何保證其正確性成為了一個(gè)重要的問(wèn)題。傳統(tǒng)的測(cè)試方法只能覆蓋一部分錯(cuò)誤情況,而且無(wú)法完全保證處理器的正確性。因此,基于形式驗(yàn)證的方法成為了一個(gè)非常有前途的方法,可以更加全面地驗(yàn)證處理器的正確性。本文將介紹一種基于形式驗(yàn)證的高效RISC-V處理器驗(yàn)證方法。
2023-06-02 10:35:17976

Codasip的系列RISC-V處理器助力RISC-V生態(tài)建設(shè)

的客戶現(xiàn)在可以根據(jù)同一授權(quán)協(xié)議和合同去購(gòu)買(mǎi)一系列精選的SmartDV外設(shè)IP的授權(quán)。這一合作伙伴關(guān)系支持使用Codasip RISC-V處理器的芯片設(shè)計(jì)人員,通過(guò)使用已驗(yàn)證過(guò)兼容性和集成便捷性等特性
2023-07-03 16:13:04464

利用先進(jìn)形式驗(yàn)證工具來(lái)高效完成RISC-V處理器驗(yàn)證

在本文中,我們將以西門(mén)子EDA處理器驗(yàn)證應(yīng)用程序?yàn)槔?,結(jié)合Codasip L31這款廣受歡迎的RISC-V處理器IP提供的特性,來(lái)介紹一種利用先進(jìn)的EDA工具,在實(shí)際設(shè)計(jì)工作中對(duì)處理器進(jìn)行驗(yàn)證的具體方法。
2023-07-10 10:28:41300

基于形式的高效 RISC-V 處理器驗(yàn)證方法

RISC-V的開(kāi)放性允許定制和擴(kuò)展基于 RISC-V 內(nèi)核的架構(gòu)和微架構(gòu),以滿足特定需求。這種對(duì)設(shè)計(jì)自由的渴望也正在將驗(yàn)證部分的職責(zé)轉(zhuǎn)移到不斷壯大的開(kāi)發(fā)人員社群。然而,隨著越來(lái)越多的企業(yè)和開(kāi)發(fā)人員轉(zhuǎn)型RISC-V,大家才發(fā)現(xiàn)處理器驗(yàn)證絕非易事。
2023-07-10 09:42:08413

Codasip推出全新高度可配置的RISC-V基準(zhǔn)處理器系列

RISC-V定制計(jì)算領(lǐng)域領(lǐng)導(dǎo)者 Codasip 今天宣布推出全新高度可配置的RISC-V基準(zhǔn)處理器系列,旨在實(shí)現(xiàn)無(wú)限創(chuàng)新。該"700家族系列"包括應(yīng)用和嵌入式處理器內(nèi)核。700
2023-10-18 10:03:55320

思爾芯原型驗(yàn)證助力香山RISC-V處理器迭代加速

2023年10月19日, 思爾芯(S2C) 宣布 北京開(kāi)源芯片研究院(簡(jiǎn)稱(chēng)“開(kāi)芯院”) 在其歷代“香山” RISC-V 處理器開(kāi)發(fā)中采用了思爾芯的 芯神瞳 VU19P 原型驗(yàn)證系統(tǒng)
2023-10-24 16:28:17317

思爾芯原型驗(yàn)證助力香山RISC-V處理器迭代加速

2023年10月19日,思爾芯(S2C)宣布北京開(kāi)源芯片研究院(簡(jiǎn)稱(chēng)“開(kāi)芯院”)在其歷代“香山”RISC-V處理器開(kāi)發(fā)中采用了思爾芯的芯神瞳VU19P原型驗(yàn)證系統(tǒng),不僅加速了產(chǎn)品迭代,還助力多家企業(yè)
2023-10-25 08:24:04302

已全部加載完成