電子發(fā)燒友App

硬聲App

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

電子發(fā)燒友網(wǎng)>可編程邏輯>FPGA/ASIC技術(shù)>基于FPGA技術(shù)的數(shù)字相關(guān)器的設(shè)計(jì)與實(shí)現(xiàn)

基于FPGA技術(shù)的數(shù)字相關(guān)器的設(shè)計(jì)與實(shí)現(xiàn)

收藏

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴

評論

查看更多

相關(guān)推薦

FPGA實(shí)現(xiàn)直接數(shù)字頻率合成(DDS)的原理、電路結(jié)構(gòu)和優(yōu)化...

FPGA實(shí)現(xiàn)直接數(shù)字頻率合成(DDS)的原理、電路結(jié)構(gòu)和優(yōu)化方法介紹了利用現(xiàn)場可編程邏輯門陣列FPGA實(shí)現(xiàn)直接數(shù)字頻率合成(DDS)的原理、電路結(jié)構(gòu)和優(yōu)化方法。重點(diǎn)介紹了DDS技術(shù)FPGA中的實(shí)現(xiàn)
2012-08-11 18:10:11

FPGA數(shù)字信號(hào)處理實(shí)現(xiàn)原理及方法

FPGA數(shù)字信號(hào)處理實(shí)現(xiàn)原理及方法
2012-08-15 19:00:58

FPGA數(shù)字信號(hào)處理實(shí)現(xiàn)原理及方法

FPGA數(shù)字信號(hào)處理實(shí)現(xiàn)原理及方法
2012-08-19 13:37:35

FPGA相關(guān)技術(shù)交流

PCBLayout QQ群312651747FPGA相關(guān)技術(shù)交流群QQ群198904805硬件設(shè)計(jì)技術(shù)交流QQ群375120144STM8技術(shù)交流QQ群112579730
2014-04-12 20:58:05

FPGA為什么是實(shí)現(xiàn)綠色搜索技術(shù)的關(guān)鍵?

FPGA為什么是實(shí)現(xiàn)綠色搜索技術(shù)的關(guān)鍵?
2021-05-08 07:47:03

fpga實(shí)現(xiàn)濾波

fpga實(shí)現(xiàn)濾波fpga實(shí)現(xiàn)濾波在利用FPGA實(shí)現(xiàn)數(shù)字信號(hào)處理方面,分布式算法發(fā)揮著關(guān)鍵作用,與傳統(tǒng)的乘加結(jié)構(gòu)相比,具有并行處理的高效性特點(diǎn)。本文研究了一種16階FIR濾波FPGA設(shè)計(jì)方法
2012-08-12 11:50:16

實(shí)現(xiàn)FPGA數(shù)字下變頻的多類濾波分組級聯(lián)技術(shù)分析

實(shí)現(xiàn)FPGA數(shù)字下變頻的多類濾波分組級聯(lián)技術(shù)分析1 引 言 本文針對以下高效算法做了總結(jié),進(jìn)行合理的分組級聯(lián)并引入流水線技術(shù)以便于在FPGA實(shí)現(xiàn)。數(shù)字下變頻(DDC)就是通過混頻、抽取和濾波等
2009-10-23 10:26:53

數(shù)字信號(hào)處理的FPGA實(shí)現(xiàn)

FPGA正在掀起一場數(shù)字信號(hào)處理的變革。本書旨在講解前端數(shù)字信號(hào)處理算法的高效實(shí)現(xiàn)。首先概述了當(dāng)前的FPGA技術(shù)、器件以及用于設(shè)計(jì)最先進(jìn)DSP系統(tǒng)的工具。第1章的案例研究是40多個(gè)設(shè)計(jì)示例
2023-09-19 06:38:28

數(shù)字信號(hào)處理的FPGA實(shí)現(xiàn)

數(shù)字信號(hào)處理的FPGA實(shí)現(xiàn)
2020-04-06 11:20:46

IIR數(shù)字濾波器的Matlab和FPGA實(shí)現(xiàn)

本帖最后由 eehome 于 2013-1-5 10:01 編輯 IIR數(shù)字濾波器的Matlab和FPGA實(shí)現(xiàn)
2012-08-20 22:16:49

什么是數(shù)字中頻?FPGA怎么實(shí)現(xiàn)數(shù)字中頻?

什么是數(shù)字中頻?FPGA怎么實(shí)現(xiàn)數(shù)字中頻?
2021-05-08 08:05:40

FPGA引腳或者SMA輸出,輸出電壓不夠,引腳TTL3.3V,SMA1-1.5V,想變成5V電壓,接調(diào)制,請問有沒有相關(guān)器件?

我們想從FPGA引腳或者SMA輸出,然后輸出電壓不夠,引腳應(yīng)該是TTL3.3V,SMA應(yīng)該是1-1.5V,然后想變成5V電壓,然后接調(diào)制,請問有沒有相關(guān)的限幅放大器模塊?有沒有相關(guān)器
2018-08-03 06:31:06

利用FPGA怎么實(shí)現(xiàn)數(shù)字信號(hào)處理?

DSP技術(shù)廣泛應(yīng)用于各個(gè)領(lǐng)域,但傳統(tǒng)的數(shù)字信號(hào)處理由于以順序方式工作使得數(shù)據(jù)處理速度較低,且在功能重構(gòu)及應(yīng)用目標(biāo)的修改方面缺乏靈活性。而使用具有并行處理特性的FPGA實(shí)現(xiàn)數(shù)字信號(hào)處理系統(tǒng),具有很強(qiáng)的實(shí)時(shí)性和靈活性,因此利用FPGA實(shí)現(xiàn)數(shù)字信號(hào)處理成為數(shù)字信號(hào)處理領(lǐng)域的一種新的趨勢。
2019-10-17 08:12:27

基于FPGA數(shù)字相關(guān)器

求精通FPGA的指導(dǎo)怎么理解基于FPGA數(shù)字相關(guān)器的設(shè)計(jì)思路,懂的回貼。 詳談。
2014-04-20 12:52:59

基于FPGA數(shù)字下變頻技術(shù)該怎么設(shè)計(jì)?

近年來,軟件無線電已經(jīng)成為通信領(lǐng)域一個(gè)新的發(fā)展方向,數(shù)字下變頻技術(shù)(Digital Down Converter-DDC)是軟件無線電的核心技術(shù)之一,也是計(jì)算量最大的部分?;?b class="flag-6" style="color: red">FPGA的DDC
2019-10-12 08:17:00

基于FPGA數(shù)字分頻該怎么設(shè)計(jì)?

隨著集成電路技術(shù)的快速發(fā)展,半導(dǎo)體存儲(chǔ)、微處理相關(guān)技術(shù)的發(fā)展得到了飛速發(fā)展。 FPGA以其可靠性強(qiáng)、運(yùn)行快、并行性等特點(diǎn)在電子設(shè)計(jì)中具有廣泛的意義。作為一種可編程邏輯器件,FPGA 在短短二十年
2019-10-08 10:08:10

基于FPGA數(shù)字穩(wěn)定校正單元的實(shí)現(xiàn)

便于改造實(shí)現(xiàn)。而信號(hào)處理的核心就是數(shù)字穩(wěn)定校正(DSU),DSU的主要作用就是消除發(fā)射信號(hào)的相位抖動(dòng),使接收信號(hào)具有相參性。在數(shù)字技術(shù)飛速發(fā)展的今天,信號(hào)處理的硬件實(shí)現(xiàn)主要有FPGA和DSP等來實(shí)現(xiàn)
2015-02-05 15:34:43

基于FPGA數(shù)字脈沖壓縮技術(shù)

基于FPGA數(shù)字脈沖壓縮技術(shù)1.數(shù)字脈沖壓縮實(shí)現(xiàn)原理2.電路設(shè)計(jì)2.1APEX2OKE系列FPGA 簡介2.2 基于FPGA 的算法研究及實(shí)現(xiàn) 2.3 脈沖壓縮在FPGA 上的實(shí)現(xiàn)
2011-03-02 09:41:50

基于FPGA的FIR濾波設(shè)計(jì)與實(shí)現(xiàn)

DSPBuilder設(shè)計(jì)了一個(gè)4階FIR濾波,并用QuartusII進(jìn)行硬件仿真,仿真結(jié)果表明設(shè)計(jì)FIR濾波的正確性。同時(shí)使用IPCore開發(fā)基于FPGA的FIR數(shù)字濾波器,利用現(xiàn)有的IPCore在FPGA器件上實(shí)現(xiàn)濾波設(shè)計(jì)。
2012-08-11 15:32:34

基于FPGA的實(shí)時(shí)互相關(guān)運(yùn)算

4GHz復(fù)數(shù)乘加/秒的計(jì)算能力才能實(shí)時(shí)地對二路信號(hào)做互相關(guān)處理。對信號(hào)處理所需的巨大運(yùn)算量限制了無源雷達(dá)的發(fā)展,而數(shù)字處理技術(shù)的發(fā)展,使無源雷達(dá)的實(shí)現(xiàn)成為可能?! ”疚闹攸c(diǎn)介紹了基于FPGA的實(shí)時(shí)互相關(guān)
2009-09-19 09:25:42

基于FPGA的超高速FFT硬件實(shí)現(xiàn)

處理。關(guān) 鍵 詞 基二; 快速傅里葉變換; 現(xiàn)場可編程門陣列; 超高速; 大點(diǎn)數(shù)在數(shù)字信號(hào)處理的發(fā)展中,許多算法如相關(guān)、濾波、譜估計(jì)、卷積等都可以化為離散傅里葉變換(DFT)來實(shí)現(xiàn)[1],因此DFT
2009-06-14 00:19:55

基于FPGA的音頻模數(shù)轉(zhuǎn)換實(shí)現(xiàn)設(shè)計(jì)

和DSI處理數(shù)字信號(hào)處理的兩大主流技術(shù)。隨著技術(shù)的發(fā)展和進(jìn)步,一些FPGA器件集成了一些模擬電路以及混合信號(hào)處理模塊,比如集成溫度監(jiān)控二極管。Actel公司的混合FPGA系列已經(jīng)集成ADC、DAC
2019-07-04 07:08:30

基于XE16BB10的GPS相關(guān)器電路設(shè)計(jì)

相關(guān)器功能只能通過一個(gè)應(yīng)用編程接口(API)被主機(jī)處理調(diào)用。圖34 XE16BB10的應(yīng)用電路XE16BB10增益型信道相關(guān)器是GPS接收機(jī)的數(shù)字前端部分??捎糜诮邮諒腃olossus射頻前端產(chǎn)生
2018-08-23 08:53:31

基于流水線加法器的數(shù)字相關(guān)器設(shè)計(jì)如何實(shí)施?

如何進(jìn)行數(shù)字相關(guān)器基本模型分析、流水線型數(shù)字相關(guān)器模型及信號(hào)處理流程 ?
2021-04-06 06:47:28

如何使用SPARTAN-3系列FPGA器件實(shí)現(xiàn)同步數(shù)字復(fù)接?

本文基于FPGA技術(shù)特點(diǎn),結(jié)合數(shù)字復(fù)接技術(shù)的基本原理,實(shí)現(xiàn)了基群速率(2048kbps)數(shù)字信號(hào)的數(shù)字分接與復(fù)接。
2021-04-30 06:27:39

如何利用FPGA實(shí)現(xiàn)級聯(lián)信號(hào)處理?

的各個(gè)領(lǐng)域。采用INMOS公司的IMS A100級聯(lián)型信號(hào)處理為模板,以FIR濾波設(shè)計(jì)為核心,用FPGA技術(shù)開發(fā)設(shè)計(jì)級聯(lián)型信號(hào)處理,能夠應(yīng)用于數(shù)字FIR濾波、高速自適應(yīng)濾波、相關(guān)和卷積、離散
2019-07-30 07:22:48

如何利用FPGA技術(shù)實(shí)現(xiàn)數(shù)字式頻分多路副載波解調(diào)的設(shè)計(jì)?

求大佬分享利用FPGA技術(shù)實(shí)現(xiàn)數(shù)字式頻分多路副載波解調(diào)設(shè)計(jì)?
2021-04-08 06:52:08

如何利用FPGA和DDS技術(shù)實(shí)現(xiàn)正弦信號(hào)發(fā)生的設(shè)計(jì)

DDS電路的工作原理是什么如何利用FPGA和DDS技術(shù)實(shí)現(xiàn)正弦信號(hào)發(fā)生的設(shè)計(jì)
2021-04-28 06:35:23

如何利用FPGA嵌入式實(shí)現(xiàn)多比特自相關(guān)器的設(shè)計(jì)

請問如何利用FPGA嵌入式實(shí)現(xiàn)多比特自相關(guān)器的設(shè)計(jì)?
2021-05-06 09:47:25

如何利用FIR數(shù)字濾波器實(shí)現(xiàn)FPGA?

如今,FPGA已成為數(shù)字信號(hào)處理系統(tǒng)的核心器件,尤其在數(shù)字通信、網(wǎng)絡(luò)、視頻和圖像處理等領(lǐng)域?,F(xiàn)在的FPGA不僅包含查找表、寄存、多路復(fù)用器、分布式塊存儲(chǔ),而且還嵌入專用的快速加法器、乘法器和輸入
2019-11-06 08:11:54

如何利用Freeze技術(shù)FPGA實(shí)現(xiàn)低功耗設(shè)計(jì)?

如何利用Freeze技術(shù)FPGA實(shí)現(xiàn)低功耗設(shè)計(jì)?
2021-04-29 06:27:52

如何利用現(xiàn)場可編程邏輯門陣列FPGA實(shí)現(xiàn)實(shí)現(xiàn)DDS技術(shù)?

介紹了利用現(xiàn)場可編程邏輯門陣列FPGA實(shí)現(xiàn)直接數(shù)字頻率合成(DDS)的原理、電路結(jié)構(gòu)和優(yōu)化方法。重點(diǎn)介紹了DDS技術(shù)FPGA中的實(shí)現(xiàn)方法,給出了采用ALTERA公司的ACEX系列FPGA芯片EP1K30TC進(jìn)行直接數(shù)字頻率合成的VHDL源程序。
2021-04-30 06:29:00

如何用FPGA實(shí)現(xiàn)數(shù)字高階QAM調(diào)制?

本文首先介紹了MQAM調(diào)制解調(diào)的基本原理,然后以64QAM為例,介紹了一種全數(shù)字實(shí)現(xiàn)的調(diào)制系統(tǒng)結(jié)構(gòu)方案,并給出了解調(diào)的具體FPGA實(shí)現(xiàn)方法及關(guān)鍵技術(shù)。
2021-04-30 06:46:14

如何用VHDL設(shè)計(jì)在FPGA芯片中實(shí)現(xiàn)數(shù)字相關(guān)器?

本文在總結(jié)一般數(shù)字相關(guān)器設(shè)計(jì)的基礎(chǔ)上,設(shè)計(jì)實(shí)現(xiàn)了一種高性能的數(shù)字相關(guān)器。
2021-04-29 06:51:33

如何采用PCM編碼原理及FPGA編程技術(shù)實(shí)現(xiàn)PCM數(shù)字基群接口傳輸?shù)退贁?shù)據(jù)的接入

采用PCM編碼原理及FPGA編程技術(shù)實(shí)現(xiàn)PCM數(shù)字基群接口傳輸?shù)退贁?shù)據(jù)的接入
2021-04-30 07:09:04

怎么實(shí)現(xiàn)基于FPGA技術(shù)的智能導(dǎo)盲犬設(shè)計(jì)?

怎么實(shí)現(xiàn)基于FPGA技術(shù)的智能導(dǎo)盲犬設(shè)計(jì)?
2021-05-08 07:37:31

怎么實(shí)現(xiàn)基于fpga+stm32的數(shù)字示波器設(shè)計(jì)?

怎么實(shí)現(xiàn)基于fpga+stm32的數(shù)字示波器設(shè)計(jì)?
2021-11-15 07:09:58

怎么利用FPGA實(shí)現(xiàn)數(shù)字電壓表的設(shè)計(jì)

怎么利用FPGA實(shí)現(xiàn)數(shù)字電壓表的設(shè)計(jì)?
2021-05-06 10:19:03

怎么利用FPGA和CPLD數(shù)字邏輯實(shí)現(xiàn)ADC?

數(shù)字系統(tǒng)的設(shè)計(jì)人員擅長在其印制電路板上用FPGA和CPLD將各種處理、存儲(chǔ)和標(biāo)準(zhǔn)的功能元件粘合在一起來實(shí)現(xiàn)數(shù)字設(shè)計(jì)。除了這些數(shù)字功能之外,FPGA和CPLD還可以使用LVDS輸入、簡單的電阻電容(RC)電路和一些FPGA或CPLD的數(shù)字邏輯單元實(shí)現(xiàn)共模功能,從而構(gòu)建模數(shù)轉(zhuǎn)換(ADC)。
2019-08-19 06:15:33

請問FM調(diào)制FPGA實(shí)現(xiàn)

求助FM調(diào)制FPGA實(shí)現(xiàn),對FPGA這些完全不了解,在網(wǎng)上看可以用DDS技術(shù)實(shí)現(xiàn)FM的數(shù)字調(diào)制,就在書上按照步驟先做了產(chǎn)生正弦波分頻模塊尋址模塊數(shù)據(jù)存儲(chǔ)模塊,但編譯不能通過,也不知道該怎樣進(jìn)行頻率調(diào)制,請問該怎樣實(shí)現(xiàn)頻率的調(diào)制,請問有人寫過頻率調(diào)制的verilog代碼嗎,急求,謝謝
2019-03-16 11:43:26

K子空間和時(shí)延自相關(guān)器的英漢音素識(shí)別

提出了用于音素識(shí)別的K子空間和時(shí)延自相關(guān)器神經(jīng)網(wǎng)絡(luò)結(jié)構(gòu),用將時(shí)延設(shè)計(jì)加入線性自相關(guān)器,以擴(kuò)展音素濾波神經(jīng)網(wǎng)絡(luò)的方法,產(chǎn)生p維子空間,并采用迭代過程修改劃分,以便
2009-05-16 11:37:3013

GNSS中BOC信號(hào)DLL新型相關(guān)器算法性能分析

本文介紹了BOC 信號(hào)的基本結(jié)構(gòu),仿真了GPS 和Galileo 信號(hào)中采用的兩種BOC 信號(hào)的自相關(guān)函數(shù)以及鑒別器曲線。根據(jù)它們鑒別器曲線多個(gè)過零點(diǎn)的問題,用 2N 相關(guān)器法進(jìn)行了分析和
2009-08-31 08:37:1610

一種基帶GMSK信號(hào)相關(guān)器及其輸出概率分布

一種基帶GMSK信號(hào)相關(guān)器及其輸出概率分布該文提出一種基帶GMSK 信號(hào)相關(guān)器,并從GMSK 解調(diào)信號(hào)的相位概率分布函數(shù)以及獨(dú)立同分布隨機(jī)變量和的概率分布函數(shù)出發(fā),給出了該
2009-10-28 23:33:2214

數(shù)字下變頻的FPGA實(shí)現(xiàn)

本文介紹了數(shù)字下變頻的組成結(jié)構(gòu),并通過一個(gè)具體的實(shí)例,給出了FPGA 實(shí)現(xiàn)的具體過程。
2009-11-30 14:11:5234

基于FPGA的高速數(shù)字相關(guān)器設(shè)計(jì)

數(shù)字通信的數(shù)據(jù)傳輸過程中,需要保持?jǐn)?shù)據(jù)在傳輸過程中的同步,因此要在數(shù)據(jù)傳輸過程中插入幀同步字進(jìn)行檢測,從而有效避免發(fā)送數(shù)據(jù)和接收數(shù)據(jù)在傳輸過程中出現(xiàn)的異步
2010-01-06 14:55:1138

數(shù)字濾波器在FPGA中的實(shí)現(xiàn)

數(shù)字濾波器在FPGA中的實(shí)現(xiàn)
2010-02-09 10:21:2776

基于新型FPGA實(shí)現(xiàn)高速數(shù)字下變頻

介紹了一種基于新型FPGA的高速數(shù)字下變頻的實(shí)現(xiàn)方法,它充分利用數(shù)字下變頻的優(yōu)化算法以及FPGA領(lǐng)域的新技術(shù),去除由于數(shù)據(jù)速率過高而造成的各種瓶頸,極大地減少了計(jì)算量和FPG
2010-07-02 16:49:2421

基于FPGA的高速數(shù)字相關(guān)器設(shè)計(jì)

數(shù)字通信的數(shù)據(jù)傳輸過程中,需要保持?jǐn)?shù)據(jù)在傳輸過程中的同步,因此要在數(shù)據(jù)傳輸過程中插入幀同步字進(jìn)行檢測,從而有效避免發(fā)送數(shù)據(jù)和接收數(shù)據(jù)在傳輸過程中出現(xiàn)的異步問題。
2010-07-21 17:21:4715

基于FPGA相關(guān)干涉儀算法的研究與實(shí)現(xiàn)

提出一種利用FPGA實(shí)現(xiàn)相關(guān)干涉儀測向算法的方法,給出了測向系統(tǒng)的結(jié)構(gòu)和組成框圖,并詳細(xì)介紹了FPGA內(nèi)部模塊的劃分及設(shè)計(jì)流程,最后結(jié)合實(shí)際設(shè)計(jì)出一種實(shí)現(xiàn)方案,并討論了該
2010-11-11 16:03:3734

DCT域數(shù)字水印算法的FPGA實(shí)現(xiàn)

提出一種基于DCT域的數(shù)字水印算法,并用FPGA硬件實(shí)現(xiàn)其中關(guān)鍵部分DCT變換。采用VHDL語言有效設(shè)計(jì)和實(shí)現(xiàn)DCT變換,分析與仿真結(jié)果表明:與軟件實(shí)現(xiàn)相比,用FPGA實(shí)現(xiàn)水印算法具有高
2010-12-28 10:22:1420

短波擴(kuò)頻通信系統(tǒng)中數(shù)字相關(guān)器FPGA設(shè)計(jì)與實(shí)現(xiàn)

摘要:基于FPGA設(shè)計(jì)的數(shù)字相關(guān)器,對前端模數(shù)/轉(zhuǎn)換器在384kbps采樣率下采得的數(shù)據(jù)進(jìn)行希爾波特變換,再與本地序列做相關(guān)運(yùn)算,最后將相關(guān)結(jié)果送給DSP,供DSP做進(jìn)一步的處
2006-03-11 13:26:25851

基于FPGA嵌入式的多比特自相關(guān)器設(shè)計(jì)

基于FPGA嵌入式的多比特自相關(guān)器設(shè)計(jì) 引 言    確定性信號(hào)的不同時(shí)刻取值一般都具有較強(qiáng)的相關(guān)性;而干擾噪聲的隨機(jī)性較強(qiáng),其不同時(shí)刻取值的
2009-11-13 10:06:041257

寬頻帶數(shù)字鎖相環(huán)的設(shè)計(jì)及基于FPGA實(shí)現(xiàn)

寬頻帶數(shù)字鎖相環(huán)的設(shè)計(jì)及基于FPGA實(shí)現(xiàn)數(shù)字鎖相環(huán)(DPLL)技術(shù)數(shù)字通信、無線電電子學(xué)等眾多領(lǐng)域得到了極為廣泛的應(yīng)用。與傳統(tǒng)的模擬電路實(shí)現(xiàn)
2009-11-23 21:00:581187

基于FPGA和CPLD數(shù)字邏輯實(shí)現(xiàn)ADC技術(shù)

基于FPGA和CPLD數(shù)字邏輯實(shí)現(xiàn)ADC技術(shù) 數(shù)字系統(tǒng)的設(shè)計(jì)人員擅長在其印制電路板上用FPGA和CPLD將各種處理器、存儲(chǔ)器和標(biāo)準(zhǔn)的功能元件粘合在一起來實(shí)現(xiàn)
2010-05-25 09:39:101309

基于流水線加法器的數(shù)字相關(guān)器設(shè)計(jì)

  O 引言   數(shù)字相關(guān)器是擴(kuò)頻通信體制下數(shù)字中頻接收機(jī)核心部件之一,在數(shù)字擴(kuò)頻通信系統(tǒng)中應(yīng)用廣泛,但由于受數(shù)字信號(hào)處理器件速度限制,無法應(yīng)用于高速寬帶通
2010-10-20 09:53:471262

一款用DSP+FPGA實(shí)現(xiàn)數(shù)字相關(guān)器

數(shù)字相關(guān)器作為軟件無線電的典型應(yīng)用,在擴(kuò)頻通信中成為必不可少的技術(shù)。在傳統(tǒng)的擴(kuò)頻通信中,采用模擬器件(如:聲表面波器) 來實(shí)現(xiàn)解擴(kuò)單元,而用數(shù)字相關(guān)器可以增加系統(tǒng)的靈
2011-09-14 17:13:36960

超寬帶信號(hào)模擬相關(guān)器的設(shè)計(jì)和實(shí)現(xiàn)

采用PN 碼序列滑動(dòng)相關(guān)的方法,給出了一種超寬帶信號(hào)模擬相關(guān)器的設(shè)計(jì)方案。講述了該模擬相關(guān)器各個(gè)功能模塊的設(shè)計(jì)過程,并根據(jù)超寬帶信號(hào)的技術(shù)特點(diǎn),設(shè)計(jì)并實(shí)現(xiàn)了基于該模擬
2011-09-20 17:46:3357

基于FPGA數(shù)字收發(fā)機(jī)信號(hào)處理研究與實(shí)現(xiàn)

本文提出基于FPGA數(shù)字收發(fā)機(jī)信號(hào)處理研究與實(shí)現(xiàn)
2011-11-01 18:20:4250

數(shù)字信號(hào)處理的FPGA實(shí)現(xiàn)_劉凌譯

本書共分8章,主要內(nèi)容包括典型fpga器件的介紹、vhdl硬件描述語言、fpga設(shè)計(jì)中常用軟件簡介、用fpga實(shí)現(xiàn)數(shù)字信號(hào)處理的數(shù)據(jù)規(guī)劃、多種結(jié)構(gòu)類型的fir數(shù)字濾波器的fpga實(shí)現(xiàn)、不同結(jié)構(gòu)
2011-11-04 15:50:120

FPGA實(shí)現(xiàn)數(shù)字時(shí)鐘

在Quartus Ⅱ開發(fā)環(huán)境下,用Verilog HDL硬件描述語言設(shè)計(jì)了一個(gè)可以在FPGA芯片上實(shí)現(xiàn)數(shù)字時(shí)鐘. 通過將設(shè)計(jì)代碼下載到FPGA的開發(fā)平臺(tái)Altera DE2開發(fā)板上進(jìn)行了功能驗(yàn)證. 由于數(shù)字時(shí)鐘的通用
2011-11-29 16:51:43178

基于FPGA數(shù)字鎖相環(huán)設(shè)計(jì)與實(shí)現(xiàn)

基于FPGA數(shù)字鎖相環(huán)設(shè)計(jì)與實(shí)現(xiàn)技術(shù)論文
2015-10-30 10:38:359

數(shù)字信號(hào)處理的FPGA實(shí)現(xiàn)

本書比較全面地闡述了fpga數(shù)字信號(hào)處理中的應(yīng)用問題。本書共分8章,主要內(nèi)容包括典型fpga器件的介紹、vhdl硬件描述語言、fpga設(shè)計(jì)中常用軟件簡介、用fpga實(shí)現(xiàn)數(shù)字信號(hào)處理的數(shù)據(jù)規(guī)劃、多種
2015-12-23 11:07:4644

數(shù)字圖像邊緣檢測的FPGA實(shí)現(xiàn)

數(shù)字圖像邊緣檢測的FPGA實(shí)現(xiàn)......
2016-01-04 15:31:5518

FPGA實(shí)現(xiàn)數(shù)字鎖相環(huán)

Xilinx FPGA工程例子源碼:用FPGA實(shí)現(xiàn)數(shù)字鎖相環(huán)
2016-06-07 15:07:4537

數(shù)字成像領(lǐng)域中基于FPGA的圖像電子防抖技術(shù)的研究與實(shí)現(xiàn)

數(shù)字成像領(lǐng)域中基于FPGA的圖像電子防抖技術(shù)的研究與實(shí)現(xiàn)
2016-09-17 07:27:0010

數(shù)字信號(hào)處理的FPGA實(shí)現(xiàn)

數(shù)字信號(hào)處理的FPGA實(shí)現(xiàn)
2016-12-14 22:08:2532

基于FPGA技術(shù)數(shù)字相關(guān)器的設(shè)計(jì)與實(shí)現(xiàn)

基于FPGA技術(shù)數(shù)字相關(guān)器的設(shè)計(jì)與實(shí)現(xiàn)
2016-12-16 22:23:0014

基于FPGA的全數(shù)字FQPSK調(diào)制器實(shí)現(xiàn)_楊峰

基于FPGA的全數(shù)字FQPSK調(diào)制器實(shí)現(xiàn)_楊峰
2017-03-19 11:38:262

便攜數(shù)字相關(guān)器設(shè)計(jì)_高猛

便攜數(shù)字相關(guān)器設(shè)計(jì)_高猛
2017-03-19 11:41:510

基于FPGA的多通道數(shù)字相關(guān)器的優(yōu)化設(shè)計(jì)

綜合孔徑輻射計(jì)中的數(shù)字相關(guān)處理器具有通道多、數(shù)據(jù)量和運(yùn)算量極大的特點(diǎn),對于處理器的處理速度要求很高,資源消耗巨大?;诠?jié)約資源的目的,采用了二級相關(guān)算法,即一級相關(guān)單元進(jìn)行短點(diǎn)數(shù)的累加,二級相關(guān)單元
2017-11-03 10:19:290

基于FPGA和高速A/D轉(zhuǎn)換芯片ADC08D1500的相關(guān)系統(tǒng)設(shè)計(jì)

為同時(shí)完成4 個(gè)Stokes 矢量參數(shù)的相關(guān)測量,反演海面風(fēng)場,提出了新型數(shù)字相關(guān)器的設(shè)計(jì)方法。結(jié)合高速數(shù)字相關(guān)器數(shù)字極化輻射計(jì)中的應(yīng)用,介紹了高速數(shù)據(jù)采樣和相關(guān)處理系統(tǒng)。通過兩片高速
2017-11-26 08:15:355006

基于Hadoop+CUDA平臺(tái)實(shí)現(xiàn)相關(guān)器的方法

根據(jù)2ICMA相關(guān)器的算法特點(diǎn),在對比基于CPU并行的MPI集群、MPI+CUDA異構(gòu)并行集群和Hadoop+ CUDA異構(gòu)并行集群的架構(gòu)特點(diǎn)的基礎(chǔ)上,提出了一種基于Hadoop+ CUDA平臺(tái)實(shí)現(xiàn)
2017-12-06 10:12:260

基于流水線加法器的數(shù)字相關(guān)器設(shè)計(jì)[圖]

,解決了基于全加器型數(shù)字相關(guān)器存在的進(jìn)位延遲過大的問題,實(shí)現(xiàn)了時(shí)分多址體制下的同步段數(shù)字相關(guān),提高了同步段相關(guān)的可靠性。 0引言 數(shù)字相關(guān)器是擴(kuò)頻通信體制下數(shù)字中頻接收機(jī)核心部件之一,在數(shù)字擴(kuò)頻通信系統(tǒng)中應(yīng)用廣泛,但由于受數(shù)
2018-01-18 03:49:01324

基于QPSK數(shù)字調(diào)制解調(diào)的FPGA實(shí)現(xiàn)

隨著FPGA技術(shù)的發(fā)展,數(shù)字通信技術(shù)FPGA的結(jié)合體現(xiàn)了現(xiàn)代數(shù)字通信系統(tǒng)發(fā)展的一個(gè)趨勢。為了使高速通信系統(tǒng)更加緊湊、成本更低、減小功耗,特別是提高設(shè)備的可靠性,可采用Q P S K數(shù)字調(diào)制技術(shù)
2018-02-20 07:50:0019252

基于FPGA數(shù)字復(fù)接技術(shù)實(shí)現(xiàn)數(shù)字分接與復(fù)接設(shè)計(jì)

數(shù)字通信網(wǎng)中,為了擴(kuò)大傳輸容量和傳輸效率,常常需要把若干個(gè)低速數(shù)字信號(hào)合并成為一個(gè)高速數(shù)字信號(hào),然后通過高速信道傳輸;而在接收端又按照需要分解成低速數(shù)字信號(hào)。數(shù)字復(fù)接技術(shù)就是實(shí)現(xiàn)這種數(shù)字信號(hào)合并(復(fù)接)和分解(分接)的專門技術(shù)。
2019-06-10 08:12:003316

微環(huán)諧振器及相關(guān)器件的詳細(xì)資料說明

本文檔的主要內(nèi)容詳細(xì)介紹的是光纖系統(tǒng)課件之微環(huán)諧振器及相關(guān)器件的詳細(xì)資料說明。
2019-04-23 08:00:000

如何使用FPGA實(shí)現(xiàn)數(shù)字AM調(diào)制的設(shè)計(jì)

近年來,數(shù)字AM調(diào)制技術(shù)應(yīng)用越來越廣泛,具體應(yīng)用中多采用專用的調(diào)制芯片完成。文中介紹一種在FPGA實(shí)現(xiàn)數(shù)字AM調(diào)制的方法,采用該方法設(shè)計(jì)的系統(tǒng)具有使用靈活、擴(kuò)展性強(qiáng)、便于集成等優(yōu)點(diǎn)。文中先討
2020-07-31 17:50:2219

怎么樣才能使用FPGA實(shí)現(xiàn)數(shù)字系統(tǒng)

本文檔的主要內(nèi)容詳細(xì)介紹的是怎么樣才能使用FPGA實(shí)現(xiàn)數(shù)字系統(tǒng)內(nèi)容包括了:FPGA簡介,為什么采用FPGA,開發(fā)平臺(tái)和設(shè)計(jì)工具,HDL(硬件描述語言),FPGA的設(shè)計(jì)原則,系統(tǒng)設(shè)計(jì)開發(fā)流程。
2020-08-11 15:29:009

采用可編程邏輯器件實(shí)現(xiàn)并行高速數(shù)字相關(guān)器的應(yīng)用方案

相關(guān)器。本文采用流水線技術(shù),研究了基于 FPGA的高速數(shù)字相關(guān)器的設(shè)計(jì)方法,并給出了 MAX+PLUSII環(huán)境下的仿真結(jié)果。
2020-08-13 16:56:30879

如何使用FPGA實(shí)現(xiàn)并行數(shù)字相關(guān)器

擴(kuò)頻碼的相關(guān)解擴(kuò)是擴(kuò)頻通信接收機(jī)的關(guān)鍵技術(shù)之一,主要介紹了數(shù)字相關(guān)器在全球定位系統(tǒng)(GPS)信號(hào)捕獲中的應(yīng)用,并進(jìn)行了FPGA實(shí)現(xiàn)。在設(shè)計(jì)中,采用了16路并行相關(guān)運(yùn)算的方式加快相關(guān)解擴(kuò)運(yùn)算速度
2021-01-26 16:22:4315

如何使用FPGA實(shí)現(xiàn)空間太陽望遠(yuǎn)鏡圖像積分中1 bit相關(guān)器的研究設(shè)計(jì)

實(shí)現(xiàn)圖像快速相關(guān)運(yùn)算。1 bit相關(guān)算法以異或邏輯運(yùn)算代替常規(guī)算法中的乘法,提高了運(yùn)算速度,同時(shí)減小硬件實(shí)現(xiàn)復(fù)雜度。針對太陽米粒圖像,給出1 bit相關(guān)算法方案,并研制出基于H)GA+DSP架構(gòu)的相關(guān)器。測試結(jié)果表明,該相關(guān)器的算法精度、相關(guān)運(yùn)
2021-03-31 09:24:1210

基于FPGA的DDC(數(shù)字下變頻)設(shè)計(jì)與實(shí)現(xiàn)

基于FPGA的DDC(數(shù)字下變頻)設(shè)計(jì)與實(shí)現(xiàn)(電源技術(shù)審稿費(fèi)多少)-該文檔為基于FPGA的DDC(數(shù)字下變頻)設(shè)計(jì)與實(shí)現(xiàn)講解文檔,是一份很不錯(cuò)的參考資料,具有較高參考價(jià)值,感興趣的可以下載看看………………
2021-09-15 12:04:2228

數(shù)字信號(hào)處理的FPGA實(shí)現(xiàn).第3版英文

數(shù)字信號(hào)處理的FPGA實(shí)現(xiàn).第3版英文
2021-10-18 10:55:320

已全部加載完成