電子發(fā)燒友App

硬聲App

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

電子發(fā)燒友網(wǎng)>可編程邏輯>FPGA/ASIC技術(shù)>ACEX 1K系列CPLD配置方法探討

ACEX 1K系列CPLD配置方法探討

收藏

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴

評(píng)論

查看更多

相關(guān)推薦

基于DSP的CPLD多方案現(xiàn)場(chǎng)可編程配置

在繼電保護(hù)測(cè)試裝置中, 既有復(fù)雜的算法, 又涉及多種檢測(cè)與控制方案。用DSP實(shí)現(xiàn)算法和多方案的配置,用CPLD進(jìn)行實(shí)時(shí)檢測(cè)和控制,是一種較好的獨(dú)立運(yùn)行模式。一般CPLD配置依靠專
2011-10-17 15:22:26961

Altera ACEX 1K系列CPLD器件的三種配置方法的比較

ACEX 1K系列器件是Altera公司推出的新型CPLD產(chǎn)品。該器件基于SRAM,結(jié)合查找表(LUT)和嵌入式陣列塊(EAB)提供了高密度結(jié)構(gòu),可提供10 000到100 000可用門,每個(gè)嵌入式
2020-07-22 17:36:052391

100歐姆 1K,10K三檔量程怎么自動(dòng)換擋的電路圖

100歐姆 1K,10K三檔量程怎么自動(dòng)換擋的電路圖
2011-08-31 12:27:35

ACEX 1K系列器件實(shí)現(xiàn)加載的方法有哪幾種?

ACEX 1K系列器件實(shí)現(xiàn)加載的方法有哪幾種?EPC2器件連接及工作原理是什么?
2021-04-15 06:38:25

ACEX1K

ACEX1K - Programmable Logic Device Family - Altera Corporation
2022-11-04 17:22:44

CPLD/FPGA有哪些設(shè)計(jì)工具?

、MAX7000 系列、Mercury、FELX10KE、APEX20KE、APEX20KC、ACEX1K、APEX II和 Stratix 等。 其開發(fā)工具 MAX+PLUS II 是較成功
2019-03-04 14:10:13

cpld與flash配置fpga

用vhdl實(shí)現(xiàn)cpld配置fpga,配置成功后在usermode下設(shè)置一個(gè)重新配置信號(hào),當(dāng)信號(hào)有效時(shí)對(duì)fpga進(jìn)行重新配置;fpga配置程序放在flash內(nèi);現(xiàn)在遇到的問題是,上電cpld能夠正常配置fpga并且進(jìn)入usermode ,但是加上重新配置語(yǔ)句過后就不能成功配置fpga,求高人指點(diǎn)~
2013-01-17 22:35:39

ADS930 IN和互補(bǔ)輸入端為什么并聯(lián)1K電阻

ADS930 IN和互補(bǔ)輸入端為什么并聯(lián)1K電阻
2018-08-19 18:31:29

CSU8RP3216怎么設(shè)置1K*16 二次燒錄

我看到手冊(cè)上有寫到支持1K*16bit二次燒錄的功能,我現(xiàn)在的代碼不到1K,想知道怎么配置二次燒錄。
2021-12-11 19:28:25

FPGA與CPLD怎么區(qū)分

ACEX1K系列等。盡管FPGA和CPLD都是可編程ASIC器件,有很多共同特點(diǎn),但由于CPLD和FPGA結(jié)構(gòu)上的差異,具有各自的特點(diǎn):
2019-07-01 07:36:55

FPGA和CPLD的主要區(qū)別是什么

的,F(xiàn)PGA分段式布線結(jié)構(gòu)決定了不可預(yù)測(cè)時(shí)間延遲?! ?、集成度的不同  CPLD:500 ~ 50000門; FPGA:1K ~ 10M 門  4、應(yīng)用范圍的不同  CPLD邏輯能力強(qiáng)而寄存器少
2020-07-16 10:46:21

MIFARE Class EV1 1K和S50有什么區(qū)別,MIFARE Class EV1 2K和S70有什么區(qū)別?

我有一個(gè)非常簡(jiǎn)單的問題,已經(jīng)讓我困惑了很久, 誰(shuí)能回復(fù)我? MIFARE Class EV1 1K 也叫S50 嗎? MIFARE Class EV1 4K 也叫 S70 嗎? 如果不是
2023-06-05 11:55:18

Quartus II軟件和Quartus II網(wǎng)絡(luò)版的區(qū)別

提供方式 CD-ROM 免費(fèi)從Altera網(wǎng)站的下載中心下載,或從Quartus II 軟件Starter Suite CD-ROM中獲取 許可 永久 150天 器件支持 全部 ACEX? 1K
2012-08-15 12:30:03

TLV2541進(jìn)行AD采樣怎么樣才能使采樣為準(zhǔn)確的1K

我現(xiàn)在想用TLV2541進(jìn)行AD采樣,我們要求采樣頻率為1K,我現(xiàn)在不知道怎么樣才能使采樣為準(zhǔn)確的1K。用單片機(jī)的SPI接口怎樣才能實(shí)現(xiàn)?謝謝
2019-05-21 12:01:06

UC2625DW的OV-COAST(第23腳)的使用方法

一、基本說明:我的芯片UC2625用于控制無(wú)刷直流電機(jī),它的OV-COAST腳由一塊型號(hào)為EP1K100的ACEX 1K系列可編程邏輯器件控制。二、問題說明:上電后UC2625的高位、低位都無(wú)輸出,且其OV-COAST腳一直為高電平(4伏左右)。想請(qǐng)教一下我的OV-COAST腳的輸入信號(hào)是否正確?
2015-09-17 11:20:04

dsp是在搬移完1K代碼后才開始運(yùn)行代碼,還是邊搬移邊運(yùn)行?

變了。如果flash里燒寫的boot代碼都00,,emif總線讀了大約1K字節(jié)數(shù)據(jù)才不變了。請(qǐng)問 dsp上電時(shí),通過EDMA搬移flash內(nèi)的1K數(shù)據(jù)到內(nèi)部RAM,這個(gè)過程有可能被打斷嗎?dsp是在搬移完1K代碼后才開始運(yùn)行代碼,還是邊搬移邊運(yùn)行?
2020-05-26 09:17:49

【揭秘】紫光盤古系列:盤古1K2K開發(fā)板

本文將為小伙伴們介紹紫光盤古系列1K2K(MES1/2KG)開發(fā)板,盤古1K2K開發(fā)板是一款高性能入門級(jí)FPGA開發(fā)板!盤古1K2K開發(fā)板以紫光Compact系列PGC1
2023-04-18 16:00:01

【每周一練】盤古1K開發(fā)板 練習(xí)一:LED流水燈實(shí)驗(yàn)學(xué)習(xí)記錄

同創(chuàng)PGC1KG-LPG100 / PGC2KG-LPG100開發(fā)套件|盤古1K/2K開發(fā)套件 4篇大差不差,主要介紹了硬件參數(shù)等細(xì)節(jié),但不提及使用方法。 [文章] # 【揭秘】紫光盤古系列:盤古
2023-11-21 16:51:07

一款1K方波發(fā)生器電路相關(guān)資料推薦

一款1K方波發(fā)生器電路相關(guān)資料推薦
2021-05-25 07:28:28

為什么在RTThread中外部中斷速度最多一秒鐘只能1k次上下呢

在做就是外部中斷adc檢測(cè)在這個(gè)條件下,用keil跑裸機(jī),每秒中斷速度可以到達(dá)1w次一秒而在rtt中最多一秒鐘只能1k次上下,是外部io中斷,io中斷都是按照原始hal庫(kù)寫法求回答
2022-08-12 10:58:11

為什么這塊pcb的emc實(shí)驗(yàn)1k不到?

這塊pcb硬件的emc實(shí)驗(yàn)1k不到,在不改變?cè)韴D的情況下,大家能不能給點(diǎn)建設(shè)性的布線意見?
2010-10-14 10:22:35

如何利用FPGA設(shè)計(jì)DDS電路?

ACEX 1K具有什么特點(diǎn)DDS電路工作原理是什么如何利用FPGA設(shè)計(jì)DDS電路?
2021-04-30 06:49:37

如何利用現(xiàn)場(chǎng)可編程邏輯門陣列FPGA實(shí)現(xiàn)實(shí)現(xiàn)DDS技術(shù)?

介紹了利用現(xiàn)場(chǎng)可編程邏輯門陣列FPGA實(shí)現(xiàn)直接數(shù)字頻率合成(DDS)的原理、電路結(jié)構(gòu)和優(yōu)化方法。重點(diǎn)介紹了DDS技術(shù)在FPGA中的實(shí)現(xiàn)方法,給出了采用ALTERA公司的ACEX系列FPGA芯片EP1K30TC進(jìn)行直接數(shù)字頻率合成的VHDL源程序。
2021-04-30 06:29:00

如何去實(shí)現(xiàn)CPLD器件的在系統(tǒng)動(dòng)態(tài)配置?

本文介紹一個(gè)用微控制器在系統(tǒng)配置Lattice MACH4000系列CPLD器件的方案。
2021-04-30 06:43:20

如何用CPLD和Flash實(shí)現(xiàn)FPGA的配置

本文介紹了通過處理機(jī)用CPLD和Flash實(shí)現(xiàn)FPGA配置文件下載更新的方法。
2021-04-28 06:11:19

如何編程master fpga的IO引腳來(lái)配置目標(biāo)cpld

大家下午好,我計(jì)劃使用主fpga板的IO引腳配置目標(biāo)cpld板,即菊花鏈。我使用主fpga板的IO引腳連接cpld的JTAG頭。如何編程master fpga的IO引腳來(lái)配置目標(biāo)cpld?請(qǐng)發(fā)送與此相關(guān)的任何文件....謝謝問候Vimala
2020-03-24 06:43:09

對(duì)1K的方波信號(hào)濾除50Hz工頻干擾和高頻信號(hào)可能嗎?

對(duì)1K的方波信號(hào)濾除50Hz工頻干擾和高頻信號(hào)可能嗎
2023-10-08 14:38:14

對(duì)于運(yùn)放的輸出端接一個(gè)1K電阻,對(duì)輸出是否有影響。

本人想知道,對(duì)于運(yùn)放的輸出端接一個(gè)1K電阻,對(duì)輸出是否有影響。如圖所示,OP07輸出端接R1,那么A點(diǎn)和B點(diǎn)的電壓會(huì)是一樣的嗎?還是B點(diǎn)的電壓實(shí)際只有A點(diǎn)的1/2呢?另外,如果是一樣的話,麻煩告知理由,并提示R1阻值的選取方法,本人不勝感激。
2015-08-05 13:23:55

尋找一種使用USB和JTAG配置Spartan3e系列的簡(jiǎn)便方法

嗨,我是Xilinx的新手,我正在為一個(gè)學(xué)術(shù)項(xiàng)目的編程設(shè)備工作。我正在尋找一種使用USB和JTAG配置Spartan3e系列的簡(jiǎn)便方法。是否有可能使用像PC(iMpact) - > USB-
2019-06-21 12:38:15

微機(jī)中1K字節(jié)表示的二進(jìn)制位數(shù)是什么

2江西省計(jì)算機(jī)一級(jí)考試試題 (10頁(yè)) 本資源提供全文預(yù)覽,點(diǎn)擊全文預(yù)覽即可全文預(yù)覽,如果喜歡文檔就下載吧,查找使用更方便哦!9.9 積分江西省計(jì)算機(jī)一級(jí)考試試題一、選擇題1. 微機(jī)中1K字節(jié)表示
2021-09-15 09:29:42

求教,CPLD在JTAG模式,下載程序失敗

CPLD是altera的7256,20塊電路板有兩塊始終無(wú)法下載程序,下載器應(yīng)該是好的,量了CPLD的外圍,供電3.28V正常。板下載插針和CPLD之間是四路JTAG信號(hào),TCK,TDO,TMS,TDI。四引腳對(duì)地都不短路,四路串的是1K的電阻。
2017-07-13 11:48:55

紫光同創(chuàng)PGC1KG-LPG100 / PGC2KG-LPG100開發(fā)套件|盤古1K/2K開發(fā)套件

盤古1K/2K 開發(fā)套件是基于紫光同創(chuàng) FPGA 開發(fā)平臺(tái)的開發(fā)套件,以紫光同創(chuàng) Compa系列PGC1KG-LPG100 / PGC2KG-LPG100 器件為核心,預(yù)留豐富的擴(kuò)展 IO
2023-09-22 15:03:53

紫光同創(chuàng)PGC1KG-LPG100 / PGC2KG-LPG100開發(fā)套件|盤古1K/2K開發(fā)套件

盤古1K/2K 開發(fā)套件是基于紫光同創(chuàng) FPGA 開發(fā)平臺(tái)的開發(fā)套件,以紫光同創(chuàng) Compa系列PGC1KG-LPG100 / PGC2KG-LPG100 器件為核心,預(yù)留豐富的擴(kuò)展 IO 及數(shù)碼管
2023-08-02 14:20:11

紫光同創(chuàng)PGC1KG-LPG100 / PGC2KG-LPG100開發(fā)套件|盤古1K/2K開發(fā)套件

盤古1K/2K 開發(fā)套件是基于紫光同創(chuàng) FPGA 開發(fā)平臺(tái)的開發(fā)套件,以紫光同創(chuàng) Compa系列PGC1KG-LPG100 / PGC2KG-LPG100 器件為核心,預(yù)留豐富的擴(kuò)展 IO 及數(shù)碼管
2023-08-22 16:26:46

論壇 下載的pdf為什么總是只有1K大小 ???

最近才進(jìn)入此論壇 玩耍,后來(lái)發(fā)現(xiàn)這里的資料真心的很有幫助,激動(dòng)的花了好多幣去下載 pdf文檔,后來(lái)發(fā)現(xiàn)下載的時(shí)候都是現(xiàn)實(shí)有好幾M大小,但結(jié)果是下載后的大小只有1K,準(zhǔn)確的說是720B ,求各位幫忙指點(diǎn)下 。。。
2014-08-06 15:03:01

請(qǐng)教Linux下的ACEX1K50設(shè)備驅(qū)動(dòng)是如何實(shí)現(xiàn)的?

Altera FLEX/ACEX芯片結(jié)構(gòu)是如何構(gòu)成的?Intel XScale PXA270處理器的系統(tǒng)存儲(chǔ)器接口怎樣去設(shè)計(jì)?Linux下的ACEX1K50設(shè)備驅(qū)動(dòng)是如何實(shí)現(xiàn)的?
2021-04-30 06:44:14

請(qǐng)問1k的三角波信號(hào)經(jīng)過截止頻率為10k的低通濾波器,出來(lái)的波形有影響嗎?方波呢?

各位大神,請(qǐng)問1k的三角波信號(hào)經(jīng)過截止頻率為10k的低通濾波器,出來(lái)的波形有影響嗎?方波呢?
2017-04-25 15:57:58

請(qǐng)問ACEX1K芯片的IOH, IOL分別是多少?

關(guān)于ACEX1K的I/O腳驅(qū)動(dòng)能力. ALTERA 計(jì)算功耗的datasheet 中:對(duì)ACEX1K器件, PDCOUT (power of steady-state outputs)的計(jì)算就是根據(jù)IOH, IOL來(lái)計(jì)算的, 能否告訴我ACEX1K芯片的IOH, IOL分別是多少?
2019-08-07 00:00:34

請(qǐng)問cpld能干些什么

不懂cpld,看了看別人說的,像cpld可以擴(kuò)展io,做74系列時(shí)序什么的,做高速ad控制,電機(jī)控制可是現(xiàn)在有幾個(gè)問題1.代替74系列的成本會(huì)不會(huì)是個(gè)問題?2.比如做高速ad的話,用ic加單片機(jī)
2019-02-22 00:55:38

請(qǐng)問ADA4895-1負(fù)載約1k歐,經(jīng)常發(fā)現(xiàn)器件損壞,容易壞的原因是什么?

使用ADA4895-1ARJZ時(shí),負(fù)載約1k歐,反向放大,系統(tǒng)電源±6V,正負(fù)電均串聯(lián)51歐(150歐)后給運(yùn)放供電。經(jīng)常發(fā)現(xiàn)器件損壞,而且是運(yùn)放電源被拉至±1.2~±2V左右,而正常工作時(shí)運(yùn)放電源約±5.4V。請(qǐng)問容易壞的原因是什么,改進(jìn)方法除了單獨(dú)用±5V還有嗎?
2018-07-30 09:34:31

請(qǐng)問DDS AD9834怎么得到一個(gè)幅值在0.1V,頻率1K或者10K的正弦波

目前使用AD9834,希望得到一個(gè)幅值在0.1V,頻率1K或者10K的正弦波,芯片DAC 只有10bits的分辨率,波形看上去臺(tái)階很明顯,希望推薦調(diào)整方案,或者更高輸出分辨率芯片
2019-02-15 06:22:38

請(qǐng)問ELF系列CPLD還是FPGA?

ELF系列CPLD還是FPGA?
2023-08-11 06:05:42

請(qǐng)問STK-SIM900A開發(fā)板GPRS上行速率1K字節(jié)/3s正常嗎?

我使用STK-SIM900A開發(fā)板,通過GPRS方式由開發(fā)板至PC客戶端發(fā)送1K字節(jié)數(shù)據(jù),發(fā)送AT+CIPSEND--1k字節(jié)數(shù)據(jù)--結(jié)束符(0x1a),通過測(cè)量,當(dāng)發(fā)送完結(jié)束符0x1a到pc客戶端
2019-05-10 05:16:55

請(qǐng)問STM32F030的FLASH擦寫次數(shù)只有1K

手冊(cè)上看到STM32F030 的FLASH 擦寫次數(shù)只有1K,真的只有1K么?051系列的手冊(cè)上是10K,
2018-11-20 08:35:54

請(qǐng)問abm庫(kù)的softlim的上下限怎么設(shè)置?softlim上面顯示的1k是什么意思呢?

abm庫(kù)里面的softlim,它的上下限設(shè)置如果不是常數(shù),而是隨電壓變化的量,應(yīng)該怎么設(shè)置呢?比如我的電壓從0到1v變化,而上下限都是關(guān)于電壓的函數(shù),上下限應(yīng)該怎么設(shè)置呢?還有就是softlim上面顯示的1k是什么意思呢?
2018-06-05 16:43:32

請(qǐng)問stca15系列cpld的epm240系列怎么通信連接?

單片機(jī)stca15系列cpld的epm240系列怎么通信連接???
2023-10-27 08:25:22

請(qǐng)問如何利用FPGA和CPLD數(shù)字邏輯實(shí)現(xiàn)ADC?

如何通過添加一個(gè)簡(jiǎn)單的RC電路至FPGA或CPLD 的LVDS輸入來(lái)實(shí)現(xiàn)模數(shù)轉(zhuǎn)換器?請(qǐng)問怎么實(shí)現(xiàn)低頻率(DC至1K Hz)和高頻率(高達(dá)50K Hz)ADC?
2021-04-15 06:29:55

請(qǐng)問如何實(shí)現(xiàn)CPLD遙控編程?

XC9500系列CPLD器件是什么?XC9500系列CPLD器件遙控編程的實(shí)現(xiàn)方法有哪些?如何實(shí)現(xiàn)CPLD遙控編程?
2021-04-27 07:15:42

請(qǐng)問把SRIO官方例程移植到開發(fā)板后編譯成功,但是還是傳輸?shù)?b class="flag-6" style="color: red">1K數(shù)據(jù)是為什么?

在論壇下載到SRIO的官方例程,移植到開發(fā)板后,使DSP與FPGA通訊,DSP向FPGA發(fā)送1K數(shù)據(jù)成功,更改傳輸數(shù)據(jù)的大小為1024*1024后編譯成功,但是還是傳輸?shù)?b class="flag-6" style="color: red">1K數(shù)據(jù),查看地址以及配置
2018-07-23 10:49:17

請(qǐng)問旋變產(chǎn)生的Sin,SinLo和Cos,CosLo怎么濾波,勵(lì)磁信號(hào)為1K濾波電路怎么搭

AD的專家們,旋變產(chǎn)生的Sin,SinLo 和Cos,CosLo怎么濾波,勵(lì)磁信號(hào)為1K,解碼芯片為AD2S83,濾波電路怎么搭!給個(gè)濾波電路吧!
2018-10-30 09:22:55

請(qǐng)問非DDS怎么產(chǎn)生1K小步進(jìn)?

本人新手做鎖相環(huán)的,最近在做一個(gè)小步進(jìn)的本振,因?yàn)轶w積原因,不能用DDS來(lái)做,只能用一個(gè)單環(huán)輸出,輸出要求是:參考信號(hào)10M,輸出300-305M的信號(hào),功率無(wú)所謂,步進(jìn)1K,主要是相噪問題,要求
2018-11-23 09:33:08

調(diào)用GAPRole_PeripheralInit會(huì)導(dǎo)致DATA_FLASH后面1k的數(shù)據(jù)亂碼怎么解決?

后面1k地址,有亂碼。這是什么原因呢,不調(diào)用GAPRole_PeripheralInit( ) ,打印出來(lái)就不會(huì)有亂碼。GAPRole_PeripheralInit( ) 這個(gè)函數(shù)是庫(kù)的,無(wú)法跟蹤。麻煩看看,謝謝
2022-08-11 07:55:45

輸入左右聲道并聯(lián)1k到4.7k的電阻這樣可以嗎? 對(duì)功放會(huì)不會(huì)有影響?

自己DIY了一個(gè)功放想 用手機(jī)做信號(hào)源輸入,把手機(jī)用公對(duì)公音頻信號(hào)線,插到功放上手機(jī)卻不識(shí)別網(wǎng)上講得把輸入左右聲道并聯(lián)1k到4.7k的電阻這樣可以嗎? 對(duì)功放會(huì)不會(huì)有影響?
2018-06-23 23:59:58

采用FPGA實(shí)現(xiàn)直接數(shù)字頻率合成器設(shè)計(jì)

電路無(wú)疑是一種很好的解決方法。ACEX 1K器件是Altera公司著眼于通信、音頻處理及類似場(chǎng)合的應(yīng)用而推出的芯片系列,ACEX1K器件正逐步取代FLEX l0K系列成為首選的中規(guī)模器件產(chǎn)品。它具有
2019-06-18 06:05:34

采用自下而上的方法來(lái)探討雙向放大器及反饋網(wǎng)絡(luò)

負(fù)反饋系列文章開始于經(jīng)典的方框圖,其中放大器和反饋網(wǎng)絡(luò)都被認(rèn)為是單向的。采用自下而上的方法,我們來(lái)探討反饋網(wǎng)絡(luò)通常是雙向的?,F(xiàn)在是時(shí)候來(lái)討論最常見的情形了,其實(shí)放大器也是雙向的。為此,我們來(lái)看圖1
2019-01-26 15:53:23

用DSP實(shí)現(xiàn)CPLD多方案現(xiàn)場(chǎng)可編程配置

結(jié)合繼電保護(hù)測(cè)試裝置的研制體會(huì),介紹基于DSP 的CPLD 多方案現(xiàn)場(chǎng)可編程配置方法,給出硬件的配置連接、CPLD 配置數(shù)據(jù)的獲取與存儲(chǔ)方法CPLD 在DSP 控制下的被動(dòng)串行配置過程。設(shè)
2009-04-15 08:50:5529

用DSP實(shí)現(xiàn)CPLD多方案現(xiàn)場(chǎng)可編程配置

結(jié)合繼電保護(hù)測(cè)試裝置的研制體會(huì),介紹基于DSP 的CPLD 多方案現(xiàn)場(chǎng)可編程配置方法,給出硬件的配置連接、CPLD 配置數(shù)據(jù)的獲取與存儲(chǔ)方法CPLD 在DSP 控制下的被動(dòng)串行配置過程。設(shè)
2009-05-18 14:33:2416

基于單片機(jī)的CPLD/FPGA被動(dòng)串行下載配置的實(shí)現(xiàn)

基于單片機(jī)的CPLD/FPGA被動(dòng)串行下載配置的實(shí)現(xiàn):介紹采用AT89S2051單片機(jī)配合串行E2PROM存儲(chǔ)器,實(shí)現(xiàn)CPLD/FPGA器件的被動(dòng)串行模式的下載配置,闡述了其原理及軟硬件設(shè)計(jì)。  &nb
2009-10-29 21:57:2219

EP1M350F780I6N 可編程FPGA

特征基于SRAM的LUT設(shè)備的配置設(shè)備提供以下特性:■配置Altera ACEX? 1K、APEX? 20K(包括APEX 20K、APEX 20KC和APEX 20KE)、APEX II
2023-03-07 18:54:42

HT48E MCU系列1K位EEPROM

HT48E MCU系列1K位EEPROM 本文以HT48E06 為例子,但程序可適用于HOLTEK HT48E06、HT48E10、HT48E30 等,含有1K 位EEPROM Data Memory 的MCU。
2010-03-27 09:05:0126

CPLD器件的配置與編程下載

當(dāng)利用CPLD/FPGA開發(fā)系統(tǒng)完成數(shù)字電路或系統(tǒng)的開發(fā)設(shè)計(jì)并仿真校驗(yàn)通過之后,就需要將獲得的CPLD/FPGA編程配置數(shù)據(jù)下載到CPLD/FPGA芯片中,以便最后獲得所設(shè)計(jì)的硬件數(shù)字電路或系
2010-06-01 10:14:4623

MDT10P55B1S,MICROCHIP/微芯,1K個(gè)字和狀態(tài)RA的72個(gè)字節(jié) MCU

MDT10P55B1S,MICROCHIP/微芯,1K個(gè)字和狀態(tài)RA的72個(gè)字節(jié) MCUMDT10P55B1S,MICROCHIP/微芯,1K個(gè)字和狀態(tài)RA的72個(gè)字
2023-10-17 16:35:09

基于單片機(jī)的Cyclone系列FPGA配置方法

摘要:本文討論了Cyclone系列器件的不同配置方法,提出一種單片機(jī)結(jié)合FLASH存儲(chǔ)器的被動(dòng)串行配置方案。關(guān)鍵詞:FPGA;FLASH;PS;Cyclone
2010-08-13 12:04:0964

基于CPLD的電梯控制器的設(shè)計(jì)

探討電梯控制技術(shù)的發(fā)展歷史和技術(shù)現(xiàn)狀,仔細(xì)研究CPLD器件的工作原理,開發(fā)流程以及VHDL語(yǔ)言的編程方法;采用單片CPLD器件,在MAX+plusⅡ軟件環(huán)境下,運(yùn)用VHDL語(yǔ)言設(shè)計(jì)一個(gè)16樓層單
2010-12-27 15:27:3556

用單片機(jī)配置CPLD器件

用單片機(jī)配置CPLD器件 ALTERA公司的可編程序邏輯器件APEX20K、FLEX10K和FLEX6000雖應(yīng)用廣泛,但由于其內(nèi)部采用SRAM存儲(chǔ)配置數(shù)據(jù),每次系統(tǒng)上電時(shí),必須用配置芯片對(duì)其進(jìn)行配置
2009-03-28 16:18:061071

Lattice CPLD器件的在系統(tǒng)動(dòng)態(tài)配置

以下是引用片段: 摘要: 介紹一種利用微控制器動(dòng)態(tài)配置CPLD器件的方法。將配置文件存放在存儲(chǔ)器中,配置文件中的控制代碼驅(qū)動(dòng)在微處理器中運(yùn)行的配置引擎;將配置文件中的配置信息通過JTAG口移入
2009-06-20 10:44:213034

ALTERA CPLD器件的配置與下載

一、 配置方式   ALTERA CPLD器件的配置方式主要分為兩大類:主動(dòng)配置方式和被動(dòng)方式。主動(dòng)配置方式由CPLD器件引導(dǎo)配置操作過程,它控制著外部存儲(chǔ)器和
2009-06-20 10:58:141928

數(shù)字頻率合成器的FPGA實(shí)現(xiàn)

摘要: 介紹了DDFS的原理和Altera公司的FPGA器件ACEX 1K的主要特點(diǎn),給出了用ACEX 1K系列器件EP1K10TC144-1實(shí)現(xiàn)數(shù)字頻率合成器的工作原理、設(shè)計(jì)思路、電路結(jié)構(gòu)和仿真結(jié)
2009-06-20 14:02:25844

使用CPLD和Flash實(shí)現(xiàn)FPGA的配置

本文介紹了通過處理機(jī)用CPLD和Flash實(shí)現(xiàn)FPGA配置文件下載更新的方法。與傳統(tǒng)的JTAG或PROM串行下載配置方法相比,此方法具有更新配置文件靈活方便、易于操作、適用于大容量FPGA下載的特點(diǎn)
2018-10-25 05:51:008194

PLD和FPGA有什么區(qū)別與聯(lián)系?PLD高速通訊USB轉(zhuǎn)移技術(shù)分析

下載的PLD稱之為FPGA。把Flash、EEPROM框架或乘積項(xiàng)框架的PLD稱為CPLD。 Altera把自己的PLD產(chǎn)品MAX系列/FLEX/ACEX/APEX系列稱為CPLD。由于FLEX
2017-06-19 09:59:133996

FPGA教程之CPLD和FPGA的配置與下載的詳細(xì)資料說明

本文檔詳細(xì)介紹的是FPGA教程之CPLD和FPGA的配置與下載的詳細(xì)資料說明主要內(nèi)容包括了:一、CPLD/FPGA器件的配置,二、MAX系列非易失性器件的下載配置,三、FLEX/ACEX系列FPGA的下載配置,四、ALTERA的編程文件
2019-02-28 09:56:1817

FPGA的配置手冊(cè)詳細(xì)資料合集免費(fèi)下載

Stratix?系列、Cyclone?系列、Apex?II、Apex 20K(包括Apex 20KE和Apex 20KC)、Mercury?、Acex?1K、Flex?10K(包括Flex 10KE
2019-04-19 08:00:0010

FPGA CPLD可編程邏輯器件的在系統(tǒng)配置方法

FPGA CPLD可編程邏輯器件的在系統(tǒng)配置方法(深圳市村田電源技術(shù)有限公司)-FPGA CPLD可編程邏輯器件的在系統(tǒng)配置方法? ? ? ? ? ? ? ? ? ?
2021-09-18 10:51:2013

Compact系列CPLD配置(configuration)用戶指南

電子發(fā)燒友網(wǎng)站提供《Compact系列CPLD配置(configuration)用戶指南.pdf》資料免費(fèi)下載
2022-09-26 10:08:172

Compact系列CPLD配置邏輯模塊(CLM)用戶指南

電子發(fā)燒友網(wǎng)站提供《Compact系列CPLD配置邏輯模塊(CLM)用戶指南.pdf》資料免費(fèi)下載
2022-09-26 10:06:252

CPLD的MAX系列器件庫(kù)

CPLD的MAX系列器件庫(kù)max-13.0.1.232
2022-12-21 17:26:114

已全部加載完成