電子發(fā)燒友App

硬聲App

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

電子發(fā)燒友網(wǎng)>可編程邏輯>FPGA/ASIC技術(shù)>基于FPGA實(shí)現(xiàn)DSP與RapidIO網(wǎng)絡(luò)互聯(lián)

基于FPGA實(shí)現(xiàn)DSP與RapidIO網(wǎng)絡(luò)互聯(lián)

收藏

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴

評(píng)論

查看更多

相關(guān)推薦

117-基于DSP+FPGA的20路 50Msps AD 數(shù)據(jù)處理平臺(tái)

DSP+FPGA部分 FPGA + DSP結(jié)構(gòu),DSP采用TMS320C6455,FPGA采用XC5VSX95T-1FF1136T具備CPCI接口,PCI為32bit 33MHzDSP具有千兆網(wǎng)絡(luò)DSP
2014-06-24 14:01:53

18-基于雙TMS320C6678 DSP的3U VPX的信號(hào)處理平臺(tái)

公司的 RapidIO Switch; DSP之間通過 RapidIOX4互聯(lián),Hyperlink X4 互聯(lián),SGMII互聯(lián),每片DSP外掛 1GB DDR3 ,32MB Nor Flash
2015-09-22 16:09:34

18-基于雙TMS320C6678 DSP的3U VPX的信號(hào)處理平臺(tái)

公司的Spartan XC3S200AN 配置芯片;一片 IDT 公司的 RapidIO Switch; DSP之間通過 RapidIOX4互聯(lián),Hyperlink X4 互聯(lián),SGMII互聯(lián),每片
2015-05-15 17:34:08

204-基于Xilinx Virtex-6 XC6VLX240T 和TI DSP TMS320C6678的信號(hào)處理板

RapidIO X4 EDMA 中斷 數(shù)據(jù)傳輸。   5) FPGA 完整的 DDR2控制、網(wǎng)絡(luò)數(shù)據(jù)收發(fā)傳輸。   6) FPGA Rocket 光纖數(shù)據(jù)傳輸測試程序。   7) DSPFPGARapidIO
2015-05-19 17:34:31

246-基于TI DSP TMS320C6678、Altera FPGA的CPCI處理卡

TMS320C6678芯片,支持DDR3, Nor Flash, 以太網(wǎng)接口,DSP之間通過HyperLink互聯(lián)DSP 的TSIF1外接連接器。   3) FPGA部分支持8路光纖 2.5Gbps
2015-09-17 14:38:59

246-基于TI DSP TMS320C6678、Altera FPGA的CPCI處理卡

TMS320C6678芯片,支持DDR3, Nor Flash, 以太網(wǎng)接口,DSP之間通過HyperLink互聯(lián)。DSP 的TSIF1外接連接器。   3) FPGA部分支持8路光纖 2.5Gbps 輸入輸出
2015-09-11 16:55:46

3-基于Xilinx Virtex-6 XC6VSX315T 和TI DSP TMS320C6678的VPX架構(gòu)信號(hào)處.-

一、板卡概述  板卡由我公司自主研發(fā),基于VPX架構(gòu),主體芯片為兩片 TI DSP TMS320C6678,兩片Virtex-6 XC6VSX315T-ff1156 FPGA,1個(gè)RapidIO
2014-05-30 11:36:40

6-基于TMS320C6678、FPGA XC5VLX110T的6U CPCI 8路光纖信號(hào)處理卡

RapidIO X4 EDMA 中斷 數(shù)據(jù)傳輸。   5) FPGA 完整的 DDR2控制、網(wǎng)絡(luò)數(shù)據(jù)收發(fā)傳輸。   6) FPGA Rocket 光纖數(shù)據(jù)傳輸測試程序。   7) DSPFPGA
2015-05-11 17:14:29

6-基于TMS320C6678、FPGA XC5VSX95T的6U CPCI 8路光纖信號(hào)處理卡

RapidIO X4 EDMA 中斷 數(shù)據(jù)傳輸。   5) FPGA 完整的 DDR2控制、網(wǎng)絡(luò)數(shù)據(jù)收發(fā)傳輸。   6) FPGA Rocket 光纖數(shù)據(jù)傳輸測試程序。   7) DSPFPGARapidIO
2015-09-14 11:56:15

6-基于TMS320C6678、FPGA XC5VSX95T的6U CPCI 8路光纖信號(hào)處理卡

RapidIO X4 EDMA 中斷 數(shù)據(jù)傳輸。   5) FPGA 完整的 DDR2控制、網(wǎng)絡(luò)數(shù)據(jù)收發(fā)傳輸。   6) FPGA Rocket 光纖數(shù)據(jù)傳輸測試程序。   7) DSPFPGARapidIO
2015-09-18 15:24:37

8-基于雙TMS320C6678 + XC7K420T的6U CPCI Express高速數(shù)據(jù)處理平臺(tái)

各出一個(gè)千兆網(wǎng)口,另外2個(gè)網(wǎng)絡(luò)連于背板。前面板FPGA出兩個(gè)千兆網(wǎng)口,6個(gè)SFF模塊光纖,支持5Gbps前面板出4個(gè)指示燈,1個(gè)復(fù)位按鈕。DSPFPGA之間 RapidIOX4互聯(lián),DSP的Uart
2015-05-14 17:56:53

8-基于雙TMS320C6678 + XC7K420T的6U CPCI Express高速數(shù)據(jù)處理平臺(tái)

各出一個(gè)千兆網(wǎng)口,另外2個(gè)網(wǎng)絡(luò)連于背板。前面板FPGA出兩個(gè)千兆網(wǎng)口,6個(gè)SFF模塊光纖,支持5Gbps前面板出4個(gè)指示燈,1個(gè)復(fù)位按鈕。DSPFPGA之間 RapidIOX4互聯(lián)DSP的Uart
2015-09-11 16:11:46

8-基于雙TMS320C6678 + XC7K420T的6U CPCI Express高速數(shù)據(jù)處理平臺(tái)

各出一個(gè)千兆網(wǎng)口,另外2個(gè)網(wǎng)絡(luò)連于背板。前面板FPGA出兩個(gè)千兆網(wǎng)口,6個(gè)SFF模塊光纖,支持5Gbps前面板出4個(gè)指示燈,1個(gè)復(fù)位按鈕。DSPFPGA之間 RapidIOX4互聯(lián)DSP的Uart
2015-09-15 15:34:38

DSPFPGA之間的通信如何實(shí)現(xiàn)

大家好,我現(xiàn)在在畫一塊28335的板子,想實(shí)現(xiàn)FPGA之間的通信,但是不知道該怎樣設(shè)計(jì),包括FPGADSP連接的引腳、通過內(nèi)部什么模塊實(shí)現(xiàn)數(shù)據(jù)通信,現(xiàn)在一頭霧水,請大家?guī)兔?。謝謝。
2018-12-03 15:55:34

DSP代碼的FPGA實(shí)現(xiàn)

DSP代碼大部分使用C語言編寫,實(shí)現(xiàn)了所需的功能,現(xiàn)在想移植到FPGA板子上,不知道該怎么辦?需要全部轉(zhuǎn)換Verilog代碼嗎?有沒有簡便一點(diǎn)的方法。。。
2015-01-23 13:35:51

DSPFPGA的SPI通信不能實(shí)現(xiàn)怎么辦

用的貴公司的TL138F-EVM A2開發(fā)板。想利用SPI協(xié)議實(shí)現(xiàn)FPGADSP通信??戳撕诵陌逡_說明 沒有看到FPGA這邊SPI協(xié)議要用的接口,是不是這塊板子不能實(shí)現(xiàn)DSPFPGA的SPI通信。麻煩床龍工程師指導(dǎo)下。還有其他方法嗎?
2020-04-24 06:46:47

FPGA+DSP;FPGA+ARM硬件設(shè)計(jì)

本人剛?cè)腴TFPGA,不知道如何實(shí)現(xiàn)FPGA+DSP,FPGA+ARM接口設(shè)計(jì),網(wǎng)上查詢有的說FPGA+DSP可以通過EMIF,IP核實(shí)現(xiàn)FPGA+ARM可以通過SPI,有沒有具體硬件參考的?
2016-08-27 11:30:26

FPGA實(shí)現(xiàn)網(wǎng)絡(luò)抓包怎么實(shí)現(xiàn)?

各位高手,小弟想實(shí)現(xiàn)FPGA下的網(wǎng)絡(luò)數(shù)據(jù)包抓取,應(yīng)該怎么實(shí)現(xiàn)?功能與Sniffer相似!
2013-01-22 06:54:09

FPGADSP的區(qū)別

、功能多個(gè)角度解析兩者的不同。1、FPGADSP的特點(diǎn)FPAG的結(jié)構(gòu)特點(diǎn)片內(nèi)有大量的邏輯門和觸發(fā)器,多為查找表結(jié)構(gòu),實(shí)現(xiàn)工藝多為SRAM。規(guī)模大,集成度高,處理速度快,執(zhí)行效率高。能完成復(fù)雜的時(shí)序
2019-05-07 01:28:40

FPGADSP的高速通信接口設(shè)計(jì)與實(shí)現(xiàn)

和比較,并給出了FPGA與這兩種DSP芯片進(jìn)行鏈路口通倍的具體方法。在FPGA內(nèi)部實(shí)現(xiàn)DSP鏈路口的設(shè)計(jì),同時(shí)給出了DSP進(jìn)行鏈路口通信的具體設(shè)置方法。由于實(shí)時(shí)處理中數(shù)據(jù)的重發(fā)會(huì)嚴(yán)重影響處理的實(shí)時(shí)性
2019-06-19 05:00:08

FPGADSP的高速通信接口設(shè)計(jì)與實(shí)現(xiàn)

和比較,并給出了FPGA與這兩種DSP芯片進(jìn)行鏈路口通倍的具體方法。在FPGA內(nèi)部實(shí)現(xiàn)DSP鏈路口的設(shè)計(jì),同時(shí)給出了DSP進(jìn)行鏈路口通信的具體設(shè)置方法。由于實(shí)時(shí)處理中數(shù)據(jù)的重發(fā)會(huì)嚴(yán)重影響處理的實(shí)時(shí)性,故
2018-12-04 10:39:29

FPGA可以實(shí)現(xiàn)DSP的功能嗎?

一般涉及到數(shù)字處理和邏輯控制都用DSPFPGA實(shí)現(xiàn),最近想用FPGA實(shí)現(xiàn)數(shù)字處理和邏輯控制,聽搞通信的說多加幾個(gè)門就可以了,數(shù)字處理時(shí)鐘要求25MHZ,請高手指點(diǎn)一下。
2013-04-05 10:01:31

FPGA培訓(xùn)—基于FPGADSP系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn)

的數(shù)目之外,就是采用可編程邏輯器件,主要是FPGA芯片來實(shí)現(xiàn)。本課程以DSP設(shè)計(jì)在FPGA芯片上的開發(fā)為主線,遵照由淺入深的基本步驟和思路進(jìn)行詳細(xì)講解,每一個(gè)知識(shí)點(diǎn)都給出了基于ISE(HDL語言
2009-07-21 09:22:42

FPGA構(gòu)建高性能DSP

FPGA實(shí)現(xiàn)和編程的一個(gè)方法是采用知識(shí)產(chǎn)權(quán)(IP)的模塊或核心。例如,大多數(shù)標(biāo)準(zhǔn)DSP功能都在Xilinx庫中以可參數(shù)配置的DSP核心的形式實(shí)現(xiàn)了,它們通過Xilinx公司的CORE生成器提供。包括
2011-02-17 11:21:37

FPGA設(shè)計(jì)之浮點(diǎn)DSP算法實(shí)現(xiàn)【賽靈思工程師作品】

FPGA設(shè)計(jì)之浮點(diǎn)DSP算法實(shí)現(xiàn),DSP算法是很多工程師在設(shè)計(jì)過程中都會(huì)遇到的問題,本文將從FPGA設(shè)計(jì)的角度來講解浮點(diǎn)DSP算法的實(shí)現(xiàn)。FPGA設(shè)計(jì)之浮點(diǎn)DSP算法實(shí)現(xiàn)是賽靈思工程師最新力作,資料不可多得,大家珍惜啊1FPGA設(shè)計(jì)之浮點(diǎn)DSP算法實(shí)現(xiàn)[hide][/hide]
2012-03-01 15:23:56

fpga+dsp 4路ad采集系統(tǒng),you嘗,rapidio pcie ddr3 各種高速外圍接口 代碼有償。qq2715957785

fpga+dsp 4路ad采集系統(tǒng),you嘗,rapidio pcieddr3 各種高速外圍接口 代碼有償。qq2715957785
2018-02-24 08:34:21

fpga virtex 5 與dsp c6678 srio 4x 通信問題

本人使用virtex 5 與dsp c6678 srio通信,fpga是從模式,一直使用的1x?,F(xiàn)在調(diào)試4x的時(shí)候遇到問題,4x會(huì)自動(dòng)變成1x通信,或者:dsp成4x,fpga也訓(xùn)練成4x,但是此時(shí)
2018-06-21 00:10:20

C6678 處理板設(shè)計(jì)資料第8章:基于雙TMS320C6678 + XC7K420T的6U CPCI Express高速數(shù)據(jù)處理平臺(tái)

DSP各出一個(gè)千兆網(wǎng)口,另外2個(gè)網(wǎng)絡(luò)連于背板。前面板FPGA出兩個(gè)千兆網(wǎng)口,6個(gè)SFF模塊光纖,支持5Gbps前面板出4個(gè)指示燈,1個(gè)復(fù)位按鈕。DSPFPGA之間 RapidIOX4互聯(lián)DSP
2021-11-01 11:23:03

C6678學(xué)習(xí)資料:基于6U VPX的 XC7VX690T+C6678的雙FMC接口雷達(dá)通信處理板

) 通過本地總線、RapidIODSP連接;  7) 提供主FPGA所有接口代碼的封裝庫;DSP子系統(tǒng)規(guī)格  1) 選用TI公司8核DSP,型號(hào)TMS320C6678,工作主頻1GHz;  2) 外掛1
2019-09-06 10:15:41

HDLC的DSPFPGA實(shí)現(xiàn)

反復(fù)編程使用。DSPFPGA芯片雖成本略微高于ASIC芯片,但具有貨源暢通、可多次編程使用等優(yōu)點(diǎn)。在中小批量通信產(chǎn)品的設(shè)計(jì)生產(chǎn)中,用FPGADSP實(shí)現(xiàn)HDLC功能是一種值得采用的方法。HDLC的幀
2011-03-17 10:23:56

RSIO高速互聯(lián)知多少?

RapidIO正是滿足這些要求的最佳選擇。以無線基站為例,在SRIO出現(xiàn)之前,無線基站的基帶處理的典型框圖如圖7所示。圖7 傳統(tǒng)無線基站基帶處理框圖在傳統(tǒng)的基站中,DSP與ASIC或FPGA之間的互連一般用外部
2016-12-09 11:24:30

Serial RapidIO接口DMA數(shù)據(jù)傳輸

本人在北京工作7年以上,從事FPGA外圍接口設(shè)計(jì),非常熟悉Serial RapidIO協(xié)議,設(shè)計(jì)調(diào)試了多個(gè)基于Serial RapidIO接口的DSP和PowerPC信號(hào)處理卡.本人非常
2014-08-23 13:27:47

[討論]FPGA培訓(xùn)—基于FPGADSP系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn)

處理器的數(shù)目之外,就是采用可編程邏輯器件,主要是FPGA芯片來實(shí)現(xiàn)。本課程以DSP設(shè)計(jì)在FPGA芯片上的開發(fā)為主線,遵照由淺入深的基本步驟和思路進(jìn)行詳細(xì)講解,每一個(gè)知識(shí)點(diǎn)都給出了基于ISE(HDL語言
2009-07-21 09:20:11

[轉(zhuǎn)帖]FPGA培訓(xùn)—基于FPGADSP系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn)

處理器的數(shù)目之外,就是采用可編程邏輯器件,主要是FPGA芯片來實(shí)現(xiàn)。本課程以DSP設(shè)計(jì)在FPGA芯片上的開發(fā)為主線,遵照由淺入深的基本步驟和思路進(jìn)行詳細(xì)講解,每一個(gè)知識(shí)點(diǎn)都給出了基于ISE(HDL語言
2009-07-24 13:07:08

【TL6748 DSP申請】小型化互聯(lián)網(wǎng)控制器

PowerPC,dspfpga實(shí)現(xiàn),fpga負(fù)責(zé)接收E1口,K口等數(shù)據(jù),通過dsp的mcbsp接口傳輸?shù)?b class="flag-6" style="color: red">dsp,進(jìn)行話音編解碼處理,然后通過HPI接口與PowerPC交互,或者通過dsp的網(wǎng)口直接收發(fā)數(shù)據(jù)。整個(gè)設(shè)備相當(dāng)于一個(gè)路由器,它可以接入各種電臺(tái)!
2015-09-10 11:15:14

信號(hào)處理板卡設(shè)計(jì)資料原理圖:613-基于6UVPX C6678+XCVU9P的信號(hào)處理板卡

容量 ?FPGA 外掛2組FMC HPC 連接器; ?FPGA 引出1路QSPF+,數(shù)據(jù)速率25GbpsX4/s; ?FPGADSP之間通過RapidIO互聯(lián) 。 ?VPX 連接器上外接FPGA
2023-10-16 11:12:06

兼職XILINX FPGA設(shè)計(jì)

以上,從事FPGA外圍接口設(shè)計(jì),非常熟悉Serial RapidIO協(xié)議,設(shè)計(jì)調(diào)試了多個(gè)基于Serial RapidIO接口的DSP和PowerPC信號(hào)處理卡.本人非常熟悉Spartan-6
2015-11-11 15:06:39

如何實(shí)現(xiàn)DSPRapidIO網(wǎng)絡(luò)互聯(lián)?

隨著通訊系統(tǒng)的數(shù)據(jù)處理量日益增大,過去總線形式的體系結(jié)構(gòu)逐漸成為約束處理能力進(jìn)一步提升的瓶頸。本文首先簡單介紹了嵌入式設(shè)計(jì)中總線結(jié)構(gòu)的演化過程,從而引出新一代點(diǎn)對(duì)點(diǎn)串行交換結(jié)構(gòu)RapidIO
2019-11-01 06:05:21

如何利用串行RapidIO實(shí)現(xiàn)FPGA協(xié)處理器?

要跟上日益提高的性能需求,還得注意保持成本低廉有效利用基于串行RapidIOFPGA作為DSP協(xié)處理器就能達(dá)到這些目的。那么,我們該怎么做呢?
2019-08-07 06:47:06

如何利用串行RapidIO實(shí)現(xiàn)FPGA協(xié)處理?

運(yùn)算平臺(tái)之間是如何連接的?SRIO系統(tǒng)的應(yīng)用實(shí)例有哪些?如何利用串行RapidIO實(shí)現(xiàn)FPGA協(xié)處理?
2021-04-29 06:17:59

怎么實(shí)現(xiàn)基于RapidIO的雙主機(jī)節(jié)點(diǎn)嵌入式系統(tǒng)互聯(lián)的設(shè)計(jì)?

本文討論了一種基于RapidIO的具有雙主機(jī)節(jié)點(diǎn)的嵌入式系統(tǒng)互聯(lián)設(shè)計(jì),給出系統(tǒng)設(shè)計(jì)方案及驅(qū)動(dòng)軟件設(shè)計(jì),并在具體應(yīng)用環(huán)境中對(duì)設(shè)計(jì)方案進(jìn)行了系統(tǒng)驗(yàn)證。
2021-05-24 06:24:37

怎么利用FPGA實(shí)現(xiàn)DSPRapidIO網(wǎng)絡(luò)互聯(lián)?

隨著通訊系統(tǒng)的數(shù)據(jù)處理量日益增大,過去總線形式的體系結(jié)構(gòu)逐漸成為約束處理能力進(jìn)一步提升的瓶頸。本文首先簡單介紹了嵌入式設(shè)計(jì)中總線結(jié)構(gòu)的演化過程,從而引出新一代點(diǎn)對(duì)點(diǎn)串行交換結(jié)構(gòu)RapidIO。
2019-09-02 07:10:22

承接FPGA項(xiàng)目,rapidIO/PCIE/GTX/DDR3/CAN/LVDS/VGA/EMIF等高低速接口

視頻圖像方面,VGA格式和LVDS格式的視頻圖像疊加、旋轉(zhuǎn)和縮放;3. 高低速接口方面,rapidIO、PCIE-DMA、10G以太網(wǎng)GTX、DDR3、SPI、UART、I2C、CAN接口,與DSP
2016-07-02 15:31:38

求如何不調(diào)用IP核實(shí)現(xiàn)rapidio協(xié)議

在雷達(dá)信號(hào)處理機(jī)的設(shè)計(jì)中,RapidIO接口可以可靠地實(shí)現(xiàn)芯片與芯片之間、板卡與板卡之間和系統(tǒng)與系統(tǒng)之間的高速低延遲通信,具有很大的應(yīng)用前景。
2013-03-17 13:34:01

用SRIO實(shí)現(xiàn)DSPFPGA通信

我在做fpgadsp的SRIO通信,我用的是論壇上提供的SRIO test程序,目前dsp端能夠實(shí)現(xiàn)端口0的外部回環(huán)測試。fpga端的協(xié)議還沒做通,我想用dsp直接給fpga發(fā)包,fpga根據(jù)收到
2018-06-21 10:45:13

請問DSP與ARM之間的高速互聯(lián)有什么方式?

我們設(shè)計(jì)的系統(tǒng)里面需要實(shí)現(xiàn)DSP28377和ARM之間的高速互聯(lián),目前擬定的方案有雙口RAM并行總線互聯(lián)和SPI總線互聯(lián),請問還有其它高速總線互聯(lián)方式嗎?
2018-09-20 14:14:15

請問dm385能不能通過u***實(shí)現(xiàn)互聯(lián)?

TI 相關(guān)技術(shù)支持專家 你們好 : 我在一個(gè)項(xiàng)目中使用了DM385 作為視頻的解壓縮方案,現(xiàn)在要將壓縮后的視頻流傳輸?shù)?b class="flag-6" style="color: red">fpga 基帶,通過無線發(fā)送。想問一下,dm385 能不能通過u*** 實(shí)現(xiàn)互聯(lián)
2020-08-18 07:03:22

請問用c6678 srio收發(fā)地址位數(shù),DSP端keystone_srio的程序要做什么改進(jìn)?

Hi,Ti guys,我在使用自己板上的c6678,利用論壇上keystone_srio程序調(diào)試dspfpga端的通信。同事從fpga(v6,srio核)看來收發(fā)地址都是34衛(wèi)的,但我調(diào)DSP互聯(lián)
2018-12-28 11:08:14

通過FPGA實(shí)現(xiàn)溫控電路接口及其與DSP通信接口的設(shè)計(jì)

,數(shù)字控制信號(hào)經(jīng)過 DA轉(zhuǎn)換后輸出模擬控制電壓到后端控制電路,實(shí)現(xiàn)對(duì)七路溫度的閉環(huán)控制。 4.FPGA與外圍電路之間的通信接口 FPGA與外圍電路之間的通信接口主要包括與溫度傳感器,DSP,232接口
2020-08-19 09:29:48

采用DSP實(shí)現(xiàn)網(wǎng)絡(luò)通信接口設(shè)計(jì)

DSP芯片是專門為實(shí)現(xiàn)各種數(shù)字信號(hào)處理算法而設(shè)計(jì)的、具有特殊結(jié)構(gòu)的微處理器,其卓越的性能、不斷上升的性價(jià)比、日漸完善的開發(fā)方式使它的應(yīng)用越來越廣泛。將計(jì)算機(jī)網(wǎng)絡(luò)技術(shù)引入以DSP為核心的嵌入式系統(tǒng)
2019-06-20 05:00:04

采用DSP實(shí)現(xiàn)網(wǎng)絡(luò)通信接口設(shè)計(jì)

  DSP芯片是專門為實(shí)現(xiàn)各種數(shù)字信號(hào)處理算法而設(shè)計(jì)的、具有特殊結(jié)構(gòu)的微處理器,其卓越的性能、不斷上升的性價(jià)比、日漸完善的開發(fā)方式使它的應(yīng)用越來越廣泛。將計(jì)算機(jī)網(wǎng)絡(luò)技術(shù)引入以DSP為核心的嵌入式系統(tǒng)
2019-06-20 05:00:05

基于FPGA的串行RapidIO-PCI轉(zhuǎn)接橋設(shè)計(jì)

針對(duì)傳統(tǒng)總線PCI存在的問題,提出異步FIFO存儲(chǔ)轉(zhuǎn)發(fā)模式的串行RapidIO-PCI轉(zhuǎn)接橋方案,介紹RapidIO高速總線的體系結(jié)構(gòu)及其性能優(yōu)勢,根據(jù)PCI和RapidIO協(xié)議,給出轉(zhuǎn)接橋關(guān)鍵部分結(jié)構(gòu)的設(shè)
2009-04-01 09:34:0233

FPGA實(shí)現(xiàn)DSP應(yīng)用

具有系統(tǒng)級(jí)性能的FPGA在半導(dǎo)體工藝的線寬達(dá)到深亞微米后更進(jìn)一步按信號(hào)處理的要求改進(jìn)器件結(jié)構(gòu)和性能,不僅可實(shí)現(xiàn)VLSI DSP,且具有系統(tǒng)內(nèi)可再編程的特性,可用流水和并行處
2009-05-09 12:57:3516

基于TSI568的RapidIO交換模塊設(shè)計(jì)

RapidIO 互連構(gòu)架是一個(gè)開放的標(biāo)準(zhǔn),可應(yīng)用于連接多處理器、存儲(chǔ)器和通用計(jì)算平臺(tái)。本文簡要介紹了基于Tundra 公司TSI568 芯片的RapidIO 交換模塊的設(shè)計(jì)原理和實(shí)現(xiàn)方法,并對(duì)一些
2010-01-06 16:47:4840

基于FPGA實(shí)現(xiàn)DSPRapidIO網(wǎng)絡(luò)互聯(lián)

本文首先簡單的介紹了總線的發(fā)展,從而引出一種新型的串行點(diǎn)對(duì)點(diǎn)交換結(jié)構(gòu)RapidIO。DSP 在高性能處理系統(tǒng)中的重要性毋庸置疑,但是目前的很多DSP 并沒有RapidIO接口。本文提出了
2010-01-25 14:25:1932

FPGA實(shí)現(xiàn)DSP應(yīng)用

FPGA實(shí)現(xiàn)DSP應(yīng)用 摘要:具有系統(tǒng)級(jí)性能的FPGA在半導(dǎo)體工藝的線寬達(dá)到深亞微米后更進(jìn)一步按信號(hào)處理的要求改進(jìn)器件結(jié)構(gòu)和性能,不僅可實(shí)現(xiàn)VLSI DSP,且具有系統(tǒng)
2010-04-01 15:39:5414

FPGADSP應(yīng)用

FPGADSP應(yīng)用 近年來由于多媒體技術(shù)和無線通信的發(fā)展,對(duì)DSP應(yīng)用的要求不斷地增長,但是這些應(yīng)用對(duì)信號(hào)處理要求高,需要采用處理速度高的硬件來實(shí)現(xiàn)DSP,所以,隨著CMOS工藝的
2010-04-07 14:25:5816

用可再配置FPGA實(shí)現(xiàn)DSP功能

用可再配置FPGA實(shí)現(xiàn)DSP功能 
2010-07-16 17:56:4310

DSP互連分析與FPGA實(shí)現(xiàn)

比較了多種DSP芯片的互連性能,給出了一種簡單高性能DSP網(wǎng)絡(luò)結(jié)構(gòu)。針對(duì)構(gòu)成DSP網(wǎng)絡(luò)通訊接口的鏈路口,分析其基本特點(diǎn),并且提出了在FPGA實(shí)現(xiàn)的設(shè)計(jì)原理。最后給出了設(shè)計(jì)仿真圖和
2010-07-27 16:46:4622

MAC在FPGA中的高效實(shí)現(xiàn)

乘累加器在DSP算法中有著舉足輕重的地位。現(xiàn)在,很多前端DSP算法都通過FPGA實(shí)現(xiàn)。結(jié)合FPGA具體的硬件結(jié)構(gòu),提出了乘累加器在FPGA實(shí)現(xiàn)的改進(jìn)方法:流水線技術(shù)、CSD編碼、DA算法,
2010-08-06 14:41:3829

基于RapidIO和存儲(chǔ)映射的高速互連網(wǎng)絡(luò)

分析當(dāng)前高速互連網(wǎng)絡(luò)中同時(shí)存在的TCP/IP, GAMMA, InfiniBand, SCI 等技術(shù)的實(shí)現(xiàn)機(jī)制,介紹RapidIO 高性能總線技術(shù)。研究RapidIO 協(xié)議和MPC8548 處理器的相關(guān)技術(shù),提出在RapidIO 高速互連網(wǎng)
2010-09-22 08:35:1120

WCDMA系統(tǒng)基帶處理的DSP+FPGA實(shí)現(xiàn)方案

摘? 要: 本文在分析WCDMA系統(tǒng)基帶處理方案的基礎(chǔ)上,結(jié)合DSPFPGA性能的比較,提出了一種在性能、靈活性和性價(jià)比上都比較理想的DSP+FPGA基帶發(fā)送的實(shí)現(xiàn)方案。 引言 隨
2006-03-11 13:29:42670

基于DSPFPGA的通用圖像處理平臺(tái)設(shè)計(jì)

基于DSPFPGA的通用圖像處理平臺(tái)設(shè)計(jì) 摘要:設(shè)計(jì)一種基于DSPFPGA架構(gòu)的通用圖像處理平臺(tái),運(yùn)用FPGA實(shí)現(xiàn)微處理器接口設(shè)計(jì),并對(duì)圖像數(shù)據(jù)進(jìn)行簡單預(yù)處理,利用DSP
2010-02-01 11:10:211379

利用串行RapidIO實(shí)現(xiàn)FPGA協(xié)處理

利用串行RapidIO實(shí)現(xiàn)FPGA協(xié)處理 為了支持“三重播放”應(yīng)用,人們對(duì)高速通信和超快速計(jì)算的需求日益增大,這向系統(tǒng)開發(fā)師、算法開發(fā)師和硬件工程師等人員提出了新
2010-02-25 17:06:551216

RapidIO提高DSP陣列的性能

RapidIO提高DSP陣列的性能 “采用SERDES(串行/解串器)技術(shù)后只需少量引腳就能獲得很高的帶寬。由于硬件全部承擔(dān)了協(xié)議棧的處理,RapidIO減少了原來僅用于在系統(tǒng)中傳
2010-03-01 10:36:391318

串行RapidIO交換器的應(yīng)用優(yōu)勢

串行RapidIO交換器的應(yīng)用優(yōu)勢 EMIF6? 是由 Texas Instruments 開發(fā)的一款專利接口,在業(yè)內(nèi)應(yīng)用多年,反響良好。但是,EMIF6? 現(xiàn)正用于從未嘗試的 DSPDSP 連接等應(yīng)用。本文
2010-03-03 15:54:10795

采用串行RapidIO連接功能增強(qiáng)DSP協(xié)處理能力

采用串行RapidIO連接功能增強(qiáng)DSP協(xié)處理能力 目前,對(duì)高速通信與超快計(jì)算的需求正與日俱增。有線和無線通信標(biāo)準(zhǔn)的應(yīng)用隨處可見,數(shù)據(jù)處理架構(gòu)每天都在擴(kuò)展。較為普
2010-03-03 16:01:251134

利用串行RapidIO實(shí)現(xiàn)FPGA協(xié)處理

利用串行RapidIO實(shí)現(xiàn)FPGA協(xié)處理   為了支持“三重播放”應(yīng)用,人們對(duì)高速通信和超快速計(jì)算的需求日益增大,這向系統(tǒng)開發(fā)師
2010-03-25 14:48:251389

基于Spartan-3 FPGADSP功能實(shí)現(xiàn)方案

  Spartan-3FPGA能以突破性的價(jià)位點(diǎn)實(shí)現(xiàn)嵌入式DSP功能。本文闡述了Spartan-3 FPGA
2010-12-17 11:31:23675

基于DSPFPGA的CCD圖像采集系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn)

捅要:為了實(shí)現(xiàn)是彈武器瞄準(zhǔn)自動(dòng)化,本文設(shè)計(jì)了基于DSPFPGA的高速高精確度雙通道CCD圖像采集系統(tǒng),采用QUartuBn在AJtera的FPGA器件CYCLONEII上設(shè)計(jì)了CCD驅(qū)動(dòng)時(shí)序電路,采用PsPICE設(shè)計(jì)了可以
2011-02-25 13:48:05187

基于DSPFPGA的HDLC協(xié)議通訊電路設(shè)計(jì)

摘要:為了實(shí)現(xiàn)高速HDLC通訊協(xié)議,設(shè)計(jì)了DSP+FPGA結(jié)構(gòu)的485通訊接口,接口包括DSP、FPGA、485轉(zhuǎn)換等硬件電路,以及DSPFPGA之間的數(shù)據(jù)交換程序和FPGA內(nèi)部狀態(tài)機(jī);其中DSP用于實(shí)現(xiàn)數(shù)據(jù)控制,FPGA用于實(shí)現(xiàn)HDLC通訊協(xié)議,DSPFPGA之間采用XINTF方式,通過雙FI
2011-02-25 17:24:3498

基于DSPFPGA的運(yùn)動(dòng)控制卡的設(shè)計(jì)與實(shí)現(xiàn)

摘要:針對(duì)數(shù)控系統(tǒng)的工作特點(diǎn)和要求,通過對(duì)TI公司新推出的DSP芯片TMS320F2812和ALTERA公司的FPGA芯片EP1K30功能和特點(diǎn)的深入分析,給出了一種基于DSPFPGA的運(yùn)動(dòng)控制卡的設(shè)計(jì)與實(shí)現(xiàn)。在充分考慮上述芯片特點(diǎn)和資源的基礎(chǔ)上,該卡采用DSPFPGA取代單片機(jī)
2011-02-27 13:29:19104

DSPFPGA實(shí)現(xiàn)的新思路

【摘要】本文論述了FPGADSP應(yīng)用上的優(yōu)缺點(diǎn),比較了FPGA芯片和DSP芯片之間的差別,介紹了解決隔閡的方案--Xtreme DSP軟件包和平臺(tái)級(jí)的Virtex Ⅱ芯片。最后,對(duì)Xtreme和VirtexⅡ芯片的特點(diǎn)進(jìn)行了詳細(xì)說明。 關(guān)鍵詞:數(shù)字信號(hào)處理;可編程門陣列;芯片
2011-02-28 13:09:4159

融合DSP設(shè)計(jì)與FPGA硬件實(shí)現(xiàn)

System Generator 工具由 MathWorks 與 Xilinx 合作開發(fā)而成,DSP 設(shè)計(jì)人員可使用 MATLAB 和Simulink 工具在 FPGA 內(nèi)進(jìn)行開發(fā)和仿真來完善 DSP 設(shè)計(jì)。 該工具為系統(tǒng)級(jí) DSP 設(shè)計(jì)與 FPGA 硬件實(shí)現(xiàn)的融合起
2011-05-11 18:36:23224

基于FPGADSP的微小型捷聯(lián)慣導(dǎo)系統(tǒng)的設(shè)計(jì)

為滿足導(dǎo)航系統(tǒng)設(shè)計(jì)的小型化、實(shí)時(shí)性要求,本文提出了一種基于FPGA + DSP實(shí)現(xiàn)方案。該方案的設(shè)計(jì)思路是:將FPGA 映射到DSP EMIF 的一段地址空間,并用FPGA 來完成多通道信號(hào)的采集; DSP
2011-09-13 14:32:0877

RapidIO應(yīng)用系統(tǒng)及其驗(yàn)證模型的設(shè)計(jì)與測試

該方案采用Altera公司的IP核和Cyclone系列FPGA,建立了串行RapidIO(SRIO)接口通信系統(tǒng),并對(duì)其功能進(jìn)行驗(yàn)證。詳細(xì)分析了RapidIO應(yīng)用系統(tǒng)及其驗(yàn)證模型的功能結(jié)構(gòu)和運(yùn)行原理,為提高嵌入式
2011-12-23 14:47:2238

基于RapidIo高速信號(hào)處理系統(tǒng)的網(wǎng)絡(luò)枚舉技術(shù)

介紹了RapidIo總線的特點(diǎn),以及RapidIo總線初始化過程中面臨的系統(tǒng)網(wǎng)絡(luò)結(jié)構(gòu)探測和最短路徑路由選擇問題。針對(duì)該問題,本文研究了深度優(yōu)先(DFS)網(wǎng)絡(luò)拓?fù)涮綔y方法在RapidIo總線枚舉過
2013-03-13 16:15:1474

基于FPGADSP的圖像多功能卡的設(shè)計(jì)與實(shí)現(xiàn)

基于FPGADSP的圖像多功能卡的設(shè)計(jì)與實(shí)現(xiàn)
2016-09-22 12:32:0828

FPGA與DSPs高速互聯(lián)的方案

DSPFPGA高速的數(shù)據(jù)傳輸有三種常用接口方式: EMIF, HPI 和 McBSP 方式。而采用 EMIF 接口方式, 利用 FPGA ( 現(xiàn)場可編程邏輯門陣列) 設(shè)計(jì) FIFO的接口電路,即可實(shí)現(xiàn)高速互聯(lián)
2017-02-11 14:16:102487

基于FPGADSP網(wǎng)絡(luò)單向時(shí)延測量系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn)_唐旭

基于FPGADSP網(wǎng)絡(luò)單向時(shí)延測量系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn)_唐旭
2017-03-19 11:38:260

基于FPGA的高速DSP與液晶模塊接口的實(shí)現(xiàn)

基于FPGA的高速DSP與液晶模塊接口的實(shí)現(xiàn)
2017-10-19 13:46:233

基于DSPFPGA配置方法研究與實(shí)現(xiàn)

基于DSPFPGA配置方法研究與實(shí)現(xiàn)
2017-10-19 16:15:1936

異步FIFO在FPGADSP通信中的應(yīng)用解析

摘要 利用異步FIFO實(shí)現(xiàn)FPGADSP進(jìn)行數(shù)據(jù)通信的方案。FPGA在寫時(shí)鐘的控制下將數(shù)據(jù)寫入FIFO,再與DSP進(jìn)行握手后,DSP通過EMIFA接口將數(shù)據(jù)讀入。文中給出了異步FIFO的實(shí)現(xiàn)
2017-10-30 11:48:441

FPGA實(shí)現(xiàn)DSP解決方案的理由

出于以下幾個(gè)原因,你可能會(huì)考慮使用FPGA實(shí)現(xiàn)DSP解決方案。首先是為了提高性能,盡管今天的DSP處理器很快,并對(duì)許多DSP應(yīng)用來說很有用,但仍有一些應(yīng)用要求性能再進(jìn)一步提升,而FPGA提供了更高
2017-11-06 11:47:520

基于DSP+FPGA的并行信號(hào)處理模塊設(shè)計(jì)

結(jié)構(gòu),同時(shí)為滿足大數(shù)據(jù)存儲(chǔ)要求設(shè)計(jì)了可方便網(wǎng)絡(luò)控制的數(shù)據(jù)存儲(chǔ)模塊。模塊之間可以通過自定義LVDS接口實(shí)現(xiàn)互聯(lián),組成一個(gè)系統(tǒng)。
2017-11-17 06:11:402373

FPGA會(huì)取代DSP嗎?FPGADSP區(qū)別介紹

本文首先分析了FPGA是否會(huì)取代DSP,其次介紹了FPAG結(jié)構(gòu)特點(diǎn)與優(yōu)勢及DSP的基本結(jié)構(gòu)和特征,最后闡述了FPGADSP兩者之間的區(qū)別。
2018-05-31 09:51:2535711

DSP 上的串行 RapidIO 接口及高性能應(yīng)用

高性能 DSP 上的串行 RapidIO 接口
2018-06-12 03:44:003784

采用DSPFPGA實(shí)現(xiàn)船舶自動(dòng)避碰系統(tǒng)的設(shè)計(jì)

的I/O功能,實(shí)現(xiàn)外圍輸入輸出接口如其他串行口、ADC數(shù)據(jù)采集緩存等硬件電路,使部分?jǐn)?shù)據(jù)采集和數(shù)據(jù)通信的I/O任務(wù)由DSPFPGA協(xié)同承擔(dān),從而使DSP減輕負(fù)擔(dān),可以更專注于避碰的復(fù)雜算法。FPGA還可以實(shí)現(xiàn)
2020-05-13 07:57:001705

如何使用實(shí)現(xiàn)FPGA的RMII通訊模塊的設(shè)計(jì)

某魚雷聲自導(dǎo)的硬件系統(tǒng)使用了百兆網(wǎng)絡(luò)交換機(jī)實(shí)現(xiàn)DSP之間的互聯(lián)。交換機(jī)在MAC和PHY之間的接I=I是RMII,但DSP沒有相應(yīng)的外圍設(shè)備與它匹配。因此必須在FPGA中設(shè)計(jì)RMII的通訊模塊,完成DSP數(shù)據(jù)格式向RMII數(shù)據(jù)格式的轉(zhuǎn)化。在設(shè)計(jì)中將該通訊模塊分為發(fā)送狀態(tài)機(jī)和接收狀態(tài)機(jī)兩部分
2018-10-18 16:46:5164

如何使用DSP實(shí)現(xiàn)網(wǎng)絡(luò)通信程序的設(shè)計(jì)

通過分析網(wǎng)卡基本通信過程控制和數(shù)字信號(hào)處理器( DSP)對(duì)網(wǎng)卡直接編程方法, 成功設(shè)計(jì)基于DSP網(wǎng)絡(luò)通程序,從而最終實(shí)現(xiàn)DSP系統(tǒng)數(shù)字化和網(wǎng)絡(luò)化的融合。
2020-08-14 15:55:007

rapidio交換芯片是什么

RapidIO交換芯片是一種基于RapidIO協(xié)議的專用交換芯片,它能夠實(shí)現(xiàn)高速、低延遲的數(shù)據(jù)傳輸和交換,廣泛應(yīng)用于嵌入式系統(tǒng)、數(shù)據(jù)中心、網(wǎng)絡(luò)通信等領(lǐng)域。RapidIO協(xié)議本身是一種基于包交換的互連技術(shù),具有高速、高效、可靠等特點(diǎn),因此RapidIO交換芯片在數(shù)據(jù)傳輸和交換方面具有很高的性能優(yōu)勢。
2024-03-16 16:40:091532

已全部加載完成