電子發(fā)燒友App

硬聲App

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

電子發(fā)燒友網(wǎng)>可編程邏輯>FPGA/ASIC技術(shù)>一種采用FPGA/DSP的靈巧干擾平臺(tái)設(shè)計(jì)與實(shí)現(xiàn)

一種采用FPGA/DSP的靈巧干擾平臺(tái)設(shè)計(jì)與實(shí)現(xiàn)

收藏

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴

評(píng)論

查看更多

相關(guān)推薦

FPGA+DSP導(dǎo)引頭信號(hào)處理中的FPGA技術(shù)該怎么實(shí)現(xiàn)?

,生命周期縮短。實(shí)現(xiàn)功能強(qiáng)、性能指標(biāo)高、抗干擾能力強(qiáng)、工作穩(wěn)定可靠、體積小、功耗低、結(jié)構(gòu)緊湊合理符合彈載要求的導(dǎo)引頭信號(hào)處理器已經(jīng)勢(shì)在必行。過去單采用DSP處理器搭建信號(hào)處理器已經(jīng)不能滿足要求
2019-08-30 06:31:29

FPGADSP的高速通信接口設(shè)計(jì)與實(shí)現(xiàn)

;文獻(xiàn)[5]給出了FPGA內(nèi)部沒計(jì)TS101鏈路口的框圖,但只給出了簡(jiǎn)單的介紹,無(wú)法給設(shè)計(jì)者以參考。本文采用Altera公司Cyclone系列芯片EP1C12實(shí)現(xiàn)了與TS101/TS201兩芯片的鏈路口
2019-06-19 05:00:08

FPGADSP的高速通信接口設(shè)計(jì)與實(shí)現(xiàn)

;文獻(xiàn)[5]給出了FPGA內(nèi)部沒計(jì)TS101鏈路口的框圖,但只給出了簡(jiǎn)單的介紹,無(wú)法給設(shè)計(jì)者以參考。本文采用Altera公司Cyclone系列芯片EP1C12實(shí)現(xiàn)了與TS101/TS201兩芯片的鏈路口
2018-12-04 10:39:29

FPGA培訓(xùn)—基于FPGADSP系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn)

的數(shù)目之外,就是采用可編程邏輯器件,主要是FPGA芯片來(lái)實(shí)現(xiàn)。本課程以DSP設(shè)計(jì)在FPGA芯片上的開發(fā)為主線,遵照由淺入深的基本步驟和思路進(jìn)行詳細(xì)講解,每個(gè)知識(shí)點(diǎn)都給出了基于ISE(HDL語(yǔ)言
2009-07-21 09:22:42

一種基于DSP+FPGA的飛控計(jì)算機(jī)設(shè)計(jì)方法介紹

飛控計(jì)算機(jī)平臺(tái)尤為重要。傳統(tǒng)的單處理器核心飛控計(jì)算機(jī)難以在多通道異步數(shù)據(jù)收發(fā)的同時(shí)保證數(shù)據(jù)處理速度,難以滿足現(xiàn)代導(dǎo)彈的要求。本文提出了一種基于DSP+FPGA結(jié)構(gòu),對(duì)外接口為422的通用數(shù)字飛控計(jì)算機(jī)
2019-06-26 07:29:55

一種基于DSPFPGA的水聲定位系統(tǒng)主控機(jī)硬件設(shè)計(jì)

的聲學(xué)定位算法的硬件實(shí)現(xiàn)方案,該平臺(tái)采用FPGADSP為主要芯片,具有體積小、實(shí)時(shí)性強(qiáng)等特點(diǎn)。1 硬件總體設(shè)計(jì)方案1.1 硬件工作原理該數(shù)字信號(hào)處理硬件平臺(tái)應(yīng)用于水下應(yīng)答器的定位系統(tǒng)中,具有4路
2019-06-14 05:00:06

一種基于DSP和JTAG接口的FPGA系統(tǒng)在線編程設(shè)計(jì)

在高溫下具有更低功耗的優(yōu)勢(shì)。本文根據(jù)Actel公司的產(chǎn)品手冊(cè)及相關(guān)文件,設(shè)計(jì)了一種DSP控制實(shí)現(xiàn)FPGA在線編程的方案,使Actel的FPGA能應(yīng)用于需要在線升級(jí)的應(yīng)用場(chǎng)合中,充分發(fā)揮其高溫高可靠性
2019-06-13 05:00:07

一種基于FPGA+DSP的視頻處理系統(tǒng)設(shè)計(jì)

本系統(tǒng)采用基于FPGADSP協(xié)同工作進(jìn)行視頻處理的方案,實(shí)現(xiàn)視頻采集、處理到傳輸?shù)恼麄€(gè)過程。實(shí)時(shí)視頻圖像處理中,低層的預(yù)處理算法處理的數(shù)據(jù)量大,對(duì)處理速度要求高,但算法相對(duì)比較簡(jiǎn)單,適合于用
2019-07-01 07:38:06

一種基于FPGADSP的高速數(shù)據(jù)采集設(shè)計(jì)方案介紹

對(duì)數(shù)據(jù)采集與處理系統(tǒng)提出了新的更高的要求,即高速度、高精度和高實(shí)時(shí)性。對(duì)數(shù)據(jù)采集與處理系統(tǒng)的設(shè)計(jì),有以下3方案可供選擇:(1)A/D+DSP方案在傳統(tǒng)的高速信號(hào)處理中,大多采用這種方案。將A/D、D
2019-07-05 06:41:27

一種基于FPGA和MCU的總線轉(zhuǎn)換方案設(shè)計(jì)

為了擴(kuò)展VME總線和CAN總線的應(yīng)用范圍,充分利用兩總線的不同傳輸特點(diǎn),采用了模塊設(shè)計(jì)方法,提出一種基于FPGA和MCU的總線轉(zhuǎn)換方案。該方案給出了FPGA與上位VME總線部分的VME總線接口
2019-06-28 08:24:19

一種基于FPGA的DSU硬件實(shí)現(xiàn)方法

摘要:為了實(shí)現(xiàn)對(duì)非相干雷達(dá)的接收相參處理,基于數(shù)字穩(wěn)定校正(DSU)的原理,采用ALTERA公司的StratixⅡ系列芯片和VHDL編程語(yǔ)言,設(shè)計(jì)了一種基于FPGA的DSU硬件實(shí)現(xiàn)方法。實(shí)驗(yàn)結(jié)果表明
2019-06-28 08:27:33

一種基于FPGA的UART實(shí)現(xiàn)方法設(shè)計(jì)

摘要:UART作為RS232協(xié)議的控制接口得到了廣泛的應(yīng)用,將UART的功能集成在FPGA芯片中,可使整個(gè)系統(tǒng)更為靈活、緊湊,減小整個(gè)電路的體積,提高系統(tǒng)的可靠性和穩(wěn)定性。提出了一種基于FPGA
2019-06-21 07:17:24

一種基于FPGA的光纖陀螺慣導(dǎo)系統(tǒng)溫控電路接口設(shè)計(jì)

摘要:本文介紹了一種基于FPGA的光纖陀螺慣導(dǎo)系統(tǒng)溫控電路接口設(shè)計(jì)。主要說明了溫控電路整體結(jié)構(gòu),溫控電路工作流程,FPGA與外圍電路的通信接口和FPGA的邏輯設(shè)計(jì)等幾個(gè)方面。1 引言采用光纖陀螺的捷
2019-06-18 05:00:08

一種基于FPGA的全數(shù)字短波解調(diào)器設(shè)計(jì)

系統(tǒng)性能提升有限。本文根據(jù)軟件無(wú)線電的思想,提出一種全數(shù)字的短波解調(diào)器。使用高速模數(shù)轉(zhuǎn)換器直接射頻采樣,并將高速數(shù)據(jù)流送給FPGA完成下變頻、濾波、解調(diào)。此系統(tǒng)將模擬器件壓縮到最小,使得系統(tǒng)的抗干擾能力得到極大的提高,這也將系統(tǒng)的解調(diào)靈敏度提升到了個(gè)新的高度。
2019-07-02 07:35:09

一種基于FPGA的可配置FFT IP核實(shí)現(xiàn)設(shè)計(jì)

中,數(shù)字信號(hào)處理系統(tǒng)經(jīng)常要進(jìn)行高速、高精度的FFF運(yùn)算?,F(xiàn)場(chǎng)可編程邏輯陣列(FPGA)是一種可定制集成電路,具有面向數(shù)字信號(hào)處理算法的物理結(jié)構(gòu)。用FPGA實(shí)現(xiàn)FFT處理器具有硬件系統(tǒng)簡(jiǎn)單、功耗低的優(yōu)點(diǎn)
2019-07-03 07:56:53

一種基于FPGA的高速導(dǎo)航解算方法設(shè)計(jì)

摘要:針對(duì)現(xiàn)有小型無(wú)人機(jī)導(dǎo)航系統(tǒng)的解算速度慢、多處理器核心臃腫可靠性差的缺點(diǎn),實(shí)現(xiàn)一種僅使用單FPGA作為數(shù)據(jù)處理核心的小型高速導(dǎo)航解算系統(tǒng)。該系統(tǒng)對(duì)飛機(jī)運(yùn)動(dòng)方程組和導(dǎo)航方程組進(jìn)行并行化分
2019-07-03 06:57:34

一種基于Xilinx FPGA的電力諧波檢測(cè)設(shè)計(jì)

  基于FFT算法的電力系統(tǒng)諧波檢測(cè)裝置,大多采用DSP芯片設(shè)計(jì)。DSP芯片是采用哈佛結(jié)構(gòu)設(shè)計(jì)的一種CPU,運(yùn)算能力很強(qiáng),速度很快;但是其順序 執(zhí)行的模式限制了其進(jìn)行FFT運(yùn)算的速度。而現(xiàn)場(chǎng)可編程
2019-06-21 06:25:23

采用DSP平臺(tái)實(shí)現(xiàn)USB接口設(shè)計(jì)

?! ? 硬件方案選擇與設(shè)計(jì)  1.1 方案選擇  對(duì)于基于DSP平臺(tái)的USB接口設(shè)計(jì),經(jīng)過綜合考慮了幾種方案之后決定,采用個(gè)不帶MCU內(nèi)核的USB接口芯片PDIUSBD12(成本非常低,
2019-06-19 05:00:08

采用高性能DSP實(shí)現(xiàn)軟件無(wú)線電平臺(tái)系統(tǒng)設(shè)計(jì)

的變化。  軟件無(wú)線電是指一種基于可編程的,具有定靈活性的高速信號(hào)處理平臺(tái)。處理平臺(tái)上的設(shè)備都可以進(jìn)行重新配置,將通用化、模塊化、標(biāo)準(zhǔn)化的算法單元用軟件方式實(shí)現(xiàn),根據(jù)系統(tǒng)的實(shí)際需要,在軟件中添加各種
2019-06-21 06:44:56

FFT 算法的一種 FPGA 實(shí)現(xiàn)

本帖最后由 lee_st 于 2017-11-22 08:28 編輯 摘 要: FFT 運(yùn)算在OFDM 系統(tǒng)中起調(diào)制和解調(diào)的作用。針對(duì)OFDM 系統(tǒng)中FFT 運(yùn)算的要求, 研究了一種易于
2017-11-21 15:55:13

HDLC的DSPFPGA實(shí)現(xiàn)

反復(fù)編程使用。DSP、FPGA芯片雖成本略微高于ASIC芯片,但具有貨源暢通、可多次編程使用等優(yōu)點(diǎn)。在中小批量通信產(chǎn)品的設(shè)計(jì)生產(chǎn)中,用FPGADSP實(shí)現(xiàn)HDLC功能是一種值得采用的方法。HDLC的幀
2011-03-17 10:23:56

[討論]FPGA培訓(xùn)—基于FPGADSP系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn)

處理器的數(shù)目之外,就是采用可編程邏輯器件,主要是FPGA芯片來(lái)實(shí)現(xiàn)。本課程以DSP設(shè)計(jì)在FPGA芯片上的開發(fā)為主線,遵照由淺入深的基本步驟和思路進(jìn)行詳細(xì)講解,每個(gè)知識(shí)點(diǎn)都給出了基于ISE(HDL語(yǔ)言
2009-07-21 09:20:11

分享一種基于Actel Flash FPGA的高可靠設(shè)計(jì)方案

本文以星載測(cè)控系統(tǒng)為背景,提出了一種基于 Actel Flash FPGA的高可靠設(shè)計(jì)方案。采用不易發(fā)生單粒子翻轉(zhuǎn)的 flash FPGA芯片,結(jié)合 FPGA內(nèi)部的改進(jìn)型三模冗余、分區(qū)設(shè)計(jì)和降級(jí)重構(gòu),實(shí)現(xiàn)了高實(shí)時(shí)、高可靠的系統(tǒng)。
2021-05-10 06:58:47

DSP平臺(tái)下對(duì)多路交流信號(hào)采樣時(shí)采用一種異步采樣方法介紹

本文介紹了一種DSP平臺(tái)下對(duì)多路交流信號(hào)采樣時(shí)采用一種異步采樣方法。
2021-04-02 07:01:30

基于DSPFPGA一種新型光伏并網(wǎng)控制方法

本帖最后由 eehome 于 2013-1-5 09:55 編輯 摘要:基于數(shù)字信號(hào)處理器(DSP)與現(xiàn)場(chǎng)可編程門陣列(FPGA),提出了一種適合光伏并網(wǎng)系統(tǒng)的新型控制方法,并設(shè)計(jì)了相應(yīng)
2012-12-17 10:44:10

基于DSPFPGA的CCD圖像采集系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn)

為了實(shí)現(xiàn)—是彈武器瞄準(zhǔn)自動(dòng)化,本文設(shè)計(jì)了基于DSPFPGA的高速高精確度雙通道CCD圖像采集系統(tǒng),采用QUartuBn在AJtera的FPGA器件CYCLONEII上設(shè)計(jì)了CCD驅(qū)動(dòng)時(shí)序電路,采用
2014-11-07 14:54:07

基于FPGA/DSP靈巧干擾平臺(tái)該怎么設(shè)計(jì)?

目前,通信干擾的手段以信號(hào)大功率壓制為主,本質(zhì)上屬于物理層能量干擾,存在效費(fèi)比低,且容易暴露自身目標(biāo)等缺點(diǎn),而且隨著新的功率控制和信號(hào)處理技術(shù)的應(yīng)用,通信大功率壓制干擾手段的應(yīng)用遇到了瓶頸。大功率壓制干擾手段的局限性對(duì)研究一種新的小功率靈巧干擾技術(shù)提出了迫切的需求。
2019-08-30 06:00:54

基于FPGA/DSP靈巧干擾平臺(tái)該怎么設(shè)計(jì)?

目前,通信干擾的手段以信號(hào)大功率壓制為主,本質(zhì)上屬于物理層能量干擾,存在效費(fèi)比低,且容易暴露自身目標(biāo)等缺點(diǎn),而且隨著新的功率控制和信號(hào)處理技術(shù)的應(yīng)用,通信大功率壓制干擾手段的應(yīng)用遇到了瓶頸。大功率壓制干擾手段的局限性對(duì)研究一種新的小功率靈巧干擾技術(shù)提出了迫切的需求。
2019-09-02 06:37:24

如何利用DSP Builder設(shè)計(jì)一種適合于軟件無(wú)線電使用的可控?cái)?shù)字調(diào)制器

本文采用了Altera公司推出的FPGADSP開發(fā)工具DSP Builder軟件,基于DDS(直接數(shù)字頻率合成)技術(shù)原理,設(shè)計(jì)了一種適合于軟件無(wú)線電使用的可控?cái)?shù)字調(diào)制器,可以完成FSK、PSK、ASK等調(diào)制方式,并采用此方法在FPGA芯片上進(jìn)行系統(tǒng)實(shí)現(xiàn)
2021-04-25 07:25:17

如何利用DSP庫(kù)去實(shí)現(xiàn)一種低通濾波的設(shè)計(jì)呢

如何利用DSP庫(kù)去實(shí)現(xiàn)一種低通濾波的設(shè)計(jì)呢?有哪些設(shè)計(jì)步驟呢?
2021-11-19 08:03:16

如何去實(shí)現(xiàn)一種DSP與PC機(jī)串行通訊的設(shè)計(jì)?

如何去實(shí)現(xiàn)一種DSP與PC機(jī)串行通訊的設(shè)計(jì)?
2021-06-03 06:31:41

如何去實(shí)現(xiàn)一種基于FPGA的SDRAM控制器設(shè)計(jì)呢

基于FPGA的SDRAM控制器包括哪些部分呢?如何去實(shí)現(xiàn)一種基于FPGA的SDRAM控制器設(shè)計(jì)呢?
2021-11-04 06:47:44

如何去實(shí)現(xiàn)一種基于FPGA芯片的可重構(gòu)數(shù)字電路設(shè)計(jì)

FPGA芯片是由哪些部分組成的?如何去實(shí)現(xiàn)一種基于FPGA芯片的可重構(gòu)數(shù)字電路設(shè)計(jì)?
2021-11-05 08:38:57

如何去實(shí)現(xiàn)一種基于STM32的三維旋轉(zhuǎn)顯示平臺(tái)設(shè)計(jì)呢

如何去實(shí)現(xiàn)一種基于STM32的三維旋轉(zhuǎn)顯示平臺(tái)設(shè)計(jì)呢?怎樣去設(shè)計(jì)一種基于STM32F4的四軸航拍飛行器呢?
2021-11-11 07:54:34

如何去實(shí)現(xiàn)一種基于codesys平臺(tái)的3d打印機(jī)設(shè)計(jì)?

初始化應(yīng)該包括哪些內(nèi)容?如何去實(shí)現(xiàn)一種基于codesys平臺(tái)的3d打印機(jī)設(shè)計(jì)?
2021-07-05 08:02:38

如何去實(shí)現(xiàn)一種多用戶干擾消除系統(tǒng)?

多用戶干擾消除系統(tǒng)的基本原理是什么?如何去實(shí)現(xiàn)一種多用戶干擾消除系統(tǒng)?
2021-05-20 06:39:35

如何去實(shí)現(xiàn)一種無(wú)線傳感器硬件平臺(tái)的設(shè)計(jì)?

無(wú)線傳感器網(wǎng)絡(luò)體系結(jié)構(gòu)是怎樣構(gòu)成的?如何去實(shí)現(xiàn)一種無(wú)線傳感器硬件平臺(tái)的設(shè)計(jì)?
2021-06-02 06:59:16

如何去實(shí)現(xiàn)一種高速通信接口的設(shè)計(jì)?

一種FPGADSP的高速通信接口設(shè)計(jì)與實(shí)現(xiàn)方案
2021-06-02 06:07:16

如何去設(shè)計(jì)一種激光加工系統(tǒng)?

如何去設(shè)計(jì)一種激光加工系統(tǒng)?DSPFPGA在激光加工系統(tǒng)中有哪些運(yùn)用?激光加工系統(tǒng)有哪些優(yōu)點(diǎn)?
2021-04-29 06:21:05

如何去設(shè)計(jì)一種軟件無(wú)線電平臺(tái)系統(tǒng)?

一種基于高性能DSP的軟件無(wú)線電平臺(tái)系統(tǒng)設(shè)計(jì)
2021-05-20 06:03:28

如何設(shè)計(jì)一種基于DSP的車輛碰撞聲檢測(cè)裝置?

本文采用小波分析和模式識(shí)別方法分析車輛噪聲信號(hào),設(shè)計(jì)了一種基于DSP的車輛碰撞聲檢測(cè)裝置,該裝置能有效檢測(cè)車輛碰撞事件,實(shí)現(xiàn)交通事故的自動(dòng)識(shí)別。相對(duì)于已有交通事故檢測(cè)裝置具有識(shí)別率高、實(shí)時(shí)性強(qiáng)的優(yōu)點(diǎn),而且價(jià)格較低。
2021-05-12 06:32:52

如何設(shè)計(jì)靈巧干擾平臺(tái)?

壓制干擾手段的局限性對(duì)研究一種新的小功率靈巧干擾技術(shù)提出了迫切的需求。美國(guó)通信干擾專家Richard A.Poisel于2002年首先提出了靈巧干擾(smart jamming)的概念。他指出可以
2019-08-09 07:32:42

怎么構(gòu)建一種基于FPGA的NoC驗(yàn)證平臺(tái)?

本文提出了一種基于FPGA的NoC驗(yàn)證平臺(tái)。詳細(xì)討論了該驗(yàn)證平臺(tái)FPGA硬件平臺(tái)和NoC軟件的基本功能,并闡述了TG/R,MPU,MPI以及NoC軟件的可重用性等特點(diǎn)。通過個(gè)實(shí)例仿真驗(yàn)證的結(jié)果說明了該驗(yàn)證平臺(tái)的基本功能和優(yōu)越性。
2021-05-06 07:20:48

怎么設(shè)計(jì)一種基于FPGA/DSP靈巧干擾平臺(tái)?

根據(jù)靈巧干擾平臺(tái)功能要求,設(shè)計(jì)了基于FPGADSP的硬件平臺(tái)采用Verilog HDL及模塊化方法設(shè)計(jì)了硬件平臺(tái)的控制軟件。
2021-04-30 06:35:19

怎么設(shè)計(jì)一種基于FPGA的數(shù)字秒表?

本文介紹一種FPGA為核心,設(shè)計(jì)了一種基于FPGA的數(shù)字秒表?
2021-05-10 06:40:32

怎樣去實(shí)現(xiàn)一種基于DSP和ADC技術(shù)高速緩存和海量緩存?

構(gòu)成高速緩存的方案有哪幾種?如何去實(shí)現(xiàn)一種海量緩存的設(shè)計(jì)?怎樣去實(shí)現(xiàn)一種基于DSP和ADC技術(shù)高速緩存和海量緩存?
2021-06-26 07:50:30

一種基于FPGA滑動(dòng)相關(guān)法偽碼捕獲的研究與實(shí)現(xiàn)

一種基于FPGA滑動(dòng)相關(guān)法偽碼捕獲的研究與實(shí)現(xiàn)
2021-04-30 06:52:27

一種移動(dòng)平臺(tái)ATP技術(shù)的設(shè)計(jì)方案

一種基于DSP的移動(dòng)平臺(tái)ATP技術(shù)的應(yīng)用設(shè)計(jì)
2021-05-25 07:03:21

求大佬分享一種基于FPGA的OLED真彩色動(dòng)態(tài)圖像顯示的實(shí)現(xiàn)方法

求大佬分享一種基于FPGA的OLED真彩色動(dòng)態(tài)圖像顯示的實(shí)現(xiàn)方法
2021-06-01 06:38:14

求大神分享一種WCDMA系統(tǒng)基帶處理的DSP FPGA實(shí)現(xiàn)方案

本文首先介紹WCDMA系統(tǒng)的無(wú)線信道的基帶發(fā)送方案,說明其對(duì)多媒體業(yè)務(wù)的支持以及實(shí)現(xiàn)的復(fù)雜性。然后,從硬件實(shí)現(xiàn)角度,進(jìn)行了DSPFPGA的性能比較,提出DSP+FPGA基帶發(fā)送的實(shí)現(xiàn)方案,并以基站分系統(tǒng)(BTS)的發(fā)送單元為例,具體給出了該實(shí)現(xiàn)方案在下行無(wú)線信道基帶發(fā)送單元中的應(yīng)用。
2021-05-06 07:40:39

求大神分享一種高速突發(fā)模式誤碼測(cè)試儀的FPGA實(shí)現(xiàn)方案

求大神分享一種高速突發(fā)模式誤碼測(cè)試儀的FPGA實(shí)現(xiàn)方案
2021-04-29 06:58:18

實(shí)現(xiàn)實(shí)時(shí)圖像識(shí)別出,采用DSP ,還是ARM dsp,還是DSP FPGA哪?

如題:要實(shí)現(xiàn)實(shí)時(shí)圖像識(shí)別出,開發(fā)板采用DSP ,還是ARM dsp,還是DSP FPGA哪個(gè)?
2014-04-29 21:31:34

請(qǐng)問FPGADSP兩者區(qū)別究竟有多大?

FPGA一種可編程的硅芯片,DSP是數(shù)字信號(hào)處理,當(dāng)系統(tǒng)設(shè)計(jì)人員在項(xiàng)目的架構(gòu)設(shè)計(jì)階段就面臨到底采用FPGA還是DSP的重要問題。
2019-10-21 06:37:09

請(qǐng)問怎樣去實(shí)現(xiàn)一種基于FPGA的矩陣運(yùn)算?

請(qǐng)問怎樣去實(shí)現(xiàn)一種基于FPGA的矩陣運(yùn)算?
2021-06-22 07:00:19

通過FPGA實(shí)現(xiàn)溫控電路接口及其與DSP通信接口的設(shè)計(jì)

是整個(gè)溫控系統(tǒng)的硬件基礎(chǔ),其中涉及到溫度采集,與微處理器通信,串口輸出,控制數(shù)模轉(zhuǎn)換芯片等多個(gè)組成部分。本文提出一種高效實(shí)用的FPGA接口設(shè)計(jì),它能夠完成協(xié)調(diào)各個(gè)組成部分有序工作,準(zhǔn)確、快速實(shí)現(xiàn)數(shù)據(jù)傳輸
2020-08-19 09:29:48

一種靈巧式欺騙干擾原理及實(shí)現(xiàn)

研究論述了一種在基于DRFM 的雷達(dá)干擾系統(tǒng)上實(shí)現(xiàn)靈巧式欺騙干擾的新方法。本文基于雷達(dá)“旁瓣干擾”的干擾原理,介紹了一種具有航跡特征的雷達(dá)假目標(biāo)的產(chǎn)生技術(shù),給出
2009-08-27 08:31:4431

使用EMIF將Xilinx FPGA與TI DSP平臺(tái)接口

使用EMIF將Xilinx FPGA與TI DSP平臺(tái)接口:本應(yīng)用指南使用外部存儲(chǔ)器接口 (EMIF) 實(shí)現(xiàn)了 Xilinx FPGA 到 Texas Instruments 數(shù)字信號(hào)處理器 (DSP) 平臺(tái)的幾種連接。指南目錄本手冊(cè)包含以下章節(jié)
2009-11-01 15:00:0968

一種GPS信號(hào)干擾源的設(shè)計(jì)與實(shí)現(xiàn)

GPS 的干擾與抗干擾問題具有十分重要的研究意義。本文提出了一種GPS 干擾源的設(shè)計(jì)方案,并重點(diǎn)分析了干擾源中頻信號(hào)的產(chǎn)生方法。中頻信號(hào)的產(chǎn)生基于FPGA 硬件平臺(tái),頂層設(shè)計(jì)
2009-12-19 13:51:2422

一種基于FPGA+DSP的數(shù)據(jù)采集與處理平臺(tái)

介紹了一種基于FPGA+DSP 的數(shù)據(jù)采集與處理平臺(tái),給出了系統(tǒng)實(shí)現(xiàn)的總體方案,并闡述了各部分硬件電路的設(shè)計(jì)。重點(diǎn)對(duì)FPGA 內(nèi)部各主要功能模塊做了詳細(xì)闡述,對(duì)各個(gè)模塊的設(shè)計(jì)方法
2009-12-19 15:59:1634

FPGA實(shí)現(xiàn)DSP應(yīng)用

FPGA實(shí)現(xiàn)DSP應(yīng)用 摘要:具有系統(tǒng)級(jí)性能的FPGA在半導(dǎo)體工藝的線寬達(dá)到深亞微米后更進(jìn)一步按信號(hào)處理的要求改進(jìn)器件結(jié)構(gòu)和性能,不僅可實(shí)現(xiàn)VLSI DSP,且具有系統(tǒng)
2010-04-01 15:39:5414

DSP互連分析與FPGA實(shí)現(xiàn)

比較了多種DSP芯片的互連性能,給出了一種簡(jiǎn)單高性能DSP網(wǎng)絡(luò)結(jié)構(gòu)。針對(duì)構(gòu)成DSP網(wǎng)絡(luò)通訊接口的鏈路口,分析其基本特點(diǎn),并且提出了在FPGA實(shí)現(xiàn)的設(shè)計(jì)原理。最后給出了設(shè)計(jì)仿真圖和
2010-07-27 16:46:4622

基于DSPFPGA的通用圖像處理平臺(tái)設(shè)計(jì)

設(shè)計(jì)一種基于DSPFPGA架構(gòu)的通用圖像處理平臺(tái),運(yùn)用FPGA實(shí)現(xiàn)微處理器接口設(shè)計(jì),并對(duì)圖像數(shù)據(jù)進(jìn)行簡(jiǎn)單預(yù)處理,利用DSP進(jìn)行復(fù)雜圖像處理算法和邏輯控制,實(shí)現(xiàn)圖像數(shù)據(jù)的高速傳輸
2010-12-25 17:06:5460

基于DSPFPGA的通用圖像處理平臺(tái)設(shè)計(jì)

基于DSPFPGA的通用圖像處理平臺(tái)設(shè)計(jì) 摘要:設(shè)計(jì)一種基于DSPFPGA架構(gòu)的通用圖像處理平臺(tái),運(yùn)用FPGA實(shí)現(xiàn)微處理器接口設(shè)計(jì),并對(duì)圖像數(shù)據(jù)進(jìn)行簡(jiǎn)單預(yù)處理,利用DSP
2010-02-01 11:10:211379

基于DSPFPGA的運(yùn)動(dòng)控制卡的設(shè)計(jì)與實(shí)現(xiàn)

摘要:針對(duì)數(shù)控系統(tǒng)的工作特點(diǎn)和要求,通過對(duì)TI公司新推出的DSP芯片TMS320F2812和ALTERA公司的FPGA芯片EP1K30功能和特點(diǎn)的深入分析,給出了一種基于DSPFPGA的運(yùn)動(dòng)控制卡的設(shè)計(jì)與實(shí)現(xiàn)。在充分考慮上述芯片特點(diǎn)和資源的基礎(chǔ)上,該卡采用DSPFPGA取代單片機(jī)
2011-02-27 13:29:19104

面向脈沖多普勒雷達(dá)的靈巧噪聲干擾方法研究

研究了一種利用數(shù)字儲(chǔ)頻技術(shù)和卷積調(diào)制方式產(chǎn)生靈巧噪聲干擾的方法。這種干擾不但具有壓制干擾的特點(diǎn),還具有欺騙干擾的性質(zhì),不但在頻域上瞄準(zhǔn)目標(biāo)頻率,在時(shí)域上也與目標(biāo)脈
2012-05-09 16:10:5752

基于FPGA的窄帶干擾抑制算法在GPS中的應(yīng)用

針對(duì)GPS接收機(jī)有效信號(hào)弱,易受窄帶干擾影響的不足,提出了一種基于FPGA的窄帶干擾抑制算法的實(shí)現(xiàn)方案。該方案以Xilinx公司的Virtex5芯片為硬件平臺(tái),采用重疊加窗頻域?yàn)V波算法和自
2013-09-23 15:16:4345

基于虛擬現(xiàn)實(shí)的機(jī)器人靈巧手遙操作平臺(tái)的設(shè)計(jì)和實(shí)現(xiàn)

基于虛擬現(xiàn)實(shí)的機(jī)器人靈巧手遙操作平臺(tái)的設(shè)計(jì)和實(shí)現(xiàn)
2015-12-23 14:59:3618

一種基于FPGA的以太網(wǎng)高速傳輸平臺(tái)

一種基于FPGA的以太網(wǎng)高速傳輸平臺(tái)采用DM9000和FPGA芯片,實(shí)現(xiàn)100M以太網(wǎng)數(shù)據(jù)傳輸
2016-02-25 14:45:5617

對(duì)步進(jìn)頻雷達(dá)靈巧干擾的建模方法與仿真_譚銘

對(duì)步進(jìn)頻雷達(dá)靈巧干擾的建模方法與仿真_譚銘
2017-03-19 19:03:460

采用DSPFPGA實(shí)現(xiàn)船舶自動(dòng)避碰系統(tǒng)的設(shè)計(jì)

本文是在AIS提供信息的基礎(chǔ)上,采用DSPFPGA設(shè)計(jì)船舶避碰系統(tǒng)。其中高速浮點(diǎn)DSP作為AIS數(shù)據(jù)接收、船舶避碰算法和系統(tǒng)控制的微處理器。一塊容量合適的FPGA集成船舶避碰系統(tǒng)所需其他
2020-05-13 07:57:001705

基于FPGADSP的圖像采集監(jiān)測(cè)通信平臺(tái)

基于FPGADSP的圖像采集監(jiān)測(cè)通信平臺(tái)
2021-06-16 09:38:2920

一種基于FPGA實(shí)現(xiàn)的800G信號(hào)處理平臺(tái)設(shè)計(jì)

一種基于FPGA 實(shí)現(xiàn)的800G信號(hào)處理平臺(tái)
2023-07-31 10:23:11375

已全部加載完成