電子發(fā)燒友App

硬聲App

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

電子發(fā)燒友網(wǎng)>可編程邏輯>FPGA/ASIC技術(shù)>基于FPGA的數(shù)字脈沖壓縮系統(tǒng)實現(xiàn)

基于FPGA的數(shù)字脈沖壓縮系統(tǒng)實現(xiàn)

收藏

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴

評論

查看更多

相關(guān)推薦

基于FPGA的雷達脈沖壓縮系統(tǒng)設(shè)計

脈沖壓縮技術(shù)是指對雷達發(fā)射的寬脈沖信號進行調(diào)制(如線性調(diào)頻、非線性調(diào)頻、相位編碼),并在接收端對回波寬脈沖信號進行脈沖壓縮處理后得到窄脈沖實現(xiàn)過程。脈沖壓縮有效地解
2011-09-30 15:09:561068

基于FPGA數(shù)字脈沖分析器硬件設(shè)計方案

為了研究數(shù)字化γ能譜儀,本文提出一種基于FPGA數(shù)字脈沖分析器硬件設(shè)計方案,該方案采用現(xiàn)場可編程邏輯部件(FPGA),完成數(shù)字多道脈沖幅度分析儀的硬件設(shè)計。用QuartusⅡ軟件在FPGA平臺上完成了數(shù)字脈沖的幅度提取并生成能譜。
2013-11-21 10:57:261948

FPGA數(shù)字脈沖分析器硬件電路

基于FPGA數(shù)字脈沖分析器硬件設(shè)計方案,該方案采用現(xiàn)場可編程邏輯部件(FPGA),完成數(shù)字多道脈沖幅度分析儀的硬件設(shè)計。
2015-02-03 09:55:051870

基于FPGA cylone II芯片實現(xiàn)智能脈沖電源的設(shè)計

只有設(shè)計出了高頻率的、參數(shù)化的脈沖發(fā)生器,脈沖加工電源的精度、參數(shù)化才可以實現(xiàn)。該電源系統(tǒng)中采用的是性價比較好的Altera公司的Cyclone II序列的FPGA芯片EP2C8Q208C7。其邏輯資源足夠實現(xiàn)系統(tǒng)的功能。
2021-02-23 10:01:453091

FPGA實現(xiàn)滑動平均濾波算法和LZW壓縮算法

【作者】:陳世海;裴東興;張琦;【來源】:《電子設(shè)計工程》2010年02期【摘要】:針對數(shù)據(jù)采集系統(tǒng)高速長時間的采樣和后端數(shù)據(jù)傳輸及存儲能力有限的問題,提出基于FPGA的數(shù)據(jù)壓縮解決方案。同時為平滑
2010-04-24 09:05:21

FPGA培訓(xùn)—基于FPGA的DSP系統(tǒng)設(shè)計與實現(xiàn)

架構(gòu)、嵌入式系統(tǒng)、實時操作系統(tǒng)數(shù)字信號處理、圖像與視頻處理和數(shù)字通信等,可以實現(xiàn)片上課程理念。七、教學(xué)大綱基于Xilinx FPGA的DSP系統(tǒng)設(shè)計與實現(xiàn)的課程安排如下: 第一天  課程目標
2009-07-21 09:22:42

FPGA脈沖如何根據(jù)指定數(shù)值輸出?

分析了抖動偏頻激光陀螺信號的解調(diào)原理,提出了一種利用數(shù)字信號處理技術(shù)并采用FPGA實現(xiàn)的抖動解調(diào)方法;通過對激光陀螺脈沖計數(shù)值高速采樣并采用數(shù)字濾波器濾波處理,可以有效消除抖動引起的信號噪聲,得到
2018-08-30 09:21:12

CCSDS星載圖像壓縮模塊的FPGA設(shè)計與實現(xiàn)

CCSDS星載圖像壓縮模塊的FPGA設(shè)計與實現(xiàn).pdf
2011-03-16 18:38:44

[討論]FPGA培訓(xùn)—基于FPGA的DSP系統(tǒng)設(shè)計與實現(xiàn)

架構(gòu)、嵌入式系統(tǒng)、實時操作系統(tǒng)、數(shù)字信號處理、圖像與視頻處理和數(shù)字通信等,可以實現(xiàn)片上課程理念。七、教學(xué)大綱基于Xilinx FPGA的DSP系統(tǒng)設(shè)計與實現(xiàn)的課程安排如下:第一天  課程目標
2009-07-21 09:20:11

【TL6748 DSP申請】數(shù)字信號處理之LFM脈沖壓縮及動目標檢測

學(xué)習(xí)一下該開發(fā)板其他例程,提升一下自己,順便也希望可以給他人提供些有用的參考例程。項目描述:1:完成線性調(diào)頻信號LFM的數(shù)字下變頻DDC(包括正交變換、FIR低通濾波及抽?。?;2:LFM信號的脈沖壓縮
2015-09-10 11:18:53

什么是數(shù)字中頻?FPGA怎么實現(xiàn)數(shù)字中頻?

什么是數(shù)字中頻?FPGA怎么實現(xiàn)數(shù)字中頻?
2021-05-08 08:05:40

關(guān)于數(shù)字下變頻和數(shù)字脈沖壓縮的問題

小弟最近在做一個數(shù)字下變頻和脈沖壓縮的仿真,現(xiàn)在一點頭緒都沒有,有沒有大神指教一下方向的。希望大神不吝賜教,或者是有源代碼能分享一下,跪謝了。
2017-03-11 10:50:24

利用FPGA怎么實現(xiàn)數(shù)字信號處理?

DSP技術(shù)廣泛應(yīng)用于各個領(lǐng)域,但傳統(tǒng)的數(shù)字信號處理器由于以順序方式工作使得數(shù)據(jù)處理速度較低,且在功能重構(gòu)及應(yīng)用目標的修改方面缺乏靈活性。而使用具有并行處理特性的FPGA實現(xiàn)數(shù)字信號處理系統(tǒng),具有很強的實時性和靈活性,因此利用FPGA實現(xiàn)數(shù)字信號處理成為數(shù)字信號處理領(lǐng)域的一種新的趨勢。
2019-10-17 08:12:27

基于FPGA數(shù)字脈沖壓縮系統(tǒng)實現(xiàn)

使用?! ”疚幕诳焖俑道锶~IP核可復(fù)用和重配置的特點,實現(xiàn)一種頻域的FPGA數(shù)字脈壓處理器,能夠完成正交輸入的可變點LFM信號脈沖壓縮,具有設(shè)計靈活,調(diào)試方便,可擴展性強的特點。  1 系統(tǒng)功能硬件
2018-11-09 15:53:22

基于FPGA數(shù)字脈沖壓縮技術(shù)

基于FPGA數(shù)字脈沖壓縮技術(shù)1.數(shù)字脈沖壓縮實現(xiàn)原理2.電路設(shè)計2.1APEX2OKE系列FPGA 簡介2.2 基于FPGA 的算法研究及實現(xiàn) 2.3 脈沖壓縮FPGA 上的實現(xiàn)
2011-03-02 09:41:50

基于FPGA數(shù)字穩(wěn)定校正單元的實現(xiàn)

便于改造實現(xiàn)。而信號處理的核心就是數(shù)字穩(wěn)定校正(DSU),DSU的主要作用就是消除發(fā)射信號的相位抖動,使接收信號具有相參性。在數(shù)字技術(shù)飛速發(fā)展的今天,信號處理的硬件實現(xiàn)主要有FPGA和DSP等來實現(xiàn)
2015-02-05 15:34:43

基于FPGA的QPSK信號源該怎么設(shè)計?

調(diào)相脈沖信號可以獲得較大的壓縮比,它作為一種常用的脈沖壓縮信號,在現(xiàn)代雷達及通信系統(tǒng)中獲得了廣泛應(yīng)用。隨著近年來軟件無線電技術(shù)和電子技術(shù)的發(fā)展,DDS(直接數(shù)字頻率合成)用于實現(xiàn)信號產(chǎn)生的應(yīng)用越來越廣。
2019-09-30 07:22:22

基于FPGA的雷達脈沖壓縮系統(tǒng)設(shè)計

基于FPGA的雷達脈沖壓縮系統(tǒng)設(shè)計參見附件:
2011-03-02 09:39:11

基于FPGA的雷達脈沖壓縮系統(tǒng)該怎么設(shè)計?

脈沖壓縮技術(shù)是指對雷達發(fā)射的寬脈沖信號進行調(diào)制(如線性調(diào)頻、非線性調(diào)頻、相位編碼),并在接收端對回波寬脈沖信號進行脈沖壓縮處理后得到窄脈沖實現(xiàn)過程。脈沖壓縮有效地解決了雷達作用距離與距離分辨率之間的矛盾,可以在保證雷達在一定作用距離下提高距離分辨率。
2019-10-08 11:16:45

基于FPGA的雷達線性調(diào)頻信號實現(xiàn)

王玲,邱軍海,王世橋(煙臺工程職業(yè)技術(shù)學(xué)院山東煙臺264006)線性調(diào)頻信號可以獲得較大的壓縮比,有著良好的距離分辨率和徑向速度分辨率,所以線性調(diào)頻信號作為雷達系統(tǒng)中一種常用的脈沖壓縮信號,已經(jīng)
2019-07-08 07:38:45

基于FPGA設(shè)計的數(shù)字時鐘

視頻過大,打包成8個壓縮包基于FPGA設(shè)計的數(shù)字時鐘.part01.rar (20 MB )基于FPGA設(shè)計的數(shù)字時鐘.part02.rar (20 MB )基于FPGA設(shè)計的數(shù)字時鐘
2019-05-14 06:35:34

基于SOCFPGA的無線圖傳系統(tǒng)

基于SOCFPGA的無線圖傳系統(tǒng)關(guān)鍵詞 圖傳 SOC 視頻壓縮 信道編碼 COFDM1. 簡介無線數(shù)字視頻傳輸系統(tǒng)(圖傳)廣泛應(yīng)用于利用無人機進行視頻/圖像拍攝,以及視頻監(jiān)控領(lǐng)域。一般說來,圖傳由
2016-08-17 13:34:22

基于光子晶體光纖的光脈沖壓縮研究

脈沖壓縮是近年來光子晶體光纖中一個新的應(yīng)用領(lǐng)域,在光通信系統(tǒng)中,利用具有高非線性系數(shù)和較大負色散值的光子晶體光纖進行脈沖壓縮,將降低傳輸時間,提高傳輸速率。本文從非線性薛定諤方程組入手,深入探討
2010-05-28 13:38:25

如何實現(xiàn)數(shù)字脈沖壓縮系統(tǒng)

脈沖壓縮體制在現(xiàn)代雷達中被廣泛采用,通過發(fā)射寬脈沖來提高發(fā)射的平均功率,保證足夠的作用距離;接收時則采用相應(yīng)的脈沖壓縮算法獲得脈寬較窄的脈沖,以提高距離分辨力,從而能夠很好地解決作用距離和距離分辨力之間的矛盾問題。
2019-11-08 08:08:55

如何利用FPGA實現(xiàn)級聯(lián)信號處理器?

傅里葉變換、脈沖壓縮、線性預(yù)測編碼語音處理、高速定點矩陣乘法等,有較好的應(yīng)用前景和發(fā)展空間。那有誰知道該如何利用FPGA實現(xiàn)級聯(lián)信號處理器嗎?
2019-07-30 07:22:48

如何用FPGA實現(xiàn)數(shù)字電視條件接收系統(tǒng)

如何用FPGA實現(xiàn)數(shù)字電視條件接收系統(tǒng)?
2021-04-29 06:57:30

如何采用FPGA實現(xiàn)汽車智能語音報警系統(tǒng)設(shè)計?

本文采用FPGA實現(xiàn)ADPCM(Adaptive Differential Pulse CodeModulation,自適應(yīng)差分脈沖編碼調(diào)制)編解碼器設(shè)計,對語音信息進行壓縮存儲。從而使存儲信息量增大了一倍。
2021-05-17 06:26:37

如何采用FPGA和CMOS數(shù)字傳感器實現(xiàn)圖像數(shù)據(jù)傳輸?shù)膱D像監(jiān)測系統(tǒng)?

本文提出一種采用FPGA和CMOS數(shù)字傳感器實現(xiàn)前端數(shù)據(jù)采集、利用單片機進行圖像鑒別和壓縮、通過以太網(wǎng)控制器實現(xiàn)圖像數(shù)據(jù)傳輸?shù)膱D像監(jiān)測系統(tǒng)。該系統(tǒng)不僅實現(xiàn)了圖像信號數(shù)據(jù)采集,而且數(shù)據(jù)傳輸速度和穩(wěn)定性高;不僅靈活性好、成本低,而且具有網(wǎng)絡(luò)化、智能化等優(yōu)點。
2021-05-26 06:58:29

怎么實現(xiàn)基于DSP的視頻圖像壓縮系統(tǒng)的設(shè)計?

怎么實現(xiàn)基于DSP的視頻圖像壓縮系統(tǒng)的設(shè)計?
2021-06-08 06:02:18

怎么利用FPGA和CPLD數(shù)字邏輯實現(xiàn)ADC?

數(shù)字系統(tǒng)的設(shè)計人員擅長在其印制電路板上用FPGA和CPLD將各種處理器、存儲器和標準的功能元件粘合在一起來實現(xiàn)數(shù)字設(shè)計。除了這些數(shù)字功能之外,FPGA和CPLD還可以使用LVDS輸入、簡單的電阻電容(RC)電路和一些FPGA或CPLD的數(shù)字邏輯單元實現(xiàn)共模功能,從而構(gòu)建模數(shù)轉(zhuǎn)換器(ADC)。
2019-08-19 06:15:33

怎么設(shè)計基于XQ2V1000FPGA數(shù)字脈沖壓縮系統(tǒng)

脈沖壓縮體制在現(xiàn)代雷達中被廣泛采用,通過發(fā)射寬脈沖來提高發(fā)射的平均功率,保證足夠的作用距離;接收時則采用相應(yīng)的脈沖壓縮算法獲得脈寬較窄的脈沖,以提高距離分辨力,從而能夠很好地解決作用距離和距離分辨力
2019-08-26 07:10:09

怎么采用FPGA設(shè)計雷達脈沖壓縮系統(tǒng)?

如何有效解決雷達作用距離與距離分辨率之間的矛盾?基于FPGA的雷達脈沖壓縮系統(tǒng)設(shè)計
2021-04-08 06:02:27

放電等離子體極紫外光源中的主脈沖電源

脈沖壓縮網(wǎng)絡(luò),給出了關(guān)鍵參數(shù)的設(shè)計計算,并且介紹了新穎的末級磁脈沖壓縮放電結(jié)構(gòu)。實驗結(jié)果顯示:各級磁脈沖壓縮效果達到設(shè)計指標,電源輸出電壓峰達30 kV,輸出電流峰值大于40 kA,電流脈沖寬度200
2010-04-22 11:41:29

請問LFM信號實時脈沖壓縮是如何實現(xiàn)的?

脈沖壓縮系統(tǒng)工業(yè)原理是什么?LFM信號實時脈沖壓縮是如何實現(xiàn)的?TMS320C64x處理器的特點有哪些?
2021-04-19 11:50:02

高功率微波脈沖壓縮的能量倍增器

【作者】:張鵬;和天慧;沈旭明;【來源】:《信息與電子工程》2010年01期【摘要】:為了實現(xiàn)高功率微波初級波源的小型化,獲得更高功率的輸出微波脈沖,研制了用于高功率微波脈沖壓縮的能量倍增器。利用
2010-04-22 11:48:46

基于最大輸出信噪比準則的自適應(yīng)脈沖壓縮

傳統(tǒng)的匹配濾波只能將距離旁瓣壓縮到一定的程度,因此可能出現(xiàn)強目標的旁瓣掩蓋弱目標的情況。針對上述問題,該文提出了基于迭代思想和最大輸出信噪比準則的自適應(yīng)脈沖壓
2009-11-20 16:01:3310

高速數(shù)據(jù)壓縮與緩存的FPGA實現(xiàn)

本文設(shè)計了一種以 FPGA 為數(shù)據(jù)壓縮和數(shù)據(jù)緩存單元的高速數(shù)據(jù)采集系統(tǒng),其主要特點是對高速采集的數(shù)據(jù)進行實時壓縮,再將壓縮后的數(shù)據(jù)進行緩沖存儲。該設(shè)計利用數(shù)據(jù)比較模
2009-11-30 15:32:3620

BOA單棱鏡飛秒超短脈沖壓縮

BOA單棱鏡飛秒超短脈沖壓縮器      當超短脈沖激光透過材料傳輸時(即使是簡單的玻璃),由于群延遲色散(GDD)它們會在時間上展寬。紅光的傳播速度比藍光的傳播速度
2023-05-24 11:04:06

脈沖壓縮透射光柵高功率光束組合光譜衍射光柵

脈沖壓縮透射光柵高功率光束組合光譜衍射光柵      脈沖壓縮透射光柵高功率光束組合光譜衍射光柵采用獨特的圖案化方法、DUV投影光刻和離子蝕刻,為透射衍射光柵提供了許多
2023-05-24 13:50:09

Lightsmyth光通信1550nm脈沖壓縮透射衍射光柵

Lightsmyth光通信1550nm脈沖壓縮透射衍射光柵    Lightsmyth光通信1550nm脈沖壓縮透射衍射光柵用于將入射光成角度地分散到光譜中。光通信透射衍射光柵
2023-05-24 13:55:56

一種有效的MIMO雷達自適應(yīng)脈沖壓縮方法

發(fā)射信號的分離是MIMO 雷達的一個重要環(huán)節(jié),該文基于最小均方誤差準則,提出了一種有效的MIMO雷達自適應(yīng)脈沖壓縮方法,從每個接收陣元接收到的信號中分別自適應(yīng)地估計每個距
2010-02-09 13:37:3815

放電等離子體極紫外光源中的主脈沖電源

描述了Z箍縮放電等離子體極紫外光源系統(tǒng)中的主脈沖電源,給出了主電路拓撲結(jié)構(gòu),重點介紹了三級磁脈沖壓縮網(wǎng)絡(luò),給出了關(guān)鍵參數(shù)的設(shè)計計算,并且介紹了新穎的末級磁脈沖
2010-03-05 14:13:3827

雙級受激布里淵散射壓縮獲得高質(zhì)量窄脈沖波形

針對受激布里淵散射(SBS)脈沖壓縮系統(tǒng)中經(jīng)常出現(xiàn)的波形調(diào)制現(xiàn)象,提出一種抑制調(diào)制、改善窄脈沖波形質(zhì)量的新方法——雙級SBS脈沖壓縮結(jié)構(gòu)。此方法以“兩次壓縮,子峰能量
2010-03-05 15:20:0819

基于FPGA+PowerPC的高分辨率圖像實時壓縮系統(tǒng)的設(shè)計

為解決機載高分辨率圖像的實時壓縮問題,提出了一個基于FPGA+PowerPC的高分辨率圖像實時壓縮系統(tǒng)的設(shè)計方案。本系統(tǒng)主控采用PowerPC 處理器,壓縮芯片采用ADV202,用FPGA實現(xiàn)圖像數(shù)
2010-09-15 11:45:2540

基于FPGA脈沖壓縮仿真與實現(xiàn)

   為解決雷達探測能力與距離分辨力之間的問題,在線性調(diào)頻信號脈沖壓縮的原理的基礎(chǔ)上,利用MATLAB軟件對數(shù)字脈沖壓縮算法進行仿真,給出一種基于FPGA分布式算法的
2010-12-24 16:10:5937

FPGA的多路可控脈沖延遲系統(tǒng)設(shè)計

FPGA的多路可控脈沖延遲系統(tǒng)設(shè)計 采用數(shù)字方法和模擬方法設(shè)計了一種最大分辨率為0.15 ns級的多路脈沖延遲系統(tǒng),可以實現(xiàn)對連續(xù)脈沖信號的高分辨
2009-03-29 15:09:482234

基于數(shù)字移相的高精度脈寬測量系統(tǒng)及其FPGA實現(xiàn)

摘要:采用XILINX公司的SpartanII系列FPGA芯片設(shè)計了一種基于數(shù)字移相技術(shù)的高精度脈寬測量系統(tǒng),同時給出了系統(tǒng)的仿真結(jié)果和精度分析。與通常的脈沖
2009-06-20 14:59:561693

基于FPGA雷達成像方位脈沖壓縮系統(tǒng)的設(shè)計

基于FPGA雷達成像方位脈沖壓縮系統(tǒng)的設(shè)計  合成孔徑雷達成像算法中較為成熟和應(yīng)用廣泛的算法主要有距離-多普勒(R-D)算法和線性調(diào)頻變標(CS)算法。R-D算法復(fù)雜度相
2009-12-02 11:44:101168

直擴導(dǎo)航系統(tǒng)數(shù)字科思塔斯環(huán)的FPGA設(shè)計與實現(xiàn)

直擴導(dǎo)航系統(tǒng)數(shù)字科思塔斯環(huán)的FPGA設(shè)計與實現(xiàn)  引言   擴頻接收機載波的同步包括捕獲和跟蹤兩個過程,載波捕獲即多普勒頻移的粗略估計通常包含在偽
2010-03-01 09:11:451060

基于TMS320C6701浮點DSP芯片來實現(xiàn)線性調(diào)頻信號的

   本文以TI公司的高性能的TMS320C6701浮點DSP芯片作為實現(xiàn)數(shù)字脈沖壓縮的核心器件,實現(xiàn)了線性調(diào)頻信號的頻域數(shù)字脈沖壓縮。   1 數(shù)字脈沖壓縮原理   數(shù)
2010-07-02 09:47:372878

基于FPGA的雷達數(shù)字脈沖壓縮技術(shù)

脈沖壓縮技術(shù)是指對雷達發(fā)射的寬脈沖信號進行調(diào)制(如線性調(diào)頻、非線性調(diào)頻、相位編碼),并在接收端對回波寬脈沖信號進行脈沖壓縮處理后得到窄脈沖實現(xiàn)過程。脈沖壓縮有效
2010-07-19 09:37:011064

基于FPGA IP核的線性調(diào)頻信號脈沖壓縮

本文主要介紹了一種利用FPGA IP核設(shè)計線性調(diào)頻信號脈沖壓縮的方法,通過各種仿真與實際測試表明脈沖壓縮結(jié)果正確。這種基于IP核的模塊化設(shè)計方法非常靈活,參數(shù)的設(shè)置和修改方便
2011-06-29 10:40:207309

基于雙FPGA+ARM架構(gòu)的圖像壓縮系統(tǒng)

本設(shè)計開發(fā)出了一套基于雙FPGA+ARM架構(gòu)的高速計算機屏幕圖像壓縮系統(tǒng)。系統(tǒng)通過對圖像壓縮系統(tǒng)任務(wù)的劃分,利用FPGA的并行計算能力和靈活的編程方式,完成圖像壓縮算法。
2011-08-22 11:44:312039

FPGA上建立一個UWB脈沖發(fā)生器

用大多數(shù)FPGA都可以實現(xiàn)一個數(shù)字UWB(超寬帶)脈沖發(fā)生器。本設(shè)計可以創(chuàng)建一個兩倍于FPGA時鐘頻率的脈沖信號(
2011-09-06 11:59:485280

脈沖壓縮雷達地雜波模擬與系統(tǒng)實現(xiàn)

針對一種新型的寬脈沖信號二相碼碼內(nèi)線性調(diào)頻信號,分析了其數(shù)學(xué)表達式及其回波形成原理,并介紹了一種二相碼碼內(nèi)線性調(diào)頻信號地雜波模擬器的系統(tǒng)實現(xiàn)。
2011-09-07 18:58:1146

[3.3.1]--脈沖壓縮

雷達壓縮
jf_60701476發(fā)布于 2022-11-25 01:48:13

基于FPGA的靜止圖像壓縮系統(tǒng)的研究

基于FPGA的靜止圖像壓縮系統(tǒng)的研究-JPEG編碼器的設(shè)計電力電子與電力傳動數(shù)字圖像在人們生活中的應(yīng)用越來越廣泛,由于原始圖像數(shù)據(jù)量比較大,因此數(shù)字圖非常重要。
2011-11-01 18:17:5565

基于Camera Link接口的圖像壓縮壓縮系統(tǒng)設(shè)計

本設(shè)計名為CDIC(基于Camera Link接口的圖像壓縮壓縮系統(tǒng),應(yīng)用了Altera公司的StratixTMII系列FPGA EP2S30F484I5芯片和基于Camera Link接口的數(shù)碼相機CV-A10CL,設(shè)計實現(xiàn)了對高分辨率黑白數(shù)字
2011-11-10 15:04:4741

基于快速傅里葉IP核的數(shù)字脈壓處理器的實現(xiàn)

本文基于快速傅里葉IP核可復(fù)用和重配置的特點,實現(xiàn)一種頻域的FPGA數(shù)字脈壓處理器,能夠完成正交輸入的可變點LFM信號脈沖壓縮,具有設(shè)計靈活,調(diào)試方便,可擴展性強的特點。
2012-10-15 17:20:462738

JPEG2000數(shù)據(jù)壓縮FPGA實現(xiàn)

高性能的數(shù)據(jù)壓縮可以有效的減少數(shù)據(jù)對存儲空間和通信帶寬的要求,降低通信成本。為解決圖像數(shù)據(jù)的高壓縮性能問題,本文提出了基于JPEG2000標準的數(shù)據(jù)壓縮系統(tǒng)FPGA實現(xiàn)方案。相
2013-04-16 10:39:0746

數(shù)字信號處理的FPGA實現(xiàn)

本書比較全面地闡述了fpga數(shù)字信號處理中的應(yīng)用問題。本書共分8章,主要內(nèi)容包括典型fpga器件的介紹、vhdl硬件描述語言、fpga設(shè)計中常用軟件簡介、用fpga實現(xiàn)數(shù)字信號處理的數(shù)據(jù)規(guī)劃、多種
2015-12-23 11:07:4644

VHDL實現(xiàn)對圖像的采集和壓縮

Xilinx FPGA工程例子源碼:VHDL實現(xiàn)對圖像的采集和壓縮
2016-06-07 14:54:576

FPGA實現(xiàn)數(shù)字鎖相環(huán)

Xilinx FPGA工程例子源碼:用FPGA實現(xiàn)數(shù)字鎖相環(huán)
2016-06-07 15:07:4537

機載圖像無損近無損壓縮方案及其FPGA實現(xiàn)

機載圖像無損近無損壓縮方案及其FPGA實現(xiàn)
2016-08-29 15:02:035

一種圖像動態(tài)范圍壓縮算法及其FPGA實現(xiàn)

一種圖像動態(tài)范圍壓縮算法及其FPGA實現(xiàn),感興趣的小伙伴們可以看一看。
2016-09-14 17:17:075

空間圖像CCSDS壓縮算法研究與FPGA實現(xiàn)

空間圖像CCSDS壓縮算法研究與FPGA實現(xiàn),感興趣小伙伴們可以瞧一瞧。
2016-09-18 14:57:4216

空間太陽望遠鏡FPGA星載圖像壓縮模塊的設(shè)計與實現(xiàn)

空間太陽望遠鏡FPGA星載圖像壓縮模塊的設(shè)計與實現(xiàn)
2016-09-17 07:37:0023

中頻脈沖壓縮信號數(shù)字化直接產(chǎn)生技術(shù)研究

中頻脈沖壓縮信號數(shù)字化直接產(chǎn)生技術(shù)研究
2017-01-10 21:35:2217

噪聲干擾對線性調(diào)頻脈沖壓縮濾波器的干擾效果分析

噪聲干擾對線性調(diào)頻脈沖壓縮濾波器的干擾效果分析
2017-01-10 21:35:206

用高速DSP在頻域上實現(xiàn)LFM信號的實時脈沖壓縮

用高速DSP在頻域上實現(xiàn)LFM信號的實時脈沖壓縮
2017-01-10 21:35:206

一類新的脈沖壓縮信號的旁瓣抑制

一類新的脈沖壓縮信號的旁瓣抑制,下來看看。
2017-01-10 21:35:2011

壓縮比1201的線性調(diào)頻脈沖壓縮系統(tǒng)

壓縮比1201的線性調(diào)頻脈沖壓縮系統(tǒng),下來看看
2017-01-10 21:35:2011

脈沖壓縮在超寬帶雷達中的應(yīng)用

脈沖壓縮在超寬帶雷達中的應(yīng)用,可以下來看看
2017-01-22 21:15:5011

基于網(wǎng)內(nèi)脈沖壓縮雷達的靈巧式噪聲干擾

針對網(wǎng)內(nèi)采用了旁瓣匿影和旁瓣對消技術(shù)的脈沖壓縮雷達,采用卷積噪聲對該種雷達進行干擾。結(jié)合公式推導(dǎo)及仿真實驗,驗證了該噪聲的假目標特性。同時得出了該噪聲在雷達接收機處所能獲得的匹配增益計算公式,在信號
2017-11-07 09:46:410

Zynq的JPEG圖像壓縮系統(tǒng)對圖像的有效壓縮、較低損失的實現(xiàn)方法

介紹了基于Zynq平臺實現(xiàn)的JPEG圖像壓縮系該系統(tǒng)利用Zynq片上AXI總線實現(xiàn)了ARM與FPGA核間高吞吐率的數(shù)據(jù)交互操作,并結(jié)合了ARM和FPGA在嵌入式系統(tǒng)開發(fā)中各自的優(yōu)勢,對軟硬件功能
2017-11-17 14:41:506811

基于ADSP-TS201與FPGA的信號處理系統(tǒng)實現(xiàn)及優(yōu)化設(shè)計

實現(xiàn)空時二維信號處理。實現(xiàn)了自適應(yīng)副瓣相消,4路脈沖壓縮與MTI/MTD,副瓣匿影和差波束測角等算法,可以完成對目標距離,方位偏差量的測算,滿足系統(tǒng)需求。
2017-12-11 02:21:071881

利用ADS5500的FPGA1024點的數(shù)字脈沖壓縮系統(tǒng)設(shè)計

數(shù)字信號處理系統(tǒng)中,數(shù)據(jù)表示格式可分為定點制、浮點制和塊浮點制,它們在實現(xiàn)時對系統(tǒng)資源的要求不同,工作速度也不同,有著不同的適用范圍。定點表示法使用最多,簡單且速度快,但動態(tài)范圍有限,需要用合適
2018-08-26 09:40:521032

雷達信號處理機的脈沖壓縮系統(tǒng)設(shè)計介紹

脈沖壓縮技術(shù)是指對雷達發(fā)射的寬脈沖信號進行調(diào)制(如線性調(diào)頻、非線性調(diào)頻、相位編碼),并在接收端對回波寬脈沖信號進行脈沖壓縮處理后得到窄脈沖實現(xiàn)過程。脈沖壓縮有效地解決了雷達作用距離與距離分辨率之間的矛盾,可以在保證雷達在一定作用距離下提高距離分辨率。
2018-11-28 09:18:003561

R-D算法與FPGA芯片實現(xiàn)雷達成像方位脈沖壓縮系統(tǒng)的設(shè)計與仿真分析

、功耗與實時性要求都很高的實時SAR成像系統(tǒng),其應(yīng)用十分廣泛。在整個有距離-多普勒(R-D)算法中方位脈沖壓縮系統(tǒng)是設(shè)計的關(guān)鍵。隨著FPGA芯片突飛猛進的發(fā)展,實時雷達成像方位脈沖壓縮系統(tǒng)FPGA實現(xiàn)變成了可能。
2018-12-30 11:10:003331

脈沖壓縮雷達地雜波模擬與系統(tǒng)實現(xiàn)的詳細資料說明

 對一種新型的寬脈沖信號一一二相碼碼內(nèi)線性 調(diào)頻信號,分析了其數(shù)學(xué)表達式及其回波形成原理,并介紹了一種二相碼碼內(nèi)線性調(diào)頻信號地雜波模擬器的系統(tǒng)實現(xiàn)。
2019-07-26 17:06:007

運放組成的脈沖壓縮電路圖

同時,由于C1與R1對信號的積分延時,所以,輸出脈沖與輸入脈沖相比,幅度和寬度都被壓縮了。
2020-05-02 17:00:002067

怎么樣才能使用FPGA實現(xiàn)數(shù)字系統(tǒng)

本文檔的主要內(nèi)容詳細介紹的是怎么樣才能使用FPGA實現(xiàn)數(shù)字系統(tǒng)內(nèi)容包括了:FPGA簡介,為什么采用FPGA,開發(fā)平臺和設(shè)計工具,HDL(硬件描述語言),FPGA的設(shè)計原則,系統(tǒng)設(shè)計開發(fā)流程。
2020-08-11 15:29:009

基于Flash FPGA器件實現(xiàn)脈沖延遲控制系統(tǒng)的設(shè)計

在科學(xué)研究、通信和一些自動控制中,經(jīng)常需要精確定時的連續(xù)脈沖信號,用于產(chǎn)生測試信號或控制用的時序。脈沖延遲的基本方法可分為數(shù)字方法和模擬方法。數(shù)字方法采用計數(shù)器或存儲器實現(xiàn)延遲控制,其缺點是無法滿足
2020-08-11 17:36:461060

上海光機所研制出國際最大無拼縫脈沖壓縮光柵

近日,中科院上海光機所成功制備出超大口徑(1620mmx1070mm)的無拼縫脈沖壓縮光柵,該口徑面積是目前國際已知最大同類光柵元件2.9倍。
2023-11-20 10:08:57311

一種產(chǎn)生激光脈沖新方法

中提取粒子并研究物質(zhì)的性質(zhì)。為了實現(xiàn)這一目標,三個小組共同制作了一種非常特殊的鏡子——這種鏡子不僅能反射光脈沖,還能及時將光脈沖壓縮兩百倍以上,并有可能進一步壓縮。 斯特拉斯克萊德大學(xué)、UNIST和GIST的研究小組提出一個簡
2023-12-07 06:32:51196

雷達波形的產(chǎn)生與脈沖壓縮技術(shù)

  相位編碼信號的相位調(diào)制函數(shù)是離散的有限狀態(tài),屬于“離散型“編碼脈沖壓縮信號。   在相位編碼中,二相編碼信號是常用的脈壓信號形式之一。   將寬脈沖分為許多短的等寬度子脈沖,每個子脈沖以兩種相位調(diào)制,其調(diào)制的順序由指定的編碼序列決定。
2024-02-20 10:57:30353

已全部加載完成