電子發(fā)燒友App

硬聲App

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

電子發(fā)燒友網(wǎng)>可編程邏輯>FPGA/ASIC技術(shù)>用于VHDL的DRAM控制器設(shè)計(jì)

用于VHDL的DRAM控制器設(shè)計(jì)

123下一頁全文

本文導(dǎo)航

收藏

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴

評論

查看更多

相關(guān)推薦

系統(tǒng)設(shè)計(jì)工程師不可不知的DRAM控制器核心結(jié)論

電子發(fā)燒友網(wǎng)核心提示: DRAM控制器藏在您的系統(tǒng)核心芯片系統(tǒng)(SoC)中,可能有兩個(gè),甚至是四個(gè)。有一些精心制作的邏輯小模塊,用于連接SoC內(nèi)部和外部DRAM,它們并沒有引起系統(tǒng)設(shè)計(jì)
2012-10-22 09:53:123867

基于FPGA和VHDL的USB2.0控制器設(shè)計(jì)

  本文針對高速數(shù)據(jù)傳輸需求,根據(jù)USB2.0的協(xié)議規(guī)范,利用VHDL語言實(shí)現(xiàn)符合該協(xié)議的功能控制器,在視頻壓解系統(tǒng)中使數(shù)據(jù)在PC與外設(shè)之間高速傳輸。
2010-10-28 15:44:031170

DRAM存儲(chǔ)原理和特點(diǎn)

小,256Kb-16Mb  5.集成度低,單位容量價(jià)格高  6.靜態(tài)功耗低,運(yùn)行功耗大  DRAM  1.速度較慢  2.需要刷新來保持?jǐn)?shù)據(jù)  3.需要MCU帶外部存儲(chǔ)控制器  4.容量大,16Mb-4Gb  5.集成度高,單位容量價(jià)格低  6.運(yùn)行功耗低
2020-12-10 15:49:11

用于Arduino UNO的8按鈕控制器屏蔽

描述用于 Arduino UNO 的 8 按鈕控制器屏蔽使用關(guān)閉時(shí)接地的按鈕為 UNO 構(gòu)建控制器。按鈕為 Panasonic EVQ-11D05B,即 Digikey 部件號(hào) P15931SCT。
2022-07-29 07:17:13

用于向微控制器上傳程序要求

描述用于向微控制器上傳程序要求
2022-08-10 06:14:54

用于外部微控制器的SPI連接

BlueNRG-MS設(shè)備,用于天線或測量儀器的SMA連接以及用于外部微控制器的SPI連接。該主板基于STM32L,作為驅(qū)動(dòng)BlueNRG-MS設(shè)備的外部微控制器。 JTAG連接允許微控制器固件開發(fā)
2020-06-01 17:03:16

用于點(diǎn)陣LED顯示控制器

描述LED矩陣顯示驅(qū)動(dòng)這是用于點(diǎn)陣 LED 顯示控制器板。該板的優(yōu)點(diǎn)在于它可以驅(qū)動(dòng)單色和多色 RGB 顯示。它使用 ESP8266 來控制點(diǎn)陣顯示。頂部是 RGB 輸入和輸出引腳,左下角
2022-08-26 06:20:28

AM3160可以用于SPC563M64L5微控制器中嗎?

AM3160 文檔也可以用于 SPC563M64L5 微控制器嗎?
2022-12-19 08:16:46

DDR_SDRAM控制器VHDL代碼已經(jīng)測試

DDR_SDRAM控制器VHDL代碼已經(jīng)測試
2016-08-24 16:49:35

EDK中提供的PPC OPB DDR控制器VHDL代碼是否可以在任何地方使用?

有誰知道EDK中提供的PPC OPB DDR控制器VHDL代碼是否可以在任何地方使用?我想在控制器中進(jìn)行一些修改,并在沒有PPC的情況下使用它。
2020-06-02 16:13:50

FAULHABER推出扁平電機(jī)的內(nèi)置速度控制器

FAULHABER推出用于扁平電機(jī)的內(nèi)置速度控制器
2021-02-05 06:54:34

IR數(shù)據(jù)庫可用于PIC24微控制器嗎?

我們正在為紅外控制設(shè)備工作,我們希望用PIC24設(shè)計(jì)紅外發(fā)射和紅外學(xué)習(xí)。是否存在相同的應(yīng)用程序注釋。IR數(shù)據(jù)庫可用于PIC24微控制器嗎????如何保存新的IR數(shù)據(jù)庫????這方面有什么幫助對我們有很大幫助?????
2019-08-14 12:30:00

RF控制器怎么構(gòu)建?

MAX9930-MAX9933系列RF控制器和檢測用于各種應(yīng)用,其中,通過光纖傳輸有線電視信號(hào)(CATV)是該系列器件非常理想的應(yīng)用之一,利用RF控制器或RF檢測控制互阻放大器(TIA)的增益。本文介紹了如何使用MAX9930構(gòu)成RF控制器或檢波。
2019-08-27 06:35:54

SMBus控制器 Xilinx提供VHDL代碼

SMBus控制器 Xilinx提供VHDL代碼
2012-08-13 16:20:20

SystemACE控制器的MPU模式可以用于某些USB閃存盤的FPGA配置嗎?

/ml50x_schematics.pdf)(第7頁)中,SystemACE控制器MPU端口連接到賽普拉斯USB控制器GPIO數(shù)據(jù)總線。這種聯(lián)系有什么用?SystemACE控制器的MPU模式可以用于某些USB閃存盤的FPGA配置嗎?謝謝Harshad
2020-05-29 12:28:19

USB接口控制器參考設(shè)計(jì),xilinx提供VHDL代碼

USB接口控制器參考設(shè)計(jì),xilinx提供VHDL代碼
2012-08-15 14:54:06

[分享]直接總線式DRAM的信號(hào)連接

DRAM控制器方向的時(shí)鐘及由控制器DRAM方向的時(shí)鐘兩個(gè)系統(tǒng),通過改變讀操作與寫操作時(shí)所利用的時(shí)鐘,實(shí)施時(shí)鐘相位偏移的處理對策,基本上采用了接近理想的處理方式。   圖的右上
2008-12-04 10:16:36

【內(nèi)存知識(shí)】DRAM芯片工作原理

操作都要刷新DRAM內(nèi)的電荷,因此DRAM設(shè)計(jì)為有規(guī)律的讀取其內(nèi)的內(nèi)容。刷新技術(shù)有以下幾個(gè)好處:1.只要使用/RAS激活每一行便可做到全部刷新。2.用DRAM控制器控制刷新,防止刷新操作干擾有規(guī)律
2010-07-15 11:40:15

什么是閃存控制器架構(gòu)?

分析閃存控制器的架構(gòu),首先得了解SSD。一般來說SSD的存儲(chǔ)介質(zhì)分為兩種,一種是采用閃存(Flash芯片)作為存儲(chǔ)介質(zhì),另外一種是采用DRAM作為存儲(chǔ)介質(zhì)。我們通常所說的SSD就是基于閃存的固態(tài)硬盤
2019-09-27 07:12:52

使用20Mhz用于ACE控制器下載圖像失敗的原因?

我使用ACE控制器將圖像下載到XC4VLx200中。有兩個(gè)用作DDRII控制器的電源,功率為1.8V。當(dāng)我使用10Mhz用于ACE控制器時(shí),完成信號(hào)變高并且成功。如果我使用20Mhz用于ACE控制器
2020-05-27 14:08:02

分享一款不錯(cuò)的基于VHDL的TP UP-SF微型打印機(jī)控制器設(shè)計(jì)

分享一款不錯(cuò)的基于VHDL的TP UP-SF微型打印機(jī)控制器設(shè)計(jì)
2021-04-30 06:59:49

雙向數(shù)據(jù)轉(zhuǎn)換VHDL程序設(shè)計(jì)

控制器。為了使微控制器的數(shù)據(jù)總線(8位)與SDRAM控制器的數(shù)據(jù)總線(32位)相匹配,利用VHDL語言實(shí)現(xiàn)8位到32位的雙向數(shù)據(jù)轉(zhuǎn)換,使整個(gè)數(shù)據(jù)獲取系統(tǒng)能可靠正常工作。 3. VHDL程序設(shè)計(jì)
2016-05-08 06:18:34

基于80C186XL16位嵌入式微處理的CPLD解決方案

以大幅度降低系統(tǒng)設(shè)計(jì)成本;但DRAM有復(fù)雜的時(shí)序要求,給系統(tǒng)設(shè)計(jì)帶來了很大的困難。為了方便地使用DRAM,降低系統(tǒng)成本,本文提出一種新穎的解決方案:利用80C186XL的時(shí)序特征,采用CPLD技術(shù),并使用VHDL語言設(shè)計(jì)實(shí)現(xiàn)DRAM控制器。
2019-07-29 07:54:57

基于80C186XL和CPLD怎么實(shí)現(xiàn)DRAM控制器

80C186XL16位嵌入式微處理是Intel公司在嵌入式微處理市場的上導(dǎo)產(chǎn)品之一,已廣泛應(yīng)用于電腦終端、程控交換和工控等領(lǐng)域。在該嵌入式微處理片內(nèi),集成有DRAM RCU單元,即DRAM刷新
2019-11-07 06:01:59

基于VHDL怎么實(shí)現(xiàn)交通燈控制器?

應(yīng)用VHDL語言設(shè)計(jì)數(shù)字系統(tǒng),大部分設(shè)計(jì)工作可在計(jì)算機(jī)上完成,從而縮短系統(tǒng)開發(fā)時(shí)間,提高工作效率。下面介紹基于VHDL設(shè)計(jì)交通燈控制器的一種方案,并給出源程序和仿真結(jié)果。
2019-10-18 07:21:51

基于VHDL的洗衣機(jī)控制器該怎么設(shè)計(jì)?

為降低設(shè)計(jì)成本,縮短設(shè)計(jì)周期,提出一種基于VHDL的洗衣機(jī)控制器的設(shè)計(jì)方案。
2019-09-30 07:43:39

基于FPGA的三軸伺服控制器設(shè)計(jì)

目前伺服控制器的設(shè)計(jì)多以DSP或MCU為控制核心,但DSP的靈活性不如FPGA,且在某些環(huán)境比較惡劣的條件如高溫高壓下DSP的應(yīng)用效果會(huì)大打折扣,因此以FPGA為控制核心,對應(yīng)用于機(jī)載三軸伺服控制平臺(tái)的控制器進(jìn)行了設(shè)計(jì)與優(yōu)化。
2019-07-16 07:41:04

基于FPGA的步進(jìn)電機(jī)控制器

vhdl語言做步進(jìn)電機(jī)的控制器。應(yīng)該如何入手呢?看了很多資料,各有各的思路,越看越混亂,要分成幾個(gè)模塊去做呢? 求大神帶!
2016-04-27 10:21:33

基于嵌入式系統(tǒng)中DRAM控制器該怎么設(shè)計(jì)?

80C186XL16位嵌入式微處理是Intel公司在嵌入式微處理市場的上導(dǎo)產(chǎn)品之一,已廣泛應(yīng)用于電腦終端、程控交換和工控等領(lǐng)域。在該嵌入式微處理片內(nèi),集成有DRAMRCU單元,即DRAM刷新控制單元。RCU單元可以自動(dòng)產(chǎn)生DRAM刷新總線周期,它工作于微處理的增益模式下。
2019-09-25 07:38:04

如何利用DSP與FPGA設(shè)計(jì)運(yùn)動(dòng)控制器?

的邏輯處理和控制算法,能實(shí)現(xiàn)多軸高速高精度的伺服控制。利用DSP與FPGA設(shè)計(jì)運(yùn)動(dòng)控制器,其中DSP用于運(yùn)動(dòng)軌跡規(guī)劃、速度控制及位置控制等功能;FPGA完成運(yùn)動(dòng)控制器的精插補(bǔ)功能,用于精確計(jì)算步進(jìn)電機(jī)或伺服驅(qū)動(dòng)元件的控制脈沖,同時(shí)接收并處理脈沖型位置反饋信號(hào)。那么,我們具體該怎么做呢?
2019-08-06 06:27:00

如何獲得配置PS DRAM控制器(DDRC)板的參數(shù)?

嗨,我已經(jīng)搜索了很多關(guān)于配置PS DRAM控制器(DDRC)板參數(shù)的信息,鏈接如下,http://www.xilinx.com/support/answers/46778.htm, 我想知道如何獲得包裝長度?謝謝!
2019-11-07 08:43:39

如何設(shè)計(jì)一款基于VHDL的交通燈控制器方案

本文介紹一種基于VHDL設(shè)計(jì)的交通燈控制器方案,并給出源程序和仿真結(jié)果。
2021-04-28 06:54:02

嵌入式系統(tǒng)中DRAM控制器的CPLD應(yīng)用方案

。 關(guān)鍵詞:刷新控制單元(RCU) DRAM控制器 狀態(tài)機(jī) CPLD VHDL語言80C186XL16 位嵌入式微處理[1]是Intel公司在嵌入式微處理市場的上導(dǎo)產(chǎn)品之一,已廣泛應(yīng)用于電腦終端
2011-02-24 09:33:15

控制器ATTINY1604-SSNR

閃存卡SFCA064GH1AD4TO-I-GS-236-STD嵌入式系統(tǒng)開發(fā)板和套件YSTBS5D3E10DRAM芯片MT53D1024M32D4DT-046微控制器R5F100FCAFP#50閃存卡
2020-09-18 09:13:47

控制器的發(fā)展怎么樣

控制器廣泛應(yīng)用于各種小型電器,隨著技術(shù)的發(fā)展,其不但價(jià)格低廉,而且功能越來越強(qiáng)大。由于家用電器、手持式消費(fèi)電子產(chǎn)品、手持式通信裝置和車用電子等領(lǐng)域的市場推動(dòng),微控制器的使用量越來越大而且表現(xiàn)出
2019-06-25 06:19:25

怎么使用VHDL語言設(shè)計(jì)一個(gè)高效的微控制器內(nèi)核?

通過對傳統(tǒng)MCS-51單片機(jī)指令時(shí)序和體系結(jié)構(gòu)的分析,使用VHDL語言采用自頂向下的設(shè)計(jì)方法重新設(shè)計(jì)了一個(gè)高效的微控制器內(nèi)核。
2021-04-13 06:10:59

怎么實(shí)現(xiàn)PID控制器VHDL-AMS行為級(jí)建模

本文介紹VHDL-AMS的新概念和新特性。通過對PID控制原理進(jìn)行數(shù)學(xué)分析,建立PID控制器的數(shù)學(xué)模型,實(shí)現(xiàn)PID控制器VHDL-AMS行為級(jí)建模,并進(jìn)行仿真分析。
2021-05-06 07:59:57

怎么實(shí)現(xiàn)并行控制器

本文介紹一種使用硬件描述語言VHDL來實(shí)現(xiàn)基于Petri網(wǎng)的并行控制器的方法。首先使用Petri網(wǎng)對問題進(jìn)行建模,并對模型進(jìn)行分析和控制,獲得控制器的Petri網(wǎng)模型;然后用VHDL對Petri網(wǎng)
2019-08-16 07:52:03

怎么用VHDL實(shí)現(xiàn)積分和PI控制

如何用VHDL 實(shí)現(xiàn)積分和PI 控制啊,老師要求的作業(yè),剛開始接觸VHDL,還不太會(huì),很捉急啊
2013-11-27 21:12:40

怎樣去編寫PID控制器和模糊控制器代碼呢

PID控制的原理是什么?怎樣去編寫PID控制器和模糊控制器代碼呢?如何對PID控制器和模糊控制器進(jìn)行仿真呢?
2021-11-19 07:47:47

是否能夠獲得專用于Windows 7的Zynq 7000 u***控制器驅(qū)動(dòng)程序?

你好,是否能夠獲得專用于Windows 7的Zynq 7000 u***控制器驅(qū)動(dòng)程序?,謝謝
2020-03-20 10:15:58

有沒有辦法重置和重新初始化DDR控制器?

有沒有辦法重置和重新初始化 DDR 控制器?DRAM 類型是 LPDDR4。 我們的目標(biāo):我們嘗試為組裝有不同大小 RAM 的電路板系列實(shí)施解決方案。 為了獲得可重現(xiàn)的結(jié)果,我們尋求在嘗試下一個(gè)配置
2023-05-16 09:03:04

求一個(gè)基于BP神經(jīng)網(wǎng)絡(luò)PID控制器應(yīng)用于雙閉環(huán)直流調(diào)速系統(tǒng)

求一個(gè)基于BP神經(jīng)網(wǎng)絡(luò)PID控制器應(yīng)用于雙閉環(huán)直流調(diào)速系統(tǒng)BP_PID控制器學(xué)習(xí)參數(shù)怎么設(shè)置?
2021-10-13 08:10:12

求一種DRAM控制器的設(shè)計(jì)方案

本文介紹了怎樣在嵌入式CPU 80C186XL DRAM刷新控制單元的基礎(chǔ)上,利用CPLD技術(shù)和80C196XL的時(shí)序特征設(shè)計(jì)一個(gè)低價(jià)格、功能完整的DRAM控制器的方法,并采用VHDL語言編程實(shí)現(xiàn)。
2021-04-28 07:10:38

求全彩LED顯示屏控制器的FPGA設(shè)計(jì)的VHDL代碼

求全彩LED顯示屏控制器的FPGA設(shè)計(jì)的VHDL代碼,不勝感激?。。?/div>
2015-11-14 01:57:35

稱重控制器的原理是什么?

稱重傳感是稱重,計(jì)量系統(tǒng)中的基礎(chǔ)元件,用于感知重量信息 并將重量信號(hào)轉(zhuǎn)換為 MV 電壓信號(hào), 由控制器或上位機(jī)系統(tǒng)進(jìn)行進(jìn)一 步處理。
2019-11-05 09:02:02

請問哪個(gè)軟件用于stm8l151f3控制器

哪個(gè)軟件用于linux中的stm8l151f3控制器(ubuntu)以上來自于谷歌翻譯以下為原文 which software use for stm8l151f3 controller in linux(ubuntu)
2018-11-16 10:28:37

請問有什么關(guān)于Nucleo板/控制器/Ethercat適配器用于原型設(shè)計(jì)的建議嗎?

我需要一個(gè)用于無刷直流電機(jī)的位置和速度控制器,帶有霍爾傳感和 Ethercat(從站)上的正交編碼。請問有什么關(guān)于 Nucleo 板/控制器/Ethercat 適配器用于原型設(shè)計(jì)的建議嗎?
2023-01-12 07:56:25

運(yùn)動(dòng)控制器是如何進(jìn)行設(shè)計(jì)的?

和靈活性,可實(shí)時(shí)完成運(yùn)動(dòng)控制過程中復(fù)雜的邏輯處理和控制算法,能實(shí)現(xiàn)多軸高速高精度的伺服控制。本文選用DSP與FPGA作為運(yùn)動(dòng)控制器的核心部件,設(shè)計(jì)了通用型運(yùn)動(dòng)控制器。其中DSP用于運(yùn)動(dòng)軌跡規(guī)劃、速度控制
2019-07-31 08:15:26

存儲(chǔ)器接口vhdl代碼全集

SDR SDRAM控制器1?標(biāo)準(zhǔn)SRD SDRAM控制器參考設(shè)計(jì),altera提供 使用手冊 VHDL代碼 Verilog代碼?SDR SDRAM控制器2 標(biāo)準(zhǔn)SRD SDRAM控制器參考設(shè)計(jì),xilinx提供 使用手冊 VHDL代碼Verilog
2008-05-20 10:58:59155

直流步進(jìn)電機(jī)控制器實(shí)例(VHDL源代碼)

直流步進(jìn)電機(jī)控制器實(shí)例(VHDL源代碼):步進(jìn)電機(jī)控制器.vhd,直流電機(jī)控制器.vhd
2009-05-27 08:51:5462

直流步進(jìn)電機(jī)控制器實(shí)例(VHDL源代碼)

直流步進(jìn)電機(jī)控制器實(shí)例(VHDL源代碼):
2009-05-27 10:23:0547

DRAM原理 - 1.存儲(chǔ)單元陣列#DRAM

DRAM
EE_Voky發(fā)布于 2022-06-28 15:17:53

DRAM原理 - 4.選通與分配器#DRAM原理

DRAM
EE_Voky發(fā)布于 2022-06-28 15:20:21

SDRAM控制器參考設(shè)計(jì),Lattice提供的VHDL源代碼

SDRAM控制器參考設(shè)計(jì),Lattice提供的VHDL源代碼 -- Permission: --   Lattice Semiconductor grants
2009-06-14 08:54:2893

USB接口控制器參考設(shè)計(jì),xilinx提供VHDL代碼 us

USB接口控制器參考設(shè)計(jì),xilinx提供VHDL代碼 usb xilinx vhdl ;? This program is free software; you can redistribute
2009-06-14 09:05:4045

ZBT SRAM控制器參考設(shè)計(jì),xilinx提供VHDL代碼

ZBT SRAM控制器參考設(shè)計(jì),xilinx提供VHDL代碼 Description:? Contains the following files??? readme.txt
2009-06-14 09:22:2031

VHDL設(shè)計(jì)十六路彩燈控制器

摘要:VHDL設(shè)計(jì)技術(shù)是引起數(shù)字系統(tǒng)設(shè)計(jì)方式發(fā)生突破性變革的技術(shù)。本文論述了使用VHDL設(shè)計(jì)十六路彩燈控制器的過程。VHDL為設(shè)計(jì)提供了更大的靈活性,使程序具有更高的通用性,
2010-05-23 09:36:11143

基于VHDL的微型打印機(jī)控制器設(shè)計(jì)

介紹基于VHDL的微型打印機(jī)控制器的設(shè)計(jì)。論述了微型打印機(jī)的基本原理,以及實(shí)現(xiàn)控制器VHDL語言設(shè)計(jì)。打印機(jī)的數(shù)據(jù)來自系統(tǒng)中的存儲(chǔ)模塊,根據(jù)需要控制打印。該微型打印機(jī)控
2010-12-23 16:44:1960

基于當(dāng)代DRAM結(jié)構(gòu)的存儲(chǔ)器控制器設(shè)計(jì)

基于當(dāng)代DRAM結(jié)構(gòu)的存儲(chǔ)器控制器設(shè)計(jì) 1、引言 當(dāng)代計(jì)算機(jī)系統(tǒng)越來越受存儲(chǔ)性能的限制。處理器性能每年以60%的速率增長,存儲(chǔ)器芯片每年僅僅增加10%的
2009-12-31 10:57:03714

嵌入式系統(tǒng)中DRAM控制器的CPLD解決方案

嵌入式系統(tǒng)中DRAM控制器的CPLD解決方案 80C186XL16位嵌入式微處理器是Intel公司在嵌入式微處理器市場的上導(dǎo)產(chǎn)品之一,已廣泛應(yīng)用于電腦終端、程控交換和工控等領(lǐng)域。
2010-01-26 17:25:28592

VHDL設(shè)計(jì)的微型打印機(jī)控制器技術(shù)

VHDL設(shè)計(jì)的微型打印機(jī)控制器技術(shù) 1 引言   VHDL是一種面向設(shè)計(jì)、多層次的數(shù)字系
2010-05-04 19:46:45989

基于VHDLDRAM控制器設(shè)計(jì)

本文提出一種新穎的解決方案:利用80C186XL的時(shí)序特征,采用CPLD技術(shù),并使用VHDL語言設(shè)計(jì)實(shí)現(xiàn)DRAM控制器
2012-02-02 11:29:581185

基于VHDL的交通燈控制器設(shè)計(jì)

 應(yīng)用VHDL語言設(shè)計(jì)數(shù)字系統(tǒng),大部分設(shè)計(jì)工作可在計(jì)算機(jī)上完成,從而縮短系統(tǒng)開發(fā)時(shí)間,提高工作效率。下面介紹基于VHDL設(shè)計(jì)交通燈控制器的一種方案,并給出源程序和仿真結(jié)果。
2012-05-22 16:33:305752

DDR SDRAM控制器參考設(shè)計(jì)VHDL代碼

Xilinx FPGA工程例子源碼:DDR SDRAM控制器參考設(shè)計(jì)VHDL代碼
2016-06-07 11:44:1419

FM收音機(jī)的解碼及控制器VHDL語言實(shí)現(xiàn)

Xilinx FPGA工程例子源碼:FM收音機(jī)的解碼及控制器VHDL語言實(shí)現(xiàn)
2016-06-07 14:13:4311

USB接口控制器參考設(shè)計(jì)VHDL代碼(Xilinx)

Xilinx FPGA工程例子源碼:USB接口控制器參考設(shè)計(jì)VHDL代碼(Xilinx)
2016-06-07 14:54:5721

基于XILINX的XC3系列FPGA的VGA控制器VHDL源程

Xilinx FPGA工程例子源碼:基于XILINX的XC3系列FPGA的VGA控制器VHDL源程序
2016-06-07 15:07:4512

Marvell推出用于DRAM-less PCIe3.0x2 SSD的NVMe控制器

Marvell最近推出了一款全新的低成本小尺寸SSD控制器88NV1160,該芯片可用于設(shè)計(jì)以M.2和BGA封裝的小尺寸SSD。88NV1160支持當(dāng)今和未來各種類型的NAND閃存,LDPC糾錯(cuò)功能,NVMe協(xié)議和當(dāng)今SSD控制器的其他各種特性,無需外部DRAM緩存,因此可減少未來SSD的BOM成本。
2016-09-26 15:30:211975

平視顯示控制器應(yīng)用于汽車

顯示控制器
Piezoman壓電俠發(fā)布于 2024-01-19 14:58:05

8位單片機(jī)與以太網(wǎng)控制器RTL8029接口的VHDL設(shè)計(jì)

8位單片機(jī)與以太網(wǎng)控制器RTL8029接口的VHDL設(shè)計(jì)
2017-01-14 14:42:2718

基于VHDL的SDRAM控制器的實(shí)現(xiàn)

基于VHDL的SDRAM控制器的實(shí)現(xiàn)
2017-01-22 13:43:2712

利用DDR控制器讀取重排序緩沖器,將DRAM帶寬提高十倍

DDR 控制器部產(chǎn)品營銷總監(jiān) 概述 DDR DRAM內(nèi)存控制器要滿足眾多市場競爭的需求。一款出色的內(nèi)存控制器必須能夠增加存儲(chǔ)器接口的帶寬,滿足CPU、圖形處理、系統(tǒng)實(shí)時(shí)DRAM的延遲需求,同時(shí)符合
2017-11-18 18:23:122522

VHDL控制發(fā)光二極管

本文檔給出了利用VHDL控制發(fā)光二極管,該顯示控制器具有三線串行接口、多種工作模式;可以最多控制8位7段LED數(shù)碼管的顯示或者64個(gè)單獨(dú)的發(fā)光二極管;利用數(shù)控脈寬調(diào)制電路實(shí)現(xiàn)32級(jí)灰度控制。用VHDL描述了整個(gè)設(shè)計(jì)。
2018-04-10 15:18:394

VHDL-AMS的特性、仿真分析與在控制系統(tǒng)中的應(yīng)用

本文介紹VHDL-AMS的新概念和新特性。通過對PID控制原理進(jìn)行數(shù)學(xué)分析,建立PID控制器的數(shù)學(xué)模型,實(shí)現(xiàn)PID控制器VHDL-AMS行為級(jí)建模,并進(jìn)行仿真分析。
2018-11-14 08:03:002733

PID控制器VHDL的制作

 項(xiàng)目開始時(shí)我的總體項(xiàng)目功能符合我的預(yù)期,因此我對結(jié)果感到滿意。感謝您抽出寶貴的時(shí)間閱讀我在VHDL中開發(fā)PID控制器的嘗試。
2019-10-15 09:40:103097

使用VHDL描述一個(gè)讓6個(gè)數(shù)碼管同時(shí)顯示出來的控制器資料免費(fèi)下載

本文檔的主要內(nèi)容詳細(xì)介紹的是使用VHDL描述一個(gè)讓6個(gè)數(shù)碼管同時(shí)顯示出來的控制器資料免費(fèi)下載。
2020-08-26 18:28:4118

基于VHDL語言和可編程邏輯器件實(shí)現(xiàn)Petri網(wǎng)邏輯控制器的設(shè)計(jì)

VHDL語言由于其其強(qiáng)大的行為描述能力及與硬件行為無關(guān)的特性,被廣泛的用于數(shù)字系統(tǒng)設(shè)計(jì),實(shí)現(xiàn)了硬件電路設(shè)計(jì)的軟件化,成為實(shí)現(xiàn)Petri網(wǎng)邏輯控制器的有力的工具。用VHDL語言進(jìn)行數(shù)字電路設(shè)計(jì)的很大
2020-09-22 20:46:51691

DRAM儲(chǔ)存器有哪些類型如何設(shè)計(jì)DRAM控制器

DRAM作為PC必備器件之一,大家自然對DRAM較為熟悉。但是,大家知道DRAM存儲(chǔ)具有哪些分類嗎?大家了解DRAM控制器是如何設(shè)計(jì)出來的嗎?如果你對DRAM以及本文即將要闡述的內(nèi)容具有興趣,不妨繼續(xù)往下閱讀哦。
2020-10-31 11:51:193766

電梯控制器VHDL程序與仿真資料合集

本文檔的主要內(nèi)容詳細(xì)介紹的是電梯控制器VHDL程序與仿真資料合集免費(fèi)下載。
2021-01-20 13:44:1111

VHDL TFT LCD屏控制器的MCU程序免費(fèi)下載

本文檔的主要內(nèi)容詳細(xì)介紹的是VHDL TFT LCD屏控制器的MCU程序免費(fèi)下載。
2021-01-20 17:03:5010

VHDL TFT LCD屏控制器的CPLD程序免費(fèi)下載

本文檔的主要內(nèi)容詳細(xì)介紹的是VHDL TFT LCD屏控制器的CPLD程序免費(fèi)下載。
2021-01-20 17:03:493

一種基于Petri網(wǎng)的并行控制器VHDL實(shí)現(xiàn)

Petri網(wǎng)是離散事件系統(tǒng)建模的重要工具,本文使用硬件描述語言VHDL實(shí)現(xiàn)了基于Petri網(wǎng)的并行控制器。文中通過一個(gè)液位控制系統(tǒng)實(shí)例具體介紹了這一方法,并通過仿真波形證明了該方法的正確性。這對于離散事件系統(tǒng)并行控制器的設(shè)計(jì)具有十分重要的意義。
2023-08-03 15:33:38299

基于VHDL的洗衣機(jī)控制器的設(shè)計(jì)

電子發(fā)燒友網(wǎng)站提供《基于VHDL的洗衣機(jī)控制器的設(shè)計(jì).pdf》資料免費(fèi)下載
2023-11-07 10:28:581

已全部加載完成