介紹了以AT89C5l單片機(jī)作為控制核心的自動撥號、檢測和放音的智能語音撥號報警系統(tǒng)。重點論述了自動撥號和語音部分的電路結(jié)構(gòu)與工作原理方法。 電話自動報警的主要功能為:用戶根據(jù)需要把自己的手機(jī)號碼、辦公室電話或報警監(jiān)控中心的電話預(yù)存入報警主機(jī)。
2014-10-27 11:37:241985 EPM240F100C - MAX II Device Family - Altera Corporation
2022-11-04 17:22:44
EPM240M100A - MAX II Device Family - Altera Corporation
2022-11-04 17:22:44
EPM240M100C - MAX II Device Family - Altera Corporation
2022-11-04 17:22:44
EPM240T100A - MAX II Device Family - Altera Corporation
2022-11-04 17:22:44
EPM240T100C - MAX II Device Family - Altera Corporation
2022-11-04 17:22:44
EPM240T100I - MAX II Device Family - Altera Corporation
2022-11-04 17:22:44
altera 公司的nano開發(fā)板使用USB線燒寫程序。本來咱們做的是FT245+EPM240+74244但是他的板子是一顆EPM240就解決了,并且這部分電路在他給的電路圖中也沒有任何顯示。這就不懂了,有人搞過嗎
2015-10-10 11:49:44
初學(xué)verilog,手頭正好有EPM240核心板和LCD1602,參考了一些資料嘗試著用三段式狀態(tài)機(jī)寫得,但通電后LCD沒有顯示,請大神幫忙看看程序有什么問題,不勝感激。代碼如下:module
2014-09-12 15:23:12
智能語音撥號報警系統(tǒng)
2012-08-10 01:19:53
AD9957評估板能不能直接用JTAG對ALTERA_EPM_240直接編程,而不使用PC機(jī)通過USB操作呢?
換句話說就是,我們將自己的程序下載到ALTERA_EPM_240中直接對AD9957進(jìn)行操作和配置?
2023-12-18 06:00:44
我想用單片機(jī)配置altera 的CPLD epm240資料上寫的要用到 cpld MSEL1、MSEL0,NSTATUS等引腳 但是這三個引腳在cpld的哪個位子了??
2011-11-09 21:25:51
希望有人感興趣!也不知道放在這個討論區(qū)是否合適 本范例的四大用途: 1.DDS AD9856的應(yīng)用,敢說是國內(nèi)首創(chuàng),從原理圖到PCB到源代碼全部驗證通過; 2.CPLD EPM240的學(xué)習(xí)
2012-11-22 15:36:32
我想做一個基于單片機(jī)的智能電話報警系統(tǒng),用撥號芯片HT9200A進(jìn)行撥號,經(jīng)過放大電路后接電話線,但現(xiàn)在HT9200A輸出DTMF信號經(jīng)放大電路后卻不能被電話交換機(jī)識別,只有按鍵音和撥號音,請大家?guī)臀曳治鲆幌率鞘裁丛蚰?如何改進(jìn)?[此貼子已經(jīng)被作者于2009-1-2 21:33:26編輯過]
2009-01-02 21:32:33
介紹了一種基于AT89C51、AT89C2051、雙音多頻芯片和無線數(shù)傳MODEM等的無線智能報警系統(tǒng)。該系統(tǒng)具有告警信息檢測、液晶顯示、鍵盤置號和自動撥號報警等功能。
2011-03-07 12:46:17
從零開始學(xué)習(xí)FPGA----基于EPM240的入門實驗集合
2016-10-08 10:40:56
`型號:EPM240T100C5N品牌:ALTERA(阿爾特拉)封裝:TQFP-100種類:CPLD/FPGA芯片可編程類型:系統(tǒng)內(nèi)可編程延遲時間 tpd(1)最大值:4.7ns電源電壓 - 內(nèi)部
2019-03-13 15:20:08
基于EPM240的入門實驗_clkdivverilog
2016-09-27 13:09:23
基于EPM240的入門實驗_keyscanverilog【鍵盤控制】
2016-09-27 13:08:39
基于EPM240的入門實驗_ohnsonverilog.zip
2016-09-27 13:08:07
基于EPM240的入門實驗mux16.zip
2016-09-27 10:19:31
基于EPM240的入門實驗myosctest.zip
2016-09-27 10:18:05
基于EPM240的入門實驗ps2verilog.zip
2016-09-27 10:16:45
基于EPM240的入門實驗uartverilog
2016-09-27 10:16:11
基于EPM240的入門實驗modelsim_test
2016-09-27 13:07:29
基于EPM240的入門實驗UFTtest
2016-09-26 14:14:17
基于EPM240的入門實驗uartverilog
2016-09-26 16:27:28
基于EPM240的入門實驗verilogiic1121
2016-09-26 14:12:50
基于EPM240的入門實驗verilogsram
2016-09-26 14:10:29
基于EPM240的入門實驗verilogled7
2016-09-26 14:11:45
基于EPM240的入門實驗verilogvga
2016-09-26 14:09:37
求助~~~~~~~!基于單片機(jī)的電話自動撥號報警系統(tǒng)PROTUES仿真。
2014-04-16 19:17:43
現(xiàn)在全球都缺貨,用AG256,替代Altera的PLD芯片,EPM240,看來是沒辦法的事情,總要做生產(chǎn)。如果要進(jìn)行轉(zhuǎn)換,需要有廠家提供的工具。轉(zhuǎn)化的方法如下,希望幫到大家:1. 使用廠家提供
2021-05-24 10:56:55
現(xiàn)在全球都缺貨,用AG256,替代Altera的PLD芯片,EPM240,看來是沒辦法的事情,總要做生產(chǎn)。如果要進(jìn)行轉(zhuǎn)換,需要有廠家提供的工具。轉(zhuǎn)化的方法如下,希望幫到大家:1. 使用廠家提供
2022-03-15 15:35:21
各位老師好: 這是我第一次畫板子,現(xiàn)在一開始就遇到了一個問題,就是一個陌生型號的單片機(jī),如何繪制出它的最小系統(tǒng)? 看芯片手冊能看出來嘛?我下載了芯片手冊,但感覺沒有很直觀的展示怎么畫最小系統(tǒng)的。大家通常是怎么做的呢? ps:我這次畫的板子是epm240芯片,屬于altera的cpld產(chǎn)品謝謝。
2013-09-25 12:50:16
AD9957評估板能不能直接用JTAG對ALTERA_EPM_240直接編程,而不使用PC機(jī)通過USB操作呢? 換句話說就是,我們將自己的程序下載到ALTERA_EPM_240中直接對AD9957進(jìn)行操作和配置?
2018-09-13 10:55:11
單片機(jī)stca15系列和cpld的epm240系列怎么通信連接啊?
2023-10-27 08:25:22
新手,請問常用的CPLD芯片用哪個比較好,性價比高?EPM240和570都能滿足資源的情況下,各有什么優(yōu)劣??感謝大神了
2019-10-08 09:41:35
這是EPM240的引腳說明請問tri-states怎么翻譯啊
2011-11-15 13:23:23
介紹了以AT89C51 單片機(jī)作為控制核心的自動撥號、檢測和放音的智能語音撥號報警系統(tǒng)。重點論述了自動撥號和語音部分的電路結(jié)構(gòu)、工作原理和軟件設(shè)計方法。關(guān)鍵詞: 單
2009-05-24 01:23:4391 介紹了以AT89C51單片機(jī)作為控制核心的自動撥號、檢測和放音的智能語音撥號報警系統(tǒng)。重點論述了自動撥號和語音部分的電路結(jié)構(gòu)、工作原理和軟件設(shè)計方法。
2010-07-06 16:28:3761 報警撥號器
2009-10-09 11:57:06622 基于VHDL語言的智能撥號報警器的設(shè)計
介紹了以EDA技術(shù)作為開發(fā)手段的智能撥號報警系統(tǒng)的實現(xiàn)。本系統(tǒng)基于VHDL語言,采用FPGA作為控制核心,實現(xiàn)了遠(yuǎn)程防盜報警。該
2009-10-12 19:08:431167 基于EPM240的入門實驗modelsim_test
2016-01-21 11:25:0213 基于EPM240的入門實驗ps2verilog
2016-01-21 11:25:1813 基于EPM240的入門實驗uartverilog
2016-01-21 11:25:4214 基于EPM240的入門實驗mux16。喜歡的朋友下載來玩玩
2016-01-21 11:26:0315 基于EPM240的入門實驗myosctest
2016-01-21 11:26:5616 基于EPM240的入門實驗verilogiic1121
2016-01-21 11:27:0619 基于EPM240的入門實驗verilogled7
2016-01-21 11:30:5119 基于EPM240的入門實驗verilogsram
2016-01-21 11:30:4421 基于EPM240的入門實驗verilogvga
2016-01-21 11:30:2821 基于EPM240的入門實驗UFTtest。
2016-01-21 11:29:5618 基于EPM240的入門實驗_clkdivverilog
2016-01-21 11:29:2229 基于EPM240的入門實驗_keyscanverilog【鍵盤控制】
2016-01-21 11:29:4715 基于EPM240的入門實驗_ohnsonverilog
2016-01-21 11:31:5321 《深入淺出玩轉(zhuǎn)FPGA》基于EPM240的入門實驗-verilogiic1121
2016-10-27 18:20:0510 《深入淺出玩轉(zhuǎn)FPGA》基于EPM240的入門實驗-ps2verilog
2016-10-27 18:20:058 《深入淺出玩轉(zhuǎn)FPGA》基于EPM240的入門實驗-myosctest
2016-10-27 18:20:055 《深入淺出玩轉(zhuǎn)FPGA》基于EPM240的入門實驗-uartverilog
2016-10-27 18:20:056 《深入淺出玩轉(zhuǎn)FPGA》基于EPM240的入門實驗-UFTtest
2016-10-27 18:20:054 《深入淺出玩轉(zhuǎn)FPGA》基于EPM240的入門實驗-keyscanverilog
2016-10-27 18:20:058 《深入淺出玩轉(zhuǎn)FPGA》基于EPM240的入門實驗-johnsonverilog
2016-10-27 18:20:058 《深入淺出玩轉(zhuǎn)FPGA》基于EPM240的入門實驗-clkdivverilog
2016-10-27 18:20:054 《深入淺出玩轉(zhuǎn)FPGA》基于EPM240的入門實驗-modelsim_test
2016-10-27 18:20:054 《深入淺出玩轉(zhuǎn)FPGA》基于EPM240的入門實驗-mux16
2016-10-27 18:20:056 《深入淺出玩轉(zhuǎn)FPGA》基于EPM240的入門實驗-verilogled7
2016-10-27 18:20:0518 《深入淺出玩轉(zhuǎn)FPGA》基于EPM240的入門實驗-verilogsram
2016-10-27 18:07:5416 《深入淺出玩轉(zhuǎn)FPGA》基于EPM240的入門實驗-verilogvga
2016-10-27 18:07:549 基于EPM240的入門實驗modelsim_test
2016-11-18 15:46:200 基于EPM240的入門實驗uartverilog
2016-11-18 15:46:200 基于EPM240的入門實驗myosctest
2016-11-18 15:46:200 基于EPM240的入門實驗ps2verilog
2016-11-18 15:46:200 基于EPM240的入門實驗verilogiic1121
2016-11-18 15:46:203 基于EPM240的入門實驗mux16
2016-11-18 15:46:200 基于EPM240的入門實驗verilogsram
2016-11-18 15:46:200 基于EPM240的入門實驗UFTtest
2016-11-18 15:46:200 基于EPM240的入門實驗verilogvga
2016-11-18 15:46:201 基于EPM240的入門實驗verilogled7
2016-11-18 15:46:200 基于EPM240的入門實驗_ohnsonverilog
2016-11-18 16:05:020 基于EPM240的入門實驗_keyscanverilog【鍵盤控制】
2016-11-18 16:05:020 基于EPM240的入門實驗_clkdivverilog
2016-11-18 16:05:022 主芯片使用的是Altera公司的MAXII系列EPM240T100C5,該芯片有240個邏輯單元,等效宏單元192個,資源比較豐富,內(nèi)有8KbitFlash的存儲空間。
2019-03-06 14:31:555930 本文檔的主要內(nèi)容詳細(xì)介紹的是EPM240 CPLD開發(fā)板的電路原理圖免費下載。
2019-03-27 16:02:15122 本文檔的主要內(nèi)容詳細(xì)介紹的是EPM240 CPLD開發(fā)板的引腳分配詳細(xì)資料免費下載。
2019-03-27 16:02:0233 本文檔的主要內(nèi)容詳細(xì)介紹的是EPM240 CPLD開發(fā)板的十個實驗的資料說明免費下載包括了:1.分頻程序,2.moore 狀態(tài)機(jī)程序,3.加/減法計數(shù)器,4.撥碼開關(guān)及顯示,5.按鍵控制,6.按鍵控制加減及消抖,7.交通燈程序,8.漢字滾動,9.ADC0804 驅(qū)動進(jìn)程,10.正弦波發(fā)生器
2019-03-27 16:02:0127 BJ-EPM240學(xué)習(xí)板主芯片使用的是Altera公司的MAXII系列EPM240T100C5,該芯片有240個邏輯單元,等效宏單元192個,資源比較豐富,內(nèi)有8KbitFlash的存儲空間。
2019-12-23 07:05:002657 BJ-EPM240學(xué)習(xí)板基本配置:主芯片使用的是Altera公司的MAXII系列EPM240T100C5,該芯片有240個邏輯單元,等效宏單元192個,資源比較豐富,內(nèi)有8KbitFlash的存儲空間。
2019-12-16 07:00:001405 BJ-EPM240學(xué)習(xí)板的主芯片使用的是Altera公司的MAXII系列EPM240T100C5,該芯片有240個邏輯單元,等效宏單元192個,資源比較豐富,內(nèi)有8KbitFlash的存儲空間。
2019-12-10 07:09:003399 一 產(chǎn)品簡介:1、CPLD開發(fā)板實驗板,支持EPM240,集成USB轉(zhuǎn)UART芯片CH340G 2、串口輸出控制模塊,支持64路TTL電平輸出 3、串口輸出輸入控制模塊,支持32路TTL電平輸入
2020-12-25 16:47:473148 本文提出了一種應(yīng)用TI 公司高性能DSP 處理器TMS320DM642,視頻解碼器和Altera 新推出的CPLD EPM240 組成的嵌入式的具有初步圖像處理功能的采集系統(tǒng)。應(yīng)用USB 接口將檢測
2021-06-10 14:47:432335 AGM CPLD數(shù)據(jù)手冊。AGM 兼容ALTERA的EPM240 EPM570 EPM1270等。
2022-03-21 14:49:0732 EPM240T100型號 EPM240T100I5?EPM240T100C5 EPM240T100C4 II 系列即時開啟、非易失性 CPLD 基于0.18μ m 、6 層金屬閃存工藝,密度
2022-04-12 14:55:072422 基于EPM240的入門實驗
2022-06-24 15:49:015
評論
查看更多