FPGA的IRIG-B編碼器實(shí)現(xiàn)
我國靶場(chǎng)測(cè)量、工業(yè)控制、電力系統(tǒng)測(cè)量與保護(hù)、計(jì)算、通信、氣象等測(cè)試設(shè)備均采用國際標(biāo)準(zhǔn)IRIG-B格式的時(shí)間碼(簡(jiǎn)稱B碼)作為時(shí)間同步標(biāo)準(zhǔn)。B
2010-03-29 09:58:132221 FPGA的IRIG-B(DC)碼產(chǎn)生電路設(shè)計(jì)FPGA的IRIG-B(DC)碼產(chǎn)生電路設(shè)計(jì).doc
2012-08-11 10:34:15
我國靶場(chǎng)測(cè)量、工業(yè)控制、電力系統(tǒng)測(cè)量與保護(hù)、計(jì)算、通信、氣象等測(cè)試設(shè)備均采用國際標(biāo)準(zhǔn)IRIG-B格式的時(shí)間碼(簡(jiǎn)稱B碼)作為時(shí)間同步標(biāo)準(zhǔn)。B碼是一種串行的時(shí)間格式,分為直流碼(DC碼)和交流碼(AC碼)兩種,其格式和碼元定時(shí)在文獻(xiàn)[1]中有詳細(xì)描述。
2019-08-19 07:48:00
求給個(gè)IRIG-B解碼的VHDL或是Verilog HDL語言,發(fā)我郵箱最好。郵箱:bee_ing@163.com。感激不盡。
2013-11-30 15:01:30
摘要:為了實(shí)現(xiàn)對(duì)非相干雷達(dá)的接收相參處理,基于數(shù)字穩(wěn)定校正(DSU)的原理,采用ALTERA公司的StratixⅡ系列芯片和VHDL編程語言,設(shè)計(jì)了一種基于FPGA的DSU硬件實(shí)現(xiàn)方法。實(shí)驗(yàn)結(jié)果表明
2019-06-28 08:27:33
摘要:UART作為RS232協(xié)議的控制接口得到了廣泛的應(yīng)用,將UART的功能集成在FPGA芯片中,可使整個(gè)系統(tǒng)更為靈活、緊湊,減小整個(gè)電路的體積,提高系統(tǒng)的可靠性和穩(wěn)定性。提出了一種基于FPGA
2019-06-21 07:17:24
)。本文介紹了一種讀寫器的編解碼部分由FPGA來完成的設(shè)計(jì)方案,由FPGA負(fù)責(zé)前向鏈路的PIE編碼和后向鏈路的FM0/miller解碼,且解碼模塊可對(duì)標(biāo)簽突發(fā)傳來的數(shù)據(jù)立即檢測(cè)并實(shí)施解碼,實(shí)現(xiàn)了較快的解碼速率。FPGA選用的是Altera公司的EP1C3T100C6芯片。
2019-07-26 06:47:39
中,數(shù)字信號(hào)處理系統(tǒng)經(jīng)常要進(jìn)行高速、高精度的FFF運(yùn)算?,F(xiàn)場(chǎng)可編程邏輯陣列(FPGA)是一種可定制集成電路,具有面向數(shù)字信號(hào)處理算法的物理結(jié)構(gòu)。用FPGA實(shí)現(xiàn)FFT處理器具有硬件系統(tǒng)簡(jiǎn)單、功耗低的優(yōu)點(diǎn)
2019-07-03 07:56:53
摘要:本文介紹了一種基于Altera公司的PCI接口IP核的DVB碼流接收系統(tǒng)的硬件設(shè)計(jì)方案及設(shè)計(jì)要點(diǎn)的分析。該設(shè)計(jì)采用Altera公司的新一代FPGA芯片EP1C12和PCI IP核以及高速串行
2012-11-28 15:38:05
并行計(jì)算。在進(jìn)行FFT 這類并行運(yùn)算為主的算法時(shí),采用FPGA的優(yōu)勢(shì)不言而喻。用FPGA實(shí)現(xiàn)FFT算法進(jìn)行諧波檢測(cè)成為了一大熱點(diǎn)?! ∫酝?b class="flag-6" style="color: red">FPGA的設(shè)計(jì)主要依靠硬件描述語言來完成。Xilinx公司推出了專門
2019-06-21 06:25:23
在工控行業(yè)很多領(lǐng)域中,需要控制系統(tǒng)具有高精度的時(shí)間同步功能,IRIG就是美國靶場(chǎng)司令委員會(huì)制定的一種時(shí)間標(biāo)準(zhǔn),英創(chuàng)在EM928x系列的Linux工控主板上實(shí)現(xiàn)了IRIG-B碼校時(shí)功能
2016-06-12 15:30:46
本帖最后由 lee_st 于 2017-11-22 08:28 編輯
摘 要: FFT 運(yùn)算在OFDM 系統(tǒng)中起調(diào)制和解調(diào)的作用。針對(duì)OFDM 系統(tǒng)中FFT 運(yùn)算的要求, 研究了一種易于
2017-11-21 15:55:13
數(shù)字雙向碼、分相碼或相位編碼(PE),是一種常用的二源碼線路編碼方式之一,被物理層使用來編碼一個(gè)同步位流的時(shí)鐘和數(shù)據(jù)。在通信技術(shù)中,用來表示所要發(fā)送比特流中的數(shù)據(jù)宇定時(shí)信號(hào)所結(jié)合起來的代碼。常用
2020-04-24 14:22:59
4 通道光纖網(wǎng)絡(luò)數(shù)據(jù)的高速采集、實(shí)時(shí)記錄和寬帶回放。該板卡還具有高精密時(shí)鐘同步功能,板卡可采集精準(zhǔn)時(shí)間碼(IRIG-B)作為同步基準(zhǔn),內(nèi)嵌 TDC 測(cè)時(shí)單元,對(duì)發(fā)送和接收數(shù)據(jù)添加 64 位時(shí)間戳
2017-03-11 14:05:16
最近做的項(xiàng)目中有一個(gè)模塊是做IRIG_B碼的編碼模塊,部分程序:case count100 iswhen 1=>irig_birig_birig_birig_birig_birig_birig_birig_birig_birig_birig_birig_birig_birig_birig_birig_birig_birig_birig_birig_birig_birig_birig_birig_birig_birig_birig_birig_birig_birig_b
2015-10-14 21:42:56
記錄下過程,設(shè)計(jì)也有問題,望大神們批評(píng)指正。首先介紹下原理下的東西1. HDB3碼介紹三階高密度雙極性碼(英語:High Density Bipolar ofOrder 3,簡(jiǎn)稱:HDB3碼)是一種適用于基帶傳輸?shù)木幋a
2016-04-15 21:54:08
Modelsim進(jìn)行時(shí)序仿真,并用綜合工具Synplify對(duì)設(shè)計(jì)進(jìn)行綜合、優(yōu)化,最后在FPGA上實(shí)現(xiàn)編解碼技術(shù),提高了測(cè)井系統(tǒng)通信的實(shí)時(shí)性、可靠性。【關(guān)鍵詞】:曼徹斯特編解碼;;B總線;;FPGA;;DSP
2010-05-13 09:07:52
CPCIE/CPCI 計(jì)算機(jī)、4 塊12 通道數(shù)據(jù)采集卡、IRIG-B 時(shí)碼卡、 ARINC429 總線板卡、以及前端電壓、電流測(cè)量傳感器組成一個(gè)集成化、標(biāo)準(zhǔn)化的飛行電源動(dòng)態(tài)特性參數(shù)測(cè)量設(shè)備?! ≡撛O(shè)備面向
2018-09-26 09:57:35
EPM7160S的結(jié)構(gòu)及特點(diǎn),詳細(xì)闡述IRIG-B碼標(biāo)準(zhǔn)。該設(shè)計(jì)成功解決了AC碼調(diào)制精度問題。這種方法具有靈活性、開放性、簡(jiǎn)單實(shí)用、體積小、功耗低的優(yōu)點(diǎn),同時(shí)具有較強(qiáng)的抗干擾性,是一種成功的硬件解決方案?!娟P(guān)鍵詞
2010-04-24 09:05:05
求助!大佬們,問一下用FPGA實(shí)現(xiàn)卷積碼編解碼的難度。
2023-10-16 23:26:26
我國靶場(chǎng)測(cè)量、工業(yè)控制、電力系統(tǒng)測(cè)量與保護(hù)、計(jì)算、通信、氣象等測(cè)試設(shè)備均采用國際標(biāo)準(zhǔn)IRIG-B格式的時(shí)間碼(簡(jiǎn)稱B碼)作為時(shí)間同步標(biāo)準(zhǔn)。B碼是一種串行的時(shí)間格式.分為直流碼(DC碼)和交流碼(AC
2019-08-08 07:25:35
如何實(shí)現(xiàn)一個(gè)基于FPGA的紅外遙控解碼和實(shí)現(xiàn)FPGA與PC機(jī)的串口通信?
2021-10-14 07:05:06
一種基于多任務(wù)嵌入式應(yīng)用的MP3實(shí)時(shí)解碼系統(tǒng)設(shè)計(jì)
2021-06-02 06:32:34
基于FPGA的SDRAM控制器包括哪些部分呢?如何去實(shí)現(xiàn)一種基于FPGA的SDRAM控制器設(shè)計(jì)呢?
2021-11-04 06:47:44
FPGA芯片是由哪些部分組成的?如何去實(shí)現(xiàn)一種基于FPGA芯片的可重構(gòu)數(shù)字電路設(shè)計(jì)?
2021-11-05 08:38:57
如何去實(shí)現(xiàn)一種基于atmegal16單片機(jī)的超聲波測(cè)距短信上傳設(shè)計(jì)?如何去實(shí)現(xiàn)一種基于樹莓派4B的超聲波測(cè)距和顯示設(shè)計(jì)?
2021-09-23 07:29:11
什么是錯(cuò)誤控制編碼?如何去實(shí)現(xiàn)一種錯(cuò)誤控制編碼的算法?什么是解碼算法?
2021-06-21 08:13:28
一種FPGA與DSP的高速通信接口設(shè)計(jì)與實(shí)現(xiàn)方案
2021-06-02 06:07:16
我國靶場(chǎng)測(cè)量、工業(yè)控制、電力系統(tǒng)測(cè)量與保護(hù)、計(jì)算、通信、氣象等測(cè)試設(shè)備均采用國際標(biāo)準(zhǔn)IRIG-B格式的時(shí)間碼(簡(jiǎn)稱B碼)作為時(shí)間同步標(biāo)準(zhǔn)。
2019-10-23 08:11:07
如何采用Altera的CPLD器件實(shí)現(xiàn)時(shí)間統(tǒng)一系統(tǒng)的B碼源設(shè)計(jì)?
2021-05-07 06:21:24
本文介紹一種基于FPGA并執(zhí)行IRIG-B標(biāo)準(zhǔn)的AC/DC編碼技術(shù),與基于MCU或者DSP和數(shù)字邏輯電路實(shí)現(xiàn)的編碼方法相比,該技術(shù)可以大大降低系統(tǒng)的設(shè)計(jì)難度,降低成本,提高B碼的精確性和系統(tǒng)靈活性。
2021-04-29 06:56:12
本文介紹一種以FPGA為核心,設(shè)計(jì)了一種基于FPGA的數(shù)字秒表?
2021-05-10 06:40:32
ADV611的工作原理是什么?怎樣去實(shí)現(xiàn)一種ADV611編解碼方案?
2021-06-04 07:17:07
筆段式段碼LCD顯示原理是什么?怎樣去實(shí)現(xiàn)一種基于HC32L136的按鍵控制筆段式段碼LCD顯示?
2021-09-13 06:46:59
VS1053B-L的特點(diǎn)有哪些?VS1003B-L的應(yīng)用有哪些?怎樣去設(shè)計(jì)一種基于VS1053B-L解碼器的MP3播放器?
2021-09-29 07:42:39
截短Reed-Solomon碼譯碼器的FPGA實(shí)現(xiàn)提出了一種改進(jìn)的BM算法,并在此基礎(chǔ)上提出了一種大量采用并行結(jié)構(gòu)的截短RS碼譯碼器的實(shí)現(xiàn)方式。驗(yàn)證表明,該算法能顯著提高基于FPGA的RS譯碼器
2009-09-19 09:39:43
有木有哪位大俠有FPGA 實(shí)現(xiàn)IRIG B碼的quartus 工程文件呀 新手,剛學(xué)這個(gè),想找個(gè)例子學(xué)習(xí)下,望大家指導(dǎo)
2013-03-08 16:14:23
介紹一種在FPGA上實(shí)現(xiàn)的單精度浮點(diǎn)加法運(yùn)算器,運(yùn)算器算法的實(shí)現(xiàn)考慮了FPGA器件本身的特點(diǎn),算法處理流程的拆分和模塊的拆分,便于流水設(shè)計(jì)的實(shí)現(xiàn)。
2021-04-29 06:27:09
分布式的濾波器算法是什么?一種基于FPGA分布式算法的濾波器設(shè)計(jì)實(shí)現(xiàn)
2021-04-29 07:13:23
求一種基于FPGA滑動(dòng)相關(guān)法偽碼捕獲的研究與實(shí)現(xiàn)
2021-04-30 06:52:27
求大佬分享一種基于FPGA的OLED真彩色動(dòng)態(tài)圖像顯示的實(shí)現(xiàn)方法
2021-06-01 06:38:14
求大神分享一種高速突發(fā)模式誤碼測(cè)試儀的FPGA實(shí)現(xiàn)方案
2021-04-29 06:58:18
新手,問下看資料不是很懂IRIG_B。。有幾個(gè)問題。希望大家可以解答下。。小弟感激不盡。如下:(1)我們主要是用它做什么呢?我的理解的是 我這邊解碼出來以后,以后所有串口、網(wǎng)絡(luò)這些發(fā)送的信息都帶一個(gè)
2016-11-05 09:30:35
本帖最后由 eehome 于 2013-1-5 10:05 編輯
測(cè)控系統(tǒng)中B碼同步技術(shù)的FPGA實(shí)現(xiàn)
2012-08-06 12:37:13
測(cè)控系統(tǒng)中B碼同步技術(shù)的FPGA實(shí)現(xiàn)
2012-08-06 11:48:16
RT用labVIEW實(shí)現(xiàn)一種RFID編解碼的仿真
2013-05-14 23:21:59
請(qǐng)問怎樣去實(shí)現(xiàn)一種基于FPGA的矩陣運(yùn)算?
2021-06-22 07:00:19
一種基于IRIG-A碼輸出的超小型GPS時(shí)鐘設(shè)計(jì)
2021-05-27 06:24:52
小弟我剛開始學(xué)習(xí)此方面的內(nèi)容,對(duì)于VHDL還不是很熟悉,希望各位大神拉我一把,給我個(gè)IRIG-B解碼的VHDL程序,一次度過難過。。小弟我在此將感激不盡。。
2013-11-09 13:27:47
為提高AC碼的調(diào)制精度,減小電路板面積,提出基于EPM7160S的IRIG-B(AC)碼調(diào)制設(shè)計(jì)。介紹EPM7160S的結(jié)構(gòu)及特點(diǎn),詳細(xì)闡述IRIG-B碼標(biāo)準(zhǔn)。該設(shè)計(jì)成功解決了AC碼調(diào)制精度問題。這種方法
2010-02-11 11:11:4239 介紹了一種基于DSP和FPGA的GPS-B碼時(shí)統(tǒng)終端系統(tǒng)的設(shè)計(jì)方案,提出了一種利用FPGA對(duì)IRIG-B碼進(jìn)行解碼的設(shè)計(jì)方法。詳細(xì)論述了具體的設(shè)計(jì)方案及軟硬件的實(shí)現(xiàn)。通過將快速的DSP與FPGA相結(jié)
2010-02-24 13:48:4922 Cyclone 系列芯片是Altera公司推出的低價(jià)格、高容量的FPGA,內(nèi)置M4K存儲(chǔ)塊,最大RAM可達(dá)288kb。IRIG-B碼是標(biāo)準(zhǔn)時(shí)間碼格式之一,廣泛的應(yīng)用于靶場(chǎng)時(shí)間信息的傳遞和各系統(tǒng)的時(shí)間同步。利用Cyc
2010-07-28 16:59:2250 時(shí)間同步裝置北斗衛(wèi)星時(shí)鐘是一款高精度時(shí)間同步裝置,支持GPS/北斗雙模雙天線,支持主備從配置。系統(tǒng)有著豐富的輸出接口和輸出類型,涵蓋電力自動(dòng)化所有對(duì)時(shí)需求,如IRIG-B(DC)、IRIG-B(AC
2024-01-08 16:43:38
一、論文總體思路
二、B碼簡(jiǎn)介
三、B碼解碼
四、北斗衛(wèi)星導(dǎo)航系統(tǒng)
2010-10-18 16:22:150 IRIG是美國靶場(chǎng)儀器組的簡(jiǎn)稱,美國靶場(chǎng)儀器組是美國靶場(chǎng)司令部委員會(huì)的下屬機(jī)構(gòu)。
IRIG時(shí)間標(biāo)準(zhǔn)有兩大類:
一類是并行時(shí)間碼格式,這類碼由于是并行格式,傳輸距
2010-07-28 17:01:171514 隨著變電站自動(dòng)化技術(shù)的發(fā)展,對(duì)變電站內(nèi)時(shí)間的精確和統(tǒng)一提出了更高的要求。本文提出了一種采用IRIG-B時(shí)間碼來對(duì)時(shí)的方案。在這種對(duì)時(shí)方案中,每個(gè)變電站只安裝一個(gè)GPS接收裝置
2011-04-13 15:52:0244 傳統(tǒng)的IRIG-B碼解碼器大多采用單片機(jī)來實(shí)現(xiàn),器件較多,結(jié)構(gòu)復(fù)雜,在受到外界干擾的情況下還可能出現(xiàn)死機(jī)等故障。而采用CPLD設(shè)計(jì)的解碼器可以大大減少器件的數(shù)量、增加解碼器的穩(wěn)
2011-08-20 15:16:433035 IRIG-B 的編碼輸出電路:
2012-04-25 16:29:483019 在分析武器裝備靶場(chǎng)試驗(yàn)測(cè)控設(shè)備同步技術(shù)現(xiàn)狀基礎(chǔ)上,提出了一種多功能內(nèi)置式IRIG-B碼終端設(shè)計(jì);給出了終端的組成、功能與工作過程,詳細(xì)介紹了IRIG-B碼采集模塊、IRIG-B碼產(chǎn)生模塊
2012-07-27 16:17:560 同步時(shí)鐘信號(hào)是分布式錄波器系統(tǒng)任務(wù)順利完成的關(guān)鍵。介紹一種利用可編程CPLD器件實(shí)現(xiàn)性能優(yōu)良的分布式同步信號(hào)源。通過高度集成,將IRIG-B(DC)解碼器以及系統(tǒng)的各種同步邏輯電路集
2013-09-25 17:42:5623 基于FPGA的JPEG解碼算法的研究與實(shí)現(xiàn),很好的資料,快來學(xué)習(xí)吧
2016-02-18 13:53:550 13曼徹斯特碼編解碼的FPGA設(shè)計(jì)與實(shí)現(xiàn)-9。
2016-04-26 15:12:5711 RS編解碼的FPGA實(shí)現(xiàn)-說明RS編解碼的FPGA實(shí)現(xiàn)-說明。
2016-05-04 15:59:4421 基于FPGA的JPEG解碼算法的研究與實(shí)現(xiàn)
2016-08-29 16:05:0111 一種高速卷積編解碼器的FPGA實(shí)現(xiàn)
2017-02-07 15:05:0019 時(shí)間系統(tǒng)對(duì)于測(cè)控設(shè)備的正常運(yùn)行和故障診斷起著至關(guān)重要的作用。IRIC -B碼是國際靶場(chǎng)試驗(yàn)通用的同步時(shí)間碼。本文基于IRIC -B碼對(duì)某測(cè)控設(shè)備的時(shí)間系統(tǒng)進(jìn)行設(shè)計(jì),并在該設(shè)備中成功實(shí)現(xiàn)時(shí)間同步,精度
2017-11-02 15:44:411 MSP430系列單片機(jī)是集成度高、超低功耗的 16位單片機(jī)。Cyclone系列芯片是 Altera公 司推 出的低價(jià)格、RAM可達(dá) 288kb的高容量的FPGA。IRIG.B碼廣泛應(yīng)用于靶場(chǎng)時(shí)間信息
2017-11-28 14:41:504 IRIG串行時(shí)間碼的通用型采集和解析系統(tǒng)。該采集系統(tǒng)使用硬件和軟件分層解析的方法實(shí)現(xiàn)了對(duì)各種IRIC碼的通用化處理,并采用內(nèi)部計(jì)數(shù)器、定時(shí)器等手段提高了系統(tǒng)的硬件計(jì)時(shí)精度、實(shí)時(shí)性和容錯(cuò)特性。應(yīng)用結(jié)果表明,相對(duì)其他IRIG碼采集電路
2018-02-02 14:20:571 Cyclone系列芯片是 A ltera公司推出的低價(jià)格、RAM 可達(dá) 288kb的高容量的 FPGA。 IRIG-B碼廣泛應(yīng)用于靶場(chǎng)時(shí)間信息的傳遞和各系統(tǒng)的時(shí)間同步。詳細(xì)介紹了IRIG-B碼解碼電路和調(diào)制電路的硬件設(shè)計(jì)。MSP430的軟件采用 C語言編寫, 使程序有很強(qiáng)的可移植性。
2018-05-02 15:32:5310 在工控行業(yè)很多領(lǐng)域中,需要控制系統(tǒng)具有高精度的時(shí)間同步功能,IRIG就是美國靶場(chǎng)司令委員會(huì)制定的一種時(shí)間標(biāo)準(zhǔn)。自EM9X60后,英創(chuàng)EM928x嵌入式主板也實(shí)現(xiàn)了IRIG-B碼校時(shí)功能。之前的相關(guān)
2020-01-17 09:14:451021 在工控行業(yè)很多領(lǐng)域中,需要控制系統(tǒng)具有高精度的時(shí)間同步功能,IRIG就是美國靶場(chǎng)司令委員會(huì)制定的一種時(shí)間標(biāo)準(zhǔn),英創(chuàng)在EM928x系列的Linux工控主板上實(shí)現(xiàn)了IRIG-B碼校時(shí)功能。 IRIG
2020-02-04 10:41:131224 電子發(fā)燒友網(wǎng)站提供《一個(gè)時(shí)間碼觸發(fā)的無線燈箱.zip》資料免費(fèi)下載
2022-12-16 14:14:060 什么是IRIG-B碼對(duì)時(shí) IRIG-B(inter-range instrumentationgroup-B)碼是一種時(shí)間同步標(biāo)準(zhǔn),通常用于精確的時(shí)間測(cè)量和數(shù)據(jù)同步,廣泛應(yīng)用于電力、通信、航空等領(lǐng)域
2024-03-07 09:55:46128
評(píng)論
查看更多