電子發(fā)燒友App

硬聲App

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

電子發(fā)燒友網(wǎng)>可編程邏輯>FPGA/ASIC技術(shù)>VME總線協(xié)議接口重新采用基于FPGA的設(shè)計(jì)

VME總線協(xié)議接口重新采用基于FPGA的設(shè)計(jì)

收藏

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴

評(píng)論

查看更多

相關(guān)推薦

基于復(fù)雜可編程邏輯器件的VME總線接口邏輯系統(tǒng)的設(shè)計(jì)

機(jī)載計(jì)算機(jī)的幾何結(jié)構(gòu)一般采用高強(qiáng)度機(jī)箱和底板來(lái)連接各功能模塊。底板總線類(lèi)型大部分采用VME總線規(guī)范。VME總線是1981年Motorola等公司為歐洲板(Euroboard)設(shè)計(jì)的總線,是歐洲通用
2021-01-19 10:51:001848

FPGA中I2C 總線解析 I2C 總線是什么

(Intel-Integrated Circuit bus)。1998 年當(dāng)推出 I2C 總線協(xié)議 2.0 版本時(shí),I2C 協(xié)議實(shí)際上已經(jīng)成為一個(gè)國(guó)際標(biāo)準(zhǔn)。在進(jìn)行 FPGA 設(shè)計(jì)時(shí),經(jīng)常需要和外圍提供 I2C 接口的芯片通信
2018-09-29 09:37:11

VME總線實(shí)現(xiàn)與研究

VME總線實(shí)現(xiàn)與研究
2013-08-31 17:27:00

VME的特點(diǎn)是什么?VME的結(jié)構(gòu)是由哪些部分組成的?

VME的特點(diǎn)是什么?VME的結(jié)構(gòu)是由哪些部分組成的?VME總線有哪些種類(lèi)?
2021-05-27 07:00:00

采用VME總線實(shí)現(xiàn)RDC接口電路設(shè)計(jì)

級(jí)設(shè)計(jì)者無(wú)需知道VME總線復(fù)雜的時(shí)序及邏輯關(guān)系就可以進(jìn)行電路設(shè)計(jì),比起使用FPGA作為接口芯片,大大節(jié)省了設(shè)計(jì)周期,降低了設(shè)計(jì)難度。CY7C960和CY7C964體積小,價(jià)格便宜,非常適合工程
2019-04-18 07:00:11

采用CAN總線與RS-485實(shí)現(xiàn)DSP通信接口

控制器具有自動(dòng)重發(fā)功能;(4)能夠通過(guò)軟件編程實(shí)現(xiàn)自檢測(cè)功能。  4.1硬件設(shè)計(jì)  應(yīng)用TMS320LF2407微控制器組成一個(gè)CAN總線網(wǎng)絡(luò),進(jìn)行實(shí)時(shí)接收和發(fā)送數(shù)據(jù)。CAN控制器接口用于提供CAN協(xié)議
2019-06-14 05:00:10

采用DSP實(shí)現(xiàn)1553B總線接口電路設(shè)計(jì)

電路的連接,將兩者組合使用,滿(mǎn)足了數(shù)據(jù)的高速傳輸與存儲(chǔ)。同時(shí),隨著1553B數(shù)據(jù)總線協(xié)議標(biāo)準(zhǔn)的頒布,許多電器件公司開(kāi)發(fā)了能將1553B數(shù)據(jù)總線與CPU相連接的相應(yīng)接口芯片。這樣,使得數(shù)據(jù)在傳輸
2019-06-13 05:00:04

采用FT245BM和FPGA實(shí)現(xiàn)USB接口設(shè)計(jì)

非空。RD#信號(hào)由低變高將從FIFO緩沖區(qū)中讀取數(shù)據(jù)。當(dāng)RD#變低時(shí)將數(shù)據(jù)送到數(shù)據(jù)總線。RXF#為高不能從FIFO讀數(shù)據(jù)。讀寫(xiě)時(shí)序見(jiàn)圖1和圖2。 圖2 寫(xiě)數(shù)據(jù)時(shí)序三、FT245BM與FPGA接口
2019-04-22 07:00:07

采用FT245BM和FPGA實(shí)現(xiàn)USB接口設(shè)計(jì)

非空。RD#信號(hào)由低變高將從FIFO緩沖區(qū)中讀取數(shù)據(jù)。當(dāng)RD#變低時(shí)將數(shù)據(jù)送到數(shù)據(jù)總線。RXF#為高不能從FIFO讀數(shù)據(jù)。讀寫(xiě)時(shí)序見(jiàn)圖1和圖2。 三、FT245BM與FPGA接口設(shè)計(jì)3.1 硬件
2019-04-26 07:00:12

采用IP核實(shí)現(xiàn)PCI總線接口設(shè)計(jì)

。需要根據(jù)用戶(hù)的需要解決定,如果用戶(hù)是開(kāi)發(fā)一個(gè)新的協(xié)議棧,可以采用大粒度的構(gòu)件劃分方式(如圖2所示),即把整個(gè)網(wǎng)絡(luò)協(xié)議棧作為一個(gè)大的構(gòu)件,繼承預(yù)先定義的構(gòu)件。 (2)如何設(shè)計(jì)構(gòu)件接口。要實(shí)現(xiàn)(1)所提
2019-04-23 07:00:10

采用LabVIEW FPGA模塊和可重新配置I/O設(shè)備開(kāi)發(fā)測(cè)量與控制應(yīng)用

高性能的魯棒系統(tǒng)。使用這種基于LabVIEW的系統(tǒng),您可以輕松地將圖像采集/分析、運(yùn)動(dòng)控制、以及工業(yè)通信接口,例如CAN 總線和RS232 串口,整合在一起。通過(guò)LabVIEW FPGA 模塊和R 系列
2009-07-23 08:15:57

采用PIC18F458實(shí)現(xiàn)CAN總線接口設(shè)計(jì)

局域網(wǎng))總線除了具備現(xiàn)場(chǎng)總線的開(kāi)放式、互操作性、數(shù)字化通訊等特點(diǎn)外,還具有以下特點(diǎn):(1)以多主機(jī)方式工作;(2)can上的節(jié)點(diǎn)信息分不同的優(yōu)先級(jí),可滿(mǎn)足不同的實(shí)時(shí)要求;(3)采用非破壞性總線仲裁技術(shù)
2019-06-11 05:00:07

采用USB協(xié)議實(shí)現(xiàn)DSP高速上位機(jī)接口設(shè)計(jì)

通道的設(shè)計(jì)進(jìn)行詳細(xì)描述。2 FPGA的模擬Linkport口設(shè)計(jì)FPGA需要模擬Linkport口的接口時(shí)序,其與DSP的硬件連接關(guān)系圖如圖2所示。Link協(xié)議通過(guò)8位并行數(shù)據(jù)總線完成雙向數(shù)據(jù)傳輸
2019-05-31 05:00:04

采用專(zhuān)用接口電路PCI9054實(shí)現(xiàn)ARINC429總線接口板設(shè)計(jì)

大于ISA總線5 Mb/s的傳輸速度,是目前微機(jī)系統(tǒng)廣泛使用的一種總線。PCI總線協(xié)議比較復(fù)雜,一般采用兩種方式: (1)采用可編程邏輯器件來(lái)設(shè)計(jì)控制接口。它的優(yōu)點(diǎn)是比較靈活,用戶(hù)可以根據(jù)自身的需要開(kāi)發(fā)
2019-04-26 07:00:08

AD9764和FPGA的數(shù)據(jù)口采用哪種接口?對(duì)應(yīng)的接口協(xié)議是什么?

請(qǐng)教各位前輩,AD9764和FPGA的數(shù)據(jù)口采用哪種接口?對(duì)應(yīng)的接口協(xié)議是什么?謝謝。
2023-12-18 08:12:04

AXI總線協(xié)議解析

總線接口協(xié)議,這三個(gè)詞常常被聯(lián)系在一起,但是我們心里要明白他們的區(qū)別。總線是一組傳輸通道,是各種邏輯器件構(gòu)成的傳輸數(shù)據(jù)的通道,一般由由數(shù)據(jù)線、地址線、控制線等構(gòu)成。接口是一種連接標(biāo)準(zhǔn),又常常被稱(chēng)之為物理接口協(xié)議是傳輸數(shù)據(jù)的規(guī)則。
2021-02-05 07:30:05

E2441B VME/VXI總線預(yù)處理器接口用戶(hù)指南

E2441B VME/VXI總線預(yù)處理器接口用戶(hù)指南
2019-01-14 16:22:56

SPI總線協(xié)議介紹

SPI總線協(xié)議介紹(接口定義,傳輸時(shí)序)
2021-03-03 07:45:16

SPI總線協(xié)議介紹及硬件設(shè)計(jì)資料分享

typora-copy-images-to: typora_picture基于FPGA與MCU通信的SPI協(xié)議設(shè)計(jì)1. SPI總線協(xié)議介紹及硬件設(shè)計(jì)1.1 SPI總線協(xié)議介紹及硬件設(shè)計(jì)SPI總線
2021-11-10 07:06:18

VHDL語(yǔ)言實(shí)現(xiàn)多DSP局部總線VME總線接口設(shè)計(jì)

4 FPGA接口程序的設(shè)計(jì)FPGA中的VME總線接口程序主要由2大模塊組成,一個(gè)模塊是VME主機(jī)對(duì)雙口RAM訪問(wèn)的普通I/O模塊,該模塊主要實(shí)現(xiàn)標(biāo)準(zhǔn)VME總線訪問(wèn)時(shí)序到雙口RAM訪問(wèn)時(shí)序的邏輯轉(zhuǎn)換
2019-04-12 07:00:09

【MiCOKit試用體驗(yàn)】慶科WiKi之串口重新燒寫(xiě)系統(tǒng)(Bootloader,application,RF driver)

本帖最后由 gjianw217 于 2015-10-11 20:52 編輯 【MiCOKit試用體驗(yàn)】慶科EMW3165基礎(chǔ)篇(5)串口重新燒寫(xiě)系統(tǒng)(Bootloader,application,RF driver)
2015-10-11 16:12:41

一種基于FPGA和MCU的總線轉(zhuǎn)換方案設(shè)計(jì)

為了擴(kuò)展VME總線和CAN總線的應(yīng)用范圍,充分利用兩種總線的不同傳輸特點(diǎn),采用了模塊設(shè)計(jì)方法,提出一種基于FPGA和MCU的總線轉(zhuǎn)換方案。該方案給出了FPGA與上位VME總線部分的VME總線接口
2019-06-28 08:24:19

基于 FPGA 的模擬 I2C協(xié)議設(shè)計(jì)使用

今天給大俠帶來(lái)基于FPGA的 模擬 I2C 協(xié)議設(shè)計(jì),由于篇幅較長(zhǎng),分三篇。今天帶來(lái)第一篇,上篇, I2C 總線解析以及模擬 I2C 接口程序的基本框架。話(huà)不多說(shuō),上貨。之前也有相關(guān)文章介紹,這里
2020-09-02 19:12:50

基于FPGA實(shí)現(xiàn)接口協(xié)議的方法

作者:王毅 管會(huì)生 劉斌彬 梅順良引言本文采用FPGA實(shí)現(xiàn)了IDE硬盤(pán)接口協(xié)議。系統(tǒng)提供兩套符合ATA-6規(guī)范的IDE接口,一個(gè)與普通IDE硬盤(pán)連接,另一個(gè)與計(jì)算機(jī)主板上的IDE接口相連。系統(tǒng)采用
2019-04-18 07:00:10

基于FPGA來(lái)介紹并設(shè)計(jì)標(biāo)準(zhǔn)的SPI總線協(xié)議

不懂的有疑惑的也可以加微信咨詢(xún),歡迎大家前來(lái)投稿,謝謝!引言介紹在電子通信領(lǐng)域里采用的通信協(xié)議有IIC,SPI,UART,F(xiàn)SMC等協(xié)議。本文將基于FPGA來(lái)介紹并設(shè)計(jì)標(biāo)準(zhǔn)的SPI總線協(xié)議,實(shí)現(xiàn)
2021-11-10 09:37:25

基于FPGA的PCI Express總線接口應(yīng)用

功能描述及參數(shù)設(shè)置按照PCIE協(xié)議的要求,該FPGA的IP核也采用三層體系結(jié)構(gòu),即傳輸層、數(shù)據(jù)鏈路層和物理層。這三層功能模塊完成了PCIE的協(xié)議轉(zhuǎn)換,在傳輸層上給開(kāi)發(fā)人員提供了非常豐富的接口。開(kāi)發(fā)人員
2019-05-21 05:00:02

基于FPGA的PCI總線接口設(shè)計(jì)

基于FPGA的PCI總線接口設(shè)計(jì)
2017-09-30 09:12:46

基于FPGA的PCI總線接口設(shè)計(jì)

基于FPGA的PCI總線接口設(shè)計(jì)
2020-03-15 11:43:10

基于FPGA的SPI接口設(shè)計(jì)方法

能導(dǎo)致接口標(biāo)準(zhǔn)沖突和引起互用性問(wèn)題;或許重新選擇與接口兼容的標(biāo)準(zhǔn)器件,但又可能會(huì) 造成不滿(mǎn)足功能需要或成本要求等。FPGA技術(shù)的迅速發(fā)展使得接口問(wèn)題有了好的解決方案。例如,現(xiàn)有的高性能接口IP及高速物理I
2019-05-28 05:00:05

基于ARM7內(nèi)核和嵌入式系統(tǒng)的VME總線控制器的研制

完成其同步操作,為此, 決定采用VME式3U背板總線,自己設(shè)計(jì)總線控制器。電路中除了三星公司的S3C4510B處理器外,主要由以下幾部分電路構(gòu)成。2. 1 連通各部分的Local總線控制器電路中的所有
2016-01-16 08:50:10

基于USB的ARINC429總線接口模塊設(shè)計(jì)

。FPGA采用ALTERA公司的CycloneⅡ系列EP2C5Q208,主要負(fù)責(zé)將32位429數(shù)據(jù)字按照ARINC429數(shù)據(jù)總線協(xié)議串行輸出,當(dāng)檢測(cè)到ARINC429總線上的數(shù)據(jù)時(shí),將數(shù)據(jù)組裝成32位
2008-10-14 20:50:02

基于雷達(dá)實(shí)時(shí)信號(hào)處理的多DSP局部總線設(shè)計(jì)

實(shí)時(shí)信號(hào)處理的需要,用FPGA實(shí)現(xiàn)了多DSP信號(hào)處理模板局部總線和基于標(biāo)準(zhǔn)VME總線的計(jì)算機(jī)進(jìn)行通信的接口設(shè)計(jì)。 2 VME總線的功能特點(diǎn) VME總線系統(tǒng)的功能結(jié)構(gòu)可以分為4類(lèi):數(shù)據(jù)傳輸總線(DTB
2019-04-15 07:00:07

如何采用FPGA實(shí)現(xiàn)了IDE硬盤(pán)接口協(xié)議?

IDE接口協(xié)議簡(jiǎn)介用FPGA實(shí)現(xiàn)接口協(xié)議的方法介紹
2021-04-08 06:39:49

如何利用FPGA與ADSP TS201去設(shè)計(jì)總線接口?

什么是DSP流水線協(xié)議?如何利用FPGA與ADSP TS201去設(shè)計(jì)總線接口?
2021-04-28 06:31:06

如何利用FPGA去設(shè)計(jì)PCI總線接口電路?

PCI總線是什么?有什么特點(diǎn)?如何利用FPGA去設(shè)計(jì)PCI總線接口電路?設(shè)計(jì)PCI總線接口時(shí)應(yīng)注意哪些問(wèn)題?
2021-05-31 06:37:24

如何利用FPGA設(shè)計(jì)PCI總線接口電路?

什么是PCI總線?它有什么特點(diǎn)?如何利用FPGA設(shè)計(jì)PCI總線接口電路?設(shè)計(jì)PCI總線接口時(shí)應(yīng)注意哪些問(wèn)題?
2021-04-29 06:10:31

如何在輸出上與具有VME總線的模塊進(jìn)行通信?

嗨我要在輸出上與具有VME總線的模塊進(jìn)行通信是否有任何適當(dāng)?shù)?b class="flag-6" style="color: red">協(xié)議是遵循請(qǐng)幫助問(wèn)候uzmeed
2020-06-10 15:07:01

怎么使用FPGA實(shí)現(xiàn)SPI總線的通信接口

受到限制。因此,我們采用ALTERA公司的FPGA器件設(shè)計(jì)SPI總線的通信接口,該總線接口具有高速、配置靈活等優(yōu)點(diǎn),大大地縮短了系統(tǒng)的開(kāi)發(fā)周期。
2019-08-09 08:14:34

怎么實(shí)現(xiàn)基于GAL的VME總線接口電路及程序的設(shè)計(jì)?

本文采用基于GAL 芯片實(shí)現(xiàn)VME 總線接口電路的思路,對(duì)VME 總線接口設(shè)計(jì)問(wèn)題進(jìn)行了深入研究。文中通過(guò)軟件技術(shù)實(shí)現(xiàn)了VME 總線地址的譯碼以及數(shù) 據(jù)讀寫(xiě)與中斷邏輯控制,有效簡(jiǎn)化了硬件電路的設(shè)計(jì)。
2021-05-28 06:39:41

怎樣去設(shè)計(jì)一種基于VME總線的以太網(wǎng)接口設(shè)備?

怎樣去設(shè)計(jì)一種基于VME總線的以太網(wǎng)接口設(shè)備?
2021-05-27 07:00:14

新技術(shù)VPX VME64總線介紹

VME、 VME64 Ex、VME430、VPX標(biāo)準(zhǔn)背板,機(jī)箱。只需要簡(jiǎn)單選擇不同的產(chǎn)品,你就能建立各種理想的計(jì)算機(jī)。 新推出VPX和VME430標(biāo)準(zhǔn)品也提供客戶(hù)定制要求。
2023-08-02 13:44:58

FPGA實(shí)現(xiàn)多DSP局部總線VME總線接口設(shè)計(jì)

領(lǐng)域。本文基于雷達(dá)實(shí)時(shí)信號(hào)處理的需要,用FPGA實(shí)現(xiàn)了多DSP信號(hào)處理模板局部總線和基于標(biāo)準(zhǔn)VME總線的計(jì)算機(jī)進(jìn)行通信的接口設(shè)計(jì)。 2 VME總線的功能特點(diǎn)VME總線系統(tǒng)的功能結(jié)構(gòu)可以分為4類(lèi):數(shù)據(jù)傳輸
2019-04-22 07:00:07

設(shè)計(jì)通用串行總線協(xié)議接口時(shí)的關(guān)鍵問(wèn)題

設(shè)計(jì)通用串行總線協(xié)議接口時(shí)的六個(gè)關(guān)鍵問(wèn)題
2021-02-01 06:46:28

請(qǐng)問(wèn)AD9764與FPGA通信的數(shù)據(jù)口采用哪種接口?

請(qǐng)教各位前輩,AD9764和FPGA的數(shù)據(jù)口采用哪種接口?對(duì)應(yīng)的接口協(xié)議是什么?謝謝。
2018-09-18 09:59:35

通過(guò)FPGA實(shí)現(xiàn)溫控電路接口及其與DSP通信接口的設(shè)計(jì)

芯片和 DAC的通信接口四個(gè)部分。(1) 與溫度傳感器的通信接口本方案的溫度傳感器采用DS18B20,它通過(guò)硬件非常簡(jiǎn)單的 1-wire總線通信,由于硬件簡(jiǎn)單所以通信協(xié)議比較復(fù)雜。要實(shí)現(xiàn)與它的通信接口
2020-08-19 09:29:48

采用ACE構(gòu)建微總線

針對(duì)企業(yè)級(jí)分布式應(yīng)用系統(tǒng),采用ACE框架設(shè)計(jì)并實(shí)現(xiàn)了一個(gè)基于ACE的微總線架構(gòu),構(gòu)件間的接口是數(shù)據(jù)式接口,掛接在總線上的構(gòu)件按照協(xié)議具備馭動(dòng)能力,構(gòu)件采用六層互操作參
2009-03-15 02:41:5621

基于FPGA的PCI總線接口設(shè)計(jì)

基于FPGA的PCI總線接口設(shè)計(jì)::PCI是一種高性能的局部總線規(guī)范,可實(shí)現(xiàn)各種功能標(biāo)準(zhǔn)的PCI總線卡。本文簡(jiǎn)要介紹了PCI總線的特點(diǎn)、信號(hào)與命令,提出了一種利用高速FPGA實(shí)現(xiàn)PCI總線
2009-06-25 08:17:1848

用CPLD實(shí)現(xiàn)DSP與背板VME總線之間的連接

介紹了采用CPLD 實(shí)現(xiàn)DSP 芯片TMS320C6713 和背板VME 總線之間高速數(shù)據(jù)傳輸?shù)南到y(tǒng)設(shè)計(jì)方法。設(shè)計(jì)中采用VHDL 語(yǔ)言對(duì)CPLD 進(jìn)行編程。同時(shí)由于CPLD 的現(xiàn)場(chǎng)可編程特性,增強(qiáng)了整個(gè)系統(tǒng)
2009-08-15 08:39:2351

基于SOPC的1553B總線接口邏輯設(shè)計(jì)

針對(duì)1553B 總線協(xié)議控制器基本依賴(lài)于進(jìn)口專(zhuān)用芯片現(xiàn)狀,提出了以Xilinx 公司 Virtex-II Pro FPGA 為核心實(shí)現(xiàn)1553B 總線接口邏輯的系統(tǒng)設(shè)計(jì)方案。采用SOPC 技術(shù),將 PowerPC 40
2010-01-25 14:38:5731

基于GAL的VME總線接口電路及程序設(shè)計(jì)

根據(jù)VME總線規(guī)范和協(xié)議要求,基于GAL芯片進(jìn)行了VME總線地址譯碼、數(shù)據(jù)讀寫(xiě)及中斷控制接口電路的設(shè)計(jì),完成了電路板設(shè)計(jì)和研制,試驗(yàn)研究表明其功能滿(mǎn)足要求,文中所提出的設(shè)計(jì)思路
2010-02-25 13:48:0834

PCI總線協(xié)議FPGA實(shí)現(xiàn)及驅(qū)動(dòng)設(shè)計(jì)

PCI總線協(xié)議FPGA實(shí)現(xiàn)及驅(qū)動(dòng)設(shè)計(jì) 摘要! 采用FPGA技術(shù)! 在公司的flex6000系列芯片上實(shí)現(xiàn)了從設(shè)備模式pci總線的簡(jiǎn)化協(xié)議!并給出了WIndowsx 系統(tǒng)下的虛擬設(shè)備驅(qū)動(dòng)程序
2010-03-12 14:30:2736

基于VME總線的以太網(wǎng)接口設(shè)備

本文介紹的系統(tǒng)是一個(gè)以PowerPC 405為微處理器,基于VME總線的以太網(wǎng)接口設(shè)備,它通過(guò)以太網(wǎng)和VME總線接口,實(shí)現(xiàn)VME系統(tǒng)與外部局域網(wǎng)的實(shí)時(shí)數(shù)據(jù)交換。
2010-11-13 16:14:4228

VME總線接口芯片SCV64原理及應(yīng)用

介紹了可替代VICx芯片的另外一種VMEbus橋接器件—Tundra公司的SCV64,詳細(xì)分析了其功能原理、數(shù)據(jù)傳輸以及中斷處理機(jī)制,最后給出了用SCV64構(gòu)成局部總線VME總線接口設(shè)計(jì)實(shí)例,避
2010-12-06 14:53:3030

基于FPGA的PCI總線接口設(shè)計(jì)

摘 要 :PCI是一種高性能的局部總線規(guī)范,可實(shí)現(xiàn)各種功能標(biāo)準(zhǔn)的PCI總線卡。本文簡(jiǎn)要介紹了PCI總線的特點(diǎn)、信號(hào)與命令,提出了一種利用高速FPGA實(shí)現(xiàn)PCI總線接口
2009-06-20 13:13:28936

FPGA與ADSP TS201的總線接口設(shè)計(jì)

FPGA與ADSP TS201的總線接口設(shè)計(jì) 在雷達(dá)信號(hào)處理、數(shù)字圖像處理等領(lǐng)域中,信號(hào)處理的實(shí)時(shí)性至關(guān)重要。由于FPGA芯片在大數(shù)據(jù)量的底層算法處理上的優(yōu)勢(shì)及DSP芯片在復(fù)雜
2009-12-11 10:13:292356

一種實(shí)用的VXI總線接口設(shè)計(jì)

一種實(shí)用的VXI總線接口設(shè)計(jì) 隨著計(jì)算機(jī)技術(shù)與超大規(guī)模集成電路技術(shù)的發(fā)展,對(duì)以計(jì)算機(jī)為主控機(jī)的自動(dòng)測(cè)試系統(tǒng)的要求越來(lái)越高。在vme總線基礎(chǔ)上
2009-12-14 14:21:451481

VME總線原理及應(yīng)用

VME總線原理及應(yīng)用 VME(VersaModule Eurocard)總線是一種通用的計(jì)算機(jī)總線,結(jié)合了Motorola公司Versa總線的電氣標(biāo)準(zhǔn)和在歐洲建立的Eurocard
2010-03-11 14:53:066077

6U VME TigerSHARC201&FPGA信號(hào)處理機(jī)-LT-TS201-FPGAT

應(yīng)用領(lǐng)域: 6U VME TigerSHARC201FPGA信號(hào)處理機(jī)主要面向雷達(dá)、聲納、通信、圖象處理等高速信號(hào)處理領(lǐng)域。采用專(zhuān)用DSP與FPGA可編程邏輯器組成陣列化并行處理機(jī),已經(jīng)越來(lái)越成為當(dāng)前數(shù)字信號(hào)處理發(fā)展的趨勢(shì)。 雷航科技的6U VME TigerSHARC201FPGA信號(hào)處理機(jī)就
2011-02-28 12:05:3264

基于FPGA的光纖總線接口設(shè)計(jì)

為解決1394b 光纖總線在軍用車(chē)輛領(lǐng)域應(yīng)用過(guò)程中的設(shè)備兼容性問(wèn)題,基于1394b 異步傳輸機(jī)制,采用FPGA 作為中心處理器完成1394b 接口設(shè)計(jì)。并以實(shí)現(xiàn)PC 機(jī)1394b 接口與PC 機(jī)串口之間通信為
2011-05-12 17:56:3494

基于FPGA的1553B總線接口設(shè)計(jì)

在深入研究1553B 總線標(biāo)準(zhǔn)的基礎(chǔ)上, 介紹了一種基于FPGA總線接口通信模塊的芯片設(shè)計(jì)方法。給出了總體設(shè)計(jì)方案,從模擬和數(shù)字兩方面分析了各功能模塊。最后在Xilinx 軟件中用VHD
2011-09-20 17:09:503227

基于FPGA的SDX總線與Wishbone總線接口設(shè)計(jì)

介紹了基于硬件描述語(yǔ)言Verilog HDL設(shè)計(jì)的SDX總線與Wishbone總線接口轉(zhuǎn)化的設(shè)計(jì)與實(shí)現(xiàn),并通過(guò)Modelsim進(jìn)行功能仿真,在QuartusⅡ軟件平臺(tái)上綜合,最終在Altera公司的CycloneⅢ系列FPGA上調(diào)試。實(shí)驗(yàn)
2012-01-11 10:21:2125

HDLC協(xié)議RS485總線控制器的FPGA實(shí)現(xiàn)

介紹了HDLC協(xié)議RS485總線控制器的FPGA實(shí)現(xiàn)
2012-02-14 14:59:36100

采用FPGA解決通信接口問(wèn)題

信系統(tǒng)器件所提供的接口技術(shù)種類(lèi)繁多,令人困惑。設(shè)計(jì)者應(yīng)根據(jù)所需功能選擇器件,采用FPGA解決當(dāng)中的接口和互用性問(wèn)題。
2012-05-22 11:26:471471

基于PCI局部總線的1553B總線接口卡設(shè)計(jì)

根據(jù)1553B數(shù)據(jù)總線協(xié)議及其接口技術(shù)要求,設(shè)計(jì)了一種基于PCI局部總線的1553B總線接口卡。系統(tǒng)使用PLX公司的PCI9052和DDC公司的1553B協(xié)議芯片BU-61580,通過(guò)FPGA芯片EP1C12B進(jìn)行PCI協(xié)議和1553B協(xié)議
2012-07-31 14:09:033098

基于FPGA的cPCI接口數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)

隨著cPCI總線技術(shù)的發(fā)展,cPCI總線逐漸代替了PCI總線VME總線,成為測(cè)控領(lǐng)域中最受人們青睞的總線形式。通過(guò)分析PCI總線協(xié)議,理解高頻數(shù)字電路設(shè)計(jì)方法和高速數(shù)據(jù)采集原理,本文開(kāi)發(fā)了基于cPCI接口的高速數(shù)據(jù)采集系統(tǒng)。經(jīng)過(guò)綜合測(cè)試和現(xiàn)場(chǎng)應(yīng)用驗(yàn)證表明,采集系統(tǒng)己達(dá)到了要求的性能指標(biāo)。
2016-01-06 11:33:2721

vme總線協(xié)議手冊(cè)列表

vme總線協(xié)議手冊(cè)列表,感興趣的小伙伴們可以瞧一瞧。
2016-11-15 16:44:220

基于FPGA的多協(xié)議隔離總線信號(hào)模擬器設(shè)計(jì)

基于FPGA的多協(xié)議隔離總線信號(hào)模擬器設(shè)計(jì)
2017-01-07 19:08:430

基于FPGAVME總線與DSP通信接口設(shè)計(jì)

基于FPGAVME總線與DSP通信接口設(shè)計(jì)
2017-10-19 13:49:3026

DSP HPI口與PC104總線接口FPGA設(shè)計(jì)方案

和在PCM-5825上驗(yàn)證接口設(shè)計(jì)的X86匯編語(yǔ)言程序。 關(guān)鍵詞 DSP HPI PC104總線 FPGA VHDL源代碼 在一款嵌入式數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)中,采用TMS320VC54
2017-11-06 14:30:423

基于FPGA的1553B總線接口設(shè)計(jì)與驗(yàn)證

為降低成本,提高設(shè)計(jì)靈活性,提出一種基于FPGA的1553B總線接口方案;采用自頂向下的設(shè)計(jì)方法,在分析1553B總線接口工作原理和響應(yīng)流程的基礎(chǔ)上,完成了接口方案各FPGA功能模塊設(shè)計(jì);對(duì)關(guān)鍵模塊
2017-11-17 13:47:2519842

基于FPGA的車(chē)電總線接口簡(jiǎn)述及模塊設(shè)計(jì)

為提高集成架構(gòu)中車(chē)電總線通信速率,結(jié)合綜合化處理系統(tǒng)項(xiàng)目要求,采用總線結(jié)合的方式,利用CAN總線和FlexRay總線實(shí)現(xiàn)功能及搭配上的互補(bǔ),提出一種基于現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)的總線接口單元
2017-11-18 07:25:449023

基于FPGAVME總線和CAN總線之間的傳輸轉(zhuǎn)換方案設(shè)計(jì)

為了擴(kuò)展VME總線和CAN總線的應(yīng)用范圍,充分利用兩種總線的不同傳輸特點(diǎn),采用了模塊設(shè)計(jì)方法,提出一種基于FPGA和MCU的總線轉(zhuǎn)換方案。該方案給出了FPGA與上位VME總線部分的VME總線接口
2018-07-17 10:11:003239

VME總線原理、特點(diǎn)、功能結(jié)構(gòu)及發(fā)展分析

VME(VersaModule Eurocard)總線是一種通用的計(jì)算機(jī)總線,結(jié)合了Motorola公司Versa總線的電氣標(biāo)準(zhǔn)和在歐洲建立的Eurocard標(biāo)準(zhǔn)的機(jī)械形狀因子,是一種開(kāi)放式架構(gòu)
2020-03-19 08:02:005908

MDB接口總線通訊協(xié)議中文版資料免費(fèi)下載

MDB協(xié)議是串行總線接口標(biāo)準(zhǔn)。此接口是9600波特率,主控為主,外設(shè)為從的主-從結(jié)構(gòu)。
2019-11-27 17:21:000

基于GAL芯片實(shí)現(xiàn)VME總線接口電路的設(shè)計(jì)流程概述

基于VME 總線的信號(hào)采集模塊時(shí),首先必須考慮和解決的是 與VME 總線接口問(wèn)題。本文采用基于GAL 芯片實(shí)現(xiàn)VME 總線接口電路的思路,對(duì)VME 總線接口設(shè)計(jì)問(wèn)題進(jìn)行了深入研究。文中通過(guò)軟件技術(shù)實(shí)現(xiàn)了VME 總線地址的譯碼以及數(shù) 據(jù)讀寫(xiě)與中斷邏輯控制,有效簡(jiǎn)化了硬件電路的設(shè)計(jì)。
2020-01-19 16:37:002359

一文搞懂AXI總線、接口協(xié)議的區(qū)別

總線接口協(xié)議,這三個(gè)詞常常被聯(lián)系在一起,但是我們心里要明白他們的區(qū)別。 總線是一組傳輸通道,是各種邏輯器件構(gòu)成的傳輸數(shù)據(jù)的通道,一般由由數(shù)據(jù)線、地址線、控制線等構(gòu)成。接口是一種連接標(biāo)準(zhǔn),又常常
2020-09-27 10:28:065375

總線接口以及協(xié)議的含義

在介紹AXI之前,先簡(jiǎn)單說(shuō)一下總線接口以及協(xié)議的含義。總線、接口協(xié)議,這三個(gè)詞常常被聯(lián)系在一起,但是我們心里要明白他們的區(qū)別。
2022-02-08 11:38:566550

如何使用FPGA實(shí)現(xiàn)ARINC429接口總線數(shù)據(jù)接收

針對(duì)目前ARINC429航空總線的應(yīng)用研究現(xiàn)狀,分析常用ARINC429協(xié)議芯片的特點(diǎn),根據(jù)ARINC429總線的電氣特性,采用光電藕合器HCPI一0631實(shí)現(xiàn)ARINC429接口和電平轉(zhuǎn)換,并通過(guò)
2021-02-03 15:53:0038

AXI總線協(xié)議總結(jié)

在介紹AXI之前,先簡(jiǎn)單說(shuō)一下總線、接口以及協(xié)議的含義。總線接口協(xié)議,這三個(gè)詞常常被聯(lián)系在一起,但是我們心里要明白他們的區(qū)別。
2021-02-04 06:00:1510

總線、接口協(xié)議之間的關(guān)系是什么?

總線接口協(xié)議,這三個(gè)詞常常被聯(lián)系在一起,但是我們心里要明白他們的區(qū)別。 總線是一組傳輸通道,是各種邏輯器件構(gòu)成的傳輸數(shù)據(jù)的通道,一般由由數(shù)據(jù)線、地址線、控制線等構(gòu)成。接口是一種連接標(biāo)準(zhǔn),又常常
2021-05-11 14:28:275021

基于FPGAVME自定義總線接口設(shè)計(jì)與實(shí)現(xiàn)

,如果所有數(shù)據(jù)都通過(guò)主控板卡查洵和轉(zhuǎn)發(fā)將會(huì)導(dǎo)致主控板卡的數(shù)據(jù)過(guò)載,不能符合實(shí)時(shí)性的要求。因此,本文介紹了另一個(gè)獨(dú)立的總線協(xié)議,用于采集光柵譯碼卡中的數(shù)據(jù)。由仿真和實(shí)驗(yàn)結(jié)果表明,該方案不僅實(shí)現(xiàn)了DSP與FPGA的數(shù)據(jù)傳輸,而且具有強(qiáng)實(shí)時(shí)和
2021-06-01 10:11:0119

基于MPC8536的VME總線嵌入式控制器研制

基于MPC8536的VME總線嵌入式控制器研制(嵌入式開(kāi)發(fā)大作業(yè)程序)-該文檔為基于MPC8536的VME總線嵌入式控制器研制講解文檔,是一份很不錯(cuò)的參考資料,具有較高參考價(jià)值,感興趣的可以下載看看………………
2021-07-30 15:38:047

基于FPGA與MCU通信的SPI協(xié)議設(shè)計(jì)

typora-copy-images-to: typora_picture基于FPGA與MCU通信的SPI協(xié)議設(shè)計(jì)1. SPI總線協(xié)議介紹及硬件設(shè)計(jì)1.1 SPI總線協(xié)議介紹及硬件設(shè)計(jì)SPI總線
2021-11-05 15:35:5913

基于FPGA的SPI協(xié)議及設(shè)計(jì)實(shí)現(xiàn)

基于FPGA的SPI協(xié)議及設(shè)計(jì)實(shí)現(xiàn)博主微信:flm13724054952,不懂的有疑惑的也可以加微信咨詢(xún),歡迎大家前來(lái)投稿,謝謝!引言介紹在電子通信領(lǐng)域里采用的通信協(xié)議有IIC,SPI,UART
2021-11-05 19:05:5922

AXI總線協(xié)議簡(jiǎn)介

  AXI (高性能擴(kuò)展總線接口,Advanced eXtensible Interface)是ARM AMBA 單片機(jī)總線系列中的一個(gè)協(xié)議,是計(jì)劃用于高性能、高主頻的系統(tǒng)設(shè)計(jì)的。AXI協(xié)議是被優(yōu)化
2022-10-10 09:22:228632

設(shè)計(jì)通用串行總線協(xié)議接口時(shí)的六個(gè)關(guān)鍵問(wèn)題

設(shè)計(jì)通用串行總線協(xié)議接口時(shí)的六個(gè)關(guān)鍵問(wèn)題
2022-10-31 08:23:241

淺談SPI總線通信接口及其協(xié)議

上篇內(nèi)容我們介紹了IIC總線通信接口及其協(xié)議,這一篇文章我們介紹另一種項(xiàng)目開(kāi)發(fā)中非常常見(jiàn)的通信接口——SPI總線
2023-03-22 16:11:141136

已全部加載完成