電子發(fā)燒友App

硬聲App

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

電子發(fā)燒友網(wǎng)>可編程邏輯>FPGA/ASIC技術(shù)>基于CY7C68013A和FPGA的ADSP-TS101擴(kuò)展USB接口設(shè)計 - 全文

基于CY7C68013A和FPGA的ADSP-TS101擴(kuò)展USB接口設(shè)計 - 全文

上一頁123全文
收藏

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴

評論

查看更多

相關(guān)推薦

基于FPGAcy7c68013a雙向通信教程

本教程是基于FPGAcy7c68013aUSB雙向通信實驗。
2023-03-09 09:40:333872

基于DSP芯片ADSP-TS101在雷達(dá)信號處理機(jī)中的應(yīng)用及設(shè)計

由于本系統(tǒng)是由多片ADSP-TS101組成的系統(tǒng),所以由40 MHz晶振產(chǎn)生的時鐘信號不能直接接到各DSP和FPGA,而應(yīng)該通過驅(qū)動后再接到各DSP,且時鐘信號到各DSP的距離應(yīng)該盡可能接近。本系統(tǒng)
2020-11-02 10:36:312146

CY7C68013A

CY7C68013A - EZ-USB FX2LP? USB Microcontroller - Cypress Semiconductor
2022-11-04 17:22:44

CY7C68013A FPGA發(fā)送數(shù)據(jù)到PC則會丟包或者收到的數(shù)據(jù)對不上是為什么?

我們這邊有個客戶使用CY7C68013A,客戶配置成slavefifo模式,PC端發(fā)送數(shù)據(jù)到FPGA時數(shù)據(jù)正常,FPGA發(fā)送數(shù)據(jù)到PC則會丟包或者收到的數(shù)據(jù)對不上。能否幫忙看下客戶的配置是否正確。
2024-02-27 07:14:31

CY7C68013A USB Board

”【硬件連接】【實驗現(xiàn)象】? 可通過上位機(jī)軟件(USB_LED)來控制FPGA板子上的LED燈的亮滅;-----詳細(xì)見:USB通信實驗3. 附錄說明3.1. 模塊擴(kuò)展開發(fā)本模塊是圍繞CY7C68013A
2016-03-28 14:41:24

CY7C68013A ISO實時傳輸失敗

下載固件后,使用BUS HOUND 抓數(shù)據(jù),原端點4 BULK 可傳輸數(shù)據(jù)。(數(shù)據(jù)長度33字節(jié))使用端點2發(fā)送數(shù)據(jù),BUS HOUND出現(xiàn)參數(shù)錯誤,錯誤信息如下圖所示!問題:CY7C68013A的端點
2017-02-22 14:00:08

CY7C68013A不能和labview連續(xù)通信

各位高手: 我在做一個項目,母版FPGA主要是 Xilinx V5,子板USB2.0是CY7C68013A,USB采用異步slave fifo的bulk傳輸,主要過程是FPGA處理圖像數(shù)據(jù),經(jīng)過
2014-06-28 10:31:09

CY7C68013A為什么重新下載固件后電腦就不能識別了?

我對CY7C68013A重新下載了一個別人寫好的固件程序,下載進(jìn)去后電腦就不能識別了,這是由于程序出了問題嗎?如果是可否有相似經(jīng)驗的大佬教我一下嗎?
2021-06-07 17:54:50

CY7C68013A停止隨機(jī)填充FIFO緩沖區(qū)

大家好IAM使用CY7C68013A與EP2設(shè)置為ISO UouTrink點。FIFO緩沖器的數(shù)據(jù)由外部同步主機(jī)(CPLD)讀取。問題是,在隨機(jī)的時候,F(xiàn)rasaDead配置為Actule低EP2空
2019-05-15 12:07:21

CY7C68013A無法從Eeprom讀取固件

在我們最近的大規(guī)模生產(chǎn)中,我們發(fā)現(xiàn)該裝置的小部分(2%)(使用CY7C68013A)沒有。在一定條件下從EEPROM讀取固件。只有當(dāng)用戶插入USB電纜時,才會發(fā)生這種情況。從設(shè)備到設(shè)備的電源,并快速
2018-09-14 14:54:50

CY7C68013A無法加載EEPROM中的程序是為什么?

我通過cycontrol將.IIC文件下載到24lc64中,但是再次啟動時無法加載到CY7C68013A中,必須再使用cycontrol將hex文件下載到ram中才能使用,這是為什么?
2024-02-28 06:52:36

CY7C68013A板制作過程中出錯

您好,我使用CyPress CY7C68013A - 100A和驅(qū)動程序CysBYS系統(tǒng)在“CyPress套件USB 3.4.6”的Win 7在WLH文件夾。和INF.INF文件(我的.INF)在這
2019-07-16 09:03:09

CY7C68013A的代碼存儲器無法識別

(24C128)時,CySalk無法識別我們的板。所以,我們剪掉一些代碼,重試前面的步驟,哦……它可以識別我們的棋盤!我們對此一無所知!為什么?CY7C68013A限制了代碼大?。康?,EZ-USB
2019-03-20 06:11:15

CY7C68013A的驚天大秘密:實現(xiàn)對全速和高速模式的切換

CYPRESS的USB外設(shè)控制器CY7C68013A是一款廣泛應(yīng)用于USB打印機(jī),手機(jī),存儲設(shè)備,USB測試等多個領(lǐng)域的經(jīng)典產(chǎn)品。該產(chǎn)品符合USB2.0協(xié)議規(guī)范,支持full speed和high
2015-03-01 16:38:30

CY7C68013A的編譯器出現(xiàn)錯誤

你好,我需要在CY7C68013A USB高速微控制器上工作。我開始為小型測試應(yīng)用設(shè)計我自己的硬件,因此我手中沒有評估工具包。在開發(fā)Cy7C68013A控制器的應(yīng)用程序時,應(yīng)該使用編譯器和開發(fā)IDE
2019-04-29 14:01:53

CY7C68013A程序存儲器和數(shù)據(jù)存儲器擴(kuò)展,IFLabs全功能USB核心板

` 本帖最后由 IFLabs 于 2015-6-21 16:34 編輯 大家使用Cypress公司的USB接口芯片CY7C68013A覺得資源夠用嗎?我們知道CY7C68013A系列USB接口
2015-06-21 00:51:54

CY7C68013A芯片不能工作

我希望在我的項目中由FPGA生成iFCLK,但是當(dāng)我設(shè)置IFCONFIG= 0x03H,CPUCS= 0x10H時,CY7C68013A芯片不能工作。所以我希望你能告訴我IFCONFIG和CUPUC的價值。
2019-10-09 13:36:36

CY7C68013A輸入時鐘

CY7C68013A使用外部24M晶體,這個負(fù)載電容一定要用12pF嗎?我們用的24pF,測量時鐘擺幅只有400mV,這個正常不?如果用12pF正常擺幅大概多大?
2022-07-27 14:51:35

CY7C68013A通過USB與平板設(shè)備通信,平板能找到該USB設(shè)備但顯示無驅(qū)動的原因?

使用貴司的CY7C68013A通過USB 與平板設(shè)備(安卓設(shè)備)通信時遇見問題,平板能找到該USB設(shè)備,但是顯示無驅(qū)動,不能進(jìn)行數(shù)據(jù)傳輸。請問是需要自己寫安卓的驅(qū)動程序嗎?或者官網(wǎng)提供現(xiàn)成的驅(qū)動程序?
2024-02-27 06:35:36

Cy7C68013A和Wiznet W5100該怎么遷移?

親愛的各位,我用WiNETW3100工作,并試圖移動到W5100,因為前者已經(jīng)過時了。我確實跟蹤了他們從W3100A到W5100的遷移指南,在他們的網(wǎng)站上,但不能真正遵循。我會很高興,如果有人可以引導(dǎo)我通過設(shè)置WiZNET W5100建立CY7C68013A。先謝謝你。
2019-08-21 12:19:07

Cy7C68013A在Linux系統(tǒng)下的驅(qū)動問題

一直在Windows系統(tǒng)下使用Cy7c68013A芯片,現(xiàn)在需要使用在Linux系統(tǒng)下,請教官方有Linux系統(tǒng)的驅(qū)動嗎?或者有沒有可以替代的芯片?謝謝各位
2019-10-06 10:15:30

USB芯片CY7C68013AFPGA進(jìn)行通信,從EP6讀取512字節(jié)是正常的,但是讀取2個字節(jié)失敗的原因?

大家好,USB芯片CY7C68013AFPGA進(jìn)行通信,從EP6讀取512字節(jié)是正常的,但是讀取2個字節(jié)失敗(fpga端一直在發(fā))Bulk IN failed,謝謝
2024-02-27 06:03:54

cy7c68013傳輸數(shù)據(jù)錯誤與傳輸停止的疑問求解

我現(xiàn)在正在使用CY7C68013A開發(fā)一個攝像頭產(chǎn)品,首先PC上位機(jī)傳輸300K左右的配置數(shù)據(jù)傳輸給FPGA(通過CY7C68013A的端口6,端口位OUT),然后FPGA開始采集圖像并把采集到圖像
2024-02-27 08:00:01

cy7c68013a u***發(fā)生故障

您好,我使用這個CY7C68013A在我做的板上,但是當(dāng)我把它連接到PC時,我得到“USB設(shè)備不被識別”。附在這臺計算機(jī)上的一個USB設(shè)備出現(xiàn)故障,Windows無法識別它?!拔覈L試了來自
2019-03-04 16:12:52

cy7c68013a全速模式返回PID停滯錯誤

親愛的各位我們在項目中使用CY7C68013A芯片。它在高速模式下運行良好,但是當(dāng)我們以全速模式和讀取端點0x86-它返回PID停滯錯誤。在接通電源后,由于接收00000000,SETUP命令函數(shù)
2018-12-10 15:46:10

cy7c68013a固件已經(jīng)配置成異步slave模式,是否有MCU用IO口控制cy7c68013a通過數(shù)據(jù)總線來實現(xiàn)與PC的USB口通信?

cy7c68013a的固件已經(jīng)配置成異步slave模式,是否有MCU用IO口控制cy7c68013a通過數(shù)據(jù)總線來實現(xiàn)與PC的USB口通信,這樣應(yīng)用的示例程序或教程? 目的就是在現(xiàn)有的MCU系統(tǒng)中增加一個USB通信接口,或者您有其他的建議,非常感謝。
2024-02-27 08:14:49

cy7c68013a的datasheet好像很復(fù)雜

cy7c68013a的datasheet好像很復(fù)雜
2012-11-21 14:37:44

cy7c68013a的數(shù)據(jù)傳輸錯誤的原因?

cy7c68013aFPGA采用同步slfifo模式通訊,當(dāng)上位機(jī)使用control center發(fā)送2個字節(jié)時,FPGA收到數(shù)據(jù)正確,當(dāng)發(fā)送4個以上字節(jié)時會出現(xiàn)頭兩個字節(jié)丟失,后兩個字節(jié)重復(fù)的現(xiàn)象,百思不得其解?固件使用官網(wǎng)的slavefifo的固件未更改。
2024-02-28 08:25:09

fpga通過cy7c68013a將數(shù)據(jù)經(jīng)過USB傳輸至電腦,每次都會多接收數(shù)據(jù)的原因?

fpga通過cy7c68013a將數(shù)據(jù)經(jīng)過USB傳輸至電腦,采用slave FIFO模式 同步寫入,每一次計劃傳輸520字節(jié)的數(shù)據(jù),我通過SLWR這個信號控制寫入數(shù)據(jù)字節(jié)個數(shù),現(xiàn)在發(fā)現(xiàn)每次電腦接收
2024-02-27 06:18:36

ADI的評估軟件如何識別自己的CY7C68013A適配板

ADI提供許多鎖相環(huán)芯片,也同時出售對應(yīng)的評估板和評估板軟件,他們的評估軟件看上去非常方便,不需要編程,就可以生成我們想要的寄存器值,并寫入。首先,構(gòu)建我們自己的CY7C68013A芯片的最小系統(tǒng),在ATF4158的評估板指南中有CY7C68013A芯片的最小系統(tǒng),如下圖
2019-07-18 07:46:33

Windows 10的CY7C68013A的驅(qū)動程序是否支持?

你好,Windows 10的CY7C68013A的驅(qū)動程序是否支持?如何獲得?非常感謝。
2019-10-08 08:22:22

fx2lp-CY7C68013A/CY7C68015A linux側(cè)支持構(gòu)建固件嗎

你好,只要我們已經(jīng)有了產(chǎn)品的頭…該產(chǎn)品有CyPress CY7C68013AUSB控制器),并在Windows上工作。我們正計劃增加對Linux發(fā)行版的支持。關(guān)于這個要求的幾個問題:1)我們有沒有
2019-01-28 10:32:22

fx2lp(cy7c68013A)與圖像傳感器接口相同的固件適用于fx2lp18嗎?

你好,我已經(jīng)連接了FX2LP(CY7C68013A)和一個圖像傳感器。硬件和固件是工作的。同樣的固件對FX2LP18是很好的嗎?根據(jù)FX2LP18數(shù)據(jù)表的硬件變化。當(dāng)做,吉瑟納利 以上來自于百度
2018-09-20 15:40:43

使用CY7C68013A-56LTXC無法進(jìn)行MPEG TS捕獲

我們最近嘗試使用CY7C68013A-56LTXC捕獲并行的8位MPEG TS,并將這些MPEG TS送到USB端口。為此,我們參考了設(shè)計FX2LPYDBMH THZTVTIGLE,并準(zhǔn)備了我們自己
2018-11-23 15:11:22

使用CY7C68013A芯片時PC在設(shè)備管理中找不到新設(shè)備

大家好,我用CY7C68013A芯片訪問USB端口。在附屬物中的示意圖是:現(xiàn)在我把一個USB插入到PC機(jī)中,PC在“設(shè)備管理”中找到新設(shè)備,但也不能識別它。我已經(jīng)安裝了這個芯片的驅(qū)動程序,但是PC
2019-07-24 06:51:56

利用CY7C68013a采集OV6946圖像數(shù)據(jù)遇到的疑問求解

利用CY7C68013a采集OV6946圖像數(shù)據(jù)。采用了Slave FIFO和GPIF兩種模式,編寫了各自固件和上位機(jī)程序,在不同的PC機(jī)上(WIN 7或WIN 10)進(jìn)行測試,發(fā)現(xiàn): (1
2024-02-28 06:26:36

基于USB芯片CY7C68013A的上位機(jī)

標(biāo)簽:基于USB芯片CY7C68013A的上位機(jī)C基于USB芯片CY7C68013A的上位機(jī)C程序在國標(biāo)《質(zhì)量管理體系 基礎(chǔ)和術(shù)語》GB/T19000—2008/ISO9000:2005中第
2021-08-06 09:58:59

如何從bulkloop失敗示例開始做新的CY7C68013A?

你好,我是新的CY7C68013A,并嘗試做例子BulkLoad開始。在我把BulkLoop.HEX加載到我的板的RAM之后,“USB控制中心”再也找不到板了。但我仍然可以通過Windows設(shè)備管理器找到我的板“CyPress FX2LP示例設(shè)備”。有人能幫忙嗎?謝謝。NNI裝置27.1 K
2019-10-24 10:04:54

如何在CY7C68013A擴(kuò)展FIFO的數(shù)量和大???

。但是,我發(fā)現(xiàn)丟棄的大小不是很大。因此,如果68013的FIFO大于2K(例如4K),則會更好。所以,我想知道“如何在CY7C68013A擴(kuò)展FIFO的數(shù)量和大小”。 以上來自于百度翻譯 以下
2019-07-11 07:59:30

如何解決Cy7C68013A不能被識別的問題?

你好,我是CY7C68013A的初學(xué)者,我試著用BulkLooCype來測試MyCy7C68013AbO3。它可以正確地運行和連接到PC。然后,我嘗試使用CyFraseExcel,在使用控制中心下載
2019-10-24 08:40:07

如何采用ADSP-TS101實現(xiàn)高速信號處理系統(tǒng)的設(shè)計?

求一個解決系統(tǒng)中主處理器在較高工作頻率300 MHz下穩(wěn)定工作的問題,以及在兩個主芯片之間和主芯片與數(shù)據(jù)存儲芯片之間數(shù)據(jù)高速互聯(lián)的問題,提高系統(tǒng)的性能,滿足設(shè)計要求的基于ADSP-TS101高速信號處理系統(tǒng)。
2021-04-12 06:39:56

怎么使用CY7C68013A-56PVXC修復(fù)USB攝像機(jī)

您好,我有一個問題,USB攝像頭,使用芯片CY7C68013A 56PVXC:相機(jī)沒有響應(yīng),當(dāng)連接到PC & GT時,我替換了XTAL -沒有變化。我在PCB上沒有看到損壞的部件或軌道
2019-04-17 08:01:01

怎么在Cy7C68013A上進(jìn)行調(diào)試

你好,我在CY7C68013A 56PIN CyPress USB控制器上工作。我沒有使用開發(fā)板,而是為我自己的應(yīng)用程序定制了設(shè)計。后來,我在某處讀到56針不支持調(diào)試。對嗎?有沒有辦法,我可以做任何
2019-05-05 06:32:42

怎么將CY7C68013A用于音頻DSP USB連接到ADI公司的Sigma Studio

我的高級工程師負(fù)責(zé)完成CY7C68013AC代碼,以便在AD ADAU1442 DSP與Windows XP系統(tǒng)之間的接口,然后是Android。所以,我必須接管并重新開始。這個CyPress
2019-03-21 07:59:51

怎么采用CY7C68013A實現(xiàn)USB控制系統(tǒng)的設(shè)計方案?

USB2.0特點是什么CY7C68013A的主要特點求一中基于CY7C68013AUSB控制系統(tǒng)設(shè)計
2021-04-09 06:03:27

怎樣采用CY7C68013A芯片設(shè)計一款產(chǎn)品

最近采用CY7C68013A芯片設(shè)計了一款產(chǎn)品,其實內(nèi)部就是一個51單片機(jī),控制USB通訊。在測試過程發(fā)現(xiàn)部分電路板上電后,電腦無法發(fā)現(xiàn)新USB硬件,也不提示無法識別,設(shè)備管理器也沒有UNKNOW
2022-02-22 08:18:04

CY7C68013A,問下芯片程序下載軟件是什么

CY7C68013A,問下芯片程序下載軟件是什么
2012-12-22 18:21:31

求一個avalon總線和CY7C68013A接口模塊verilog代碼

求一個avalon總線和CY7C68013A接口轉(zhuǎn)換模塊verilog代碼
2014-05-15 13:06:30

求教CY7C68013A,上電枚舉問題

本帖最后由 Razer 于 2013-10-17 10:11 編輯 FPGA+CY7C68013A,兩個片子都沒程序,覺得在無程序的情況下上電,插上USB數(shù)據(jù)線,如果線路正確,PC應(yīng)該能反應(yīng)出
2013-10-17 09:52:42

用Cypress EZ-USB FX2 芯片 CY7C68013A 配置 Xilinx Spartan 6 FPGA的問題

, FD15對應(yīng)D3,但是問題是這塊板子居然是工作的,照樣可以成功的通過USB把程序下載到FPGA里面完成配置。這讓人非常困惑。難道X2 (CY7C68013A)和Spartan 6的數(shù)據(jù)總線不應(yīng)該是按照順序一一對應(yīng)的嗎?有沒有人做過類似的板子?求指點。
2016-04-04 07:21:34

用Labview和NI-VISA做Cypress cy7c68013A的驅(qū)動

用Labview和NI-VISA做Cypress cy7c68013A的驅(qū)動 在安完驅(qū)動后 cypress官方固件下載器就識別不到USB了~求大神幫忙
2013-03-13 20:29:08

電腦無法識別新做的CY7C68013A的核心板

新作了一塊CY7C68013A的核心板,但是插上無法識別,對照原理圖和手冊,各個主要引腳的電平應(yīng)該沒有問題,但是怎么搞都是USB無法識別。插上現(xiàn)成的開發(fā)板立即就能識別出來。估計是USB阻抗
2012-11-19 11:15:32

請教 CY7C68013 USB 通信問題

機(jī)通過USB向CPLD發(fā)送命令字時,USB通過什么方式通知CPLD讀取命令字呢?看到過例子是使用中斷的方式,但我在所選的片子上(CY7C68013A 56腳封裝)沒找到相應(yīng)引腳。請各位前輩指點.
2013-03-08 11:03:45

請問CY7C68013A可以使用8bit FIFO數(shù)據(jù)接口嗎?

因為FPGA管腳不太夠,想問下CY7C68013A-56PVXI可以使用8bit FIFO數(shù)據(jù)接口嗎?可以的話,FPGA連接的是低8bit(FD0~FD7) 還是高8bit(FD8~FD15)呢?
2024-02-27 08:18:39

請問CY7C68013A是否支持1MHz I2C頻率?

CY7C68013A用于我的板上的I2C通信,在數(shù)據(jù)表中最大的I2C請求是400千赫,我不知道CY7C68013A是否能支持1MHz I2C以及如何實現(xiàn)?謝謝。
2019-09-04 06:28:09

請問CY7C68013A高速模式如何配置?

請問CY7C68013A高速模式如何配置?手冊里只有提到了中斷和ram
2024-02-23 08:09:59

請問Linux的CY7C68013A驅(qū)動程序?qū)τ谶@個設(shè)備是可用的嗎?

我需要Linux(Raspberry PI)的CY7C68013A驅(qū)動程序。這個驅(qū)動程序?qū)τ谶@個設(shè)備是可用的嗎?謝謝。 以上來自于百度翻譯 以下為原文I need driver for Linux
2019-07-04 09:46:18

請問有人用CY7C68013A做過UVC設(shè)備嗎?

請問有人用CY7C68013A做過UVC設(shè)備嗎,我想知道在官方提供的框架文件fw.c和periph.c中如何添加uvc header ?希望知道的大俠能夠指點一下,我已經(jīng)在上面卡了很久了,不勝感激!
2015-01-03 17:51:29

請問有人能破解CY7C68013A嗎? 報酬豐厚

破譯芯片CY7C68013A,把里面的程序讀出來,可以直接用到其他的芯片上。
2016-04-19 20:51:28

請問有誰做過cy7c68013a的Linux驅(qū)動

請問有誰做過cy7c68013a的Linux驅(qū)動,可不可以給一個參考下
2022-01-11 07:55:48

輕松學(xué)習(xí)USB接口開發(fā),最佳CY7C68013A開發(fā)板+最全開發(fā)手冊

。EZ-USB FX2LP芯片是在Cypress公司第一款USB接口微處理器(EZ-USB FX2)基礎(chǔ)上進(jìn)行優(yōu)化設(shè)計的結(jié)果。EZ-USB FX2LP系列芯片包括多種型號,例如CY7C68013A
2015-03-28 17:44:19

通過control center上位機(jī)讀取USB芯片CY7C68013A數(shù)據(jù)失敗的原因?

大家好,通過control center上位機(jī)讀取CY7C68013A芯片的數(shù)據(jù),連續(xù)讀取512個字節(jié)能夠成功,讀取2個字節(jié)失敗,錯誤碼是997,一開始讀取2個字節(jié)也是失敗的,先讀取512個字節(jié)再讀取2個字節(jié)也是失敗的。
2024-02-27 08:28:47

采用USB協(xié)議實現(xiàn)DSP高速上位機(jī)接口設(shè)計

每個處理幀將預(yù)觀測的變量結(jié)果以DMA的方式打包向上位機(jī)發(fā)送。FPGA實現(xiàn)ADSP-TS101的Linkport接口CY7C68013A之間的雙向數(shù)據(jù)緩沖和接口協(xié)議轉(zhuǎn)換。考慮到CY7C68013A
2019-05-31 05:00:04

ADSP-TS101外部總線接口技術(shù)

ADSP-TS101 是ADI 公司新一代高性能浮點DSP,開始應(yīng)用在高速數(shù)據(jù)采集和處理系統(tǒng)中。TS101 外部總線接口可編程,方便和各種總線外設(shè)接口。本文結(jié)合TS101 與同步FIFO、SDRAM 和FPGA 的接
2009-08-11 09:49:3128

Adsp-TS101性能分析及其在雷達(dá)信號處理中的應(yīng)用

  Adsp-TS101性能比ADSP21160有顯著提高,且與之兼容,使得以ADSP21160開發(fā)的產(chǎn)品升級快速、簡捷。Adsp-TS101是64位處理器,工作在250 MHz時鐘下,可進(jìn)行32位定點和32位或40位浮點運算,
2010-09-23 09:57:251776

CY7C68013A開發(fā)板使用說明

CY7C68013A開發(fā)板的第一個程序應(yīng)當(dāng)從點亮數(shù)碼管開始,這樣感覺起來相當(dāng)不錯。數(shù)碼管是用PCF8574驅(qū)動的,PCF8574與CY7C68013A是用I2C總線連接的,實際上這個實驗主要是學(xué)習(xí)I2C總線的,后面要
2011-05-25 10:26:35345

基于USB協(xié)議的DSP高速上位機(jī)接口實現(xiàn)

介紹一種基于USB接口芯片(CY7C68013A)和FPGA實現(xiàn)的ADSP-TS101擴(kuò)展USB接口的設(shè)計方法,該方法利用DSP的Link-port接口,以DMA方式進(jìn)行高速數(shù)據(jù)交換,目前該設(shè)計已成熟、可靠地應(yīng)用于某彈載信號處
2011-08-22 16:02:132918

基于CY7C68013A的并口轉(zhuǎn)USB口數(shù)據(jù)采集系統(tǒng)設(shè)計

設(shè)計了一個以 CY7C68013A接口芯片的并口轉(zhuǎn)USB口的數(shù)據(jù)采集系統(tǒng),討論了CY7C68013A的性能及傳輸方式,給出了該系統(tǒng)的硬件設(shè)計方案,設(shè)計實現(xiàn)了USB2.0數(shù)據(jù)傳輸模塊,闡述了系統(tǒng)的硬件設(shè)
2011-08-29 14:26:540

CY7C68013A中文資料

電子發(fā)燒友網(wǎng)為大家提供了CY7C68013A, CY7C68014A, CY7C68015A, CY7C68016A .pdf 免費下載,希望對您有所幫助!
2012-01-09 16:22:29438

基于ADSP-TS101的高速數(shù)字電路設(shè)計與仿真

本文基于ADSP-TS101高速信號處理系統(tǒng)采用了集成系統(tǒng)設(shè)計,硬件部分引入信號完整性分析的設(shè)計方法進(jìn)行高速數(shù)字電路的設(shè)計,解決系統(tǒng)中主處理器在較高工作頻率300 MHz下穩(wěn)定工作的問題
2012-09-06 17:15:512261

基于CY7C68013AFPGA配置和通信接口設(shè)計

為了同時實現(xiàn)計算機(jī)對FPGA進(jìn)行在線配置和高速數(shù)據(jù)傳輸,提出了一種基于CY7C68013A芯片的USB2.0接口設(shè)計方案。介紹了以CY7C68013A芯片為核心的系統(tǒng)硬件電路設(shè)計和軟件編程,詳細(xì)分析了
2013-09-23 17:57:41174

基于CY7C68013AUSB接口系統(tǒng)設(shè)計

基于CY7C68013AUSB接口系統(tǒng)設(shè)計.
2016-01-22 14:26:5840

基于CY7C68013AFPGA的4路數(shù)據(jù)采集系統(tǒng)設(shè)計_智丹

基于CY7C68013AFPGA的4路數(shù)據(jù)采集系統(tǒng)設(shè)計_智丹
2017-01-13 21:40:3625

基于CY7C68013A芯片的USB鍵盤的設(shè)計

  由于具備傳輸速率高、體積小等特點,USB接口廣泛地應(yīng)用于計算機(jī)外部硬件設(shè)計。針對此介紹了Cypress公司的CY7C68013A芯片的基本原理,以及使用CY7C68013A芯片進(jìn)行USB鍵盤設(shè)計的方法。
2017-12-26 09:32:1920812

微雪電子CY7C68013A高速USB通信模塊簡介

CY7C68013A 高速USB通信模塊 USB mini接口 高速USB接口模塊 型號 CY7C68013A USB Board (mini)
2019-12-30 11:12:062443

EE-157:解釋ADSP-TS101上的分支目標(biāo)緩沖區(qū)

EE-157:解釋ADSP-TS101上的分支目標(biāo)緩沖區(qū)
2021-04-15 21:33:3713

EE-143:了解ADSP-TS101上的DMA

EE-143:了解ADSP-TS101上的DMA
2021-04-24 11:29:527

ADSP-TS101 TigerSHARC處理器編程參考

ADSP-TS101 TigerSHARC處理器編程參考
2021-05-13 17:11:148

ADSP-TS101 TigerSHARC處理器硬件參考

ADSP-TS101 TigerSHARC處理器硬件參考
2021-05-22 10:59:304

已全部加載完成