電子發(fā)燒友App

硬聲App

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

電子發(fā)燒友網>今日頭條>JESD204B是否真的適合你

JESD204B是否真的適合你

收藏

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴

評論

查看更多

相關推薦

ESD204B接口建立同步鏈路的三個階段

JESD204B標準提供一種將一個或多個數據轉換器與數字信號處理器件接口的方法(通常是ADC或DAC與FPGA接口),相比于通常的并行數據傳輸,這是一種更高速度的串行接口。
2024-03-20 11:33:3434

AD9213BBPZ-10G 一款12位射頻(RF)模數轉換器(ADC)

轉換誤差率(CER)的時域應用。AD9213具有16通道JESD204B接口,以支持最大帶寬能力。AD9213實現了動態(tài)范圍和線性度性能,同時功耗小于4.6 W(
2024-03-07 15:54:36

LTC2122CUK#TRPBF 一款兩通道14位A/D轉換器

描述LTC?2122 是一款兩通道、同時采樣 170Msps、14 位 A/D 轉換器,其具有串行 JESD204B 輸出。該器件專為對高頻、寬動態(tài)范圍信號進行數字化處理而設計。它非常適合于要求苛刻
2024-03-01 10:48:57

AD6673BCPZ-250 80 MHZ帶寬雙通道中頻接收機

AD6673BCPZ-250  特性JESD204B Subclass 0或Subclass 1編碼串行數字輸出信噪比(SNR):71.9 dBFS(185 MHz AIN,250
2024-02-28 19:55:42

AD9083BBCZ 16 通道、125 MHz 帶寬 JESD204B 模數轉換器

AD9083BBCZ AD9083BBCZ  特性1.0 V 和 1.8 V 電源供電125 MHz 可用模擬輸入頻寬采樣率高達 2 GSPS100 MHz 帶寬中的噪聲頻譜密度= ?145 dBFS/Hz,2.0 GSPS 編碼SNR = 66 dBFS(100 MHz 帶寬),2.0 GSPS 編碼SNR = 82 dBFS(15.6
2024-02-27 19:15:07

AD9689BBPZ- 2600 14位、2.0 GSPS/2.6 GSPS、JESD204B雙通道模數轉換器

AD9689BBPZ-2600 是一款雙通道、14位、2.0 GSPS/2.6 GSPS模數轉換器(ADC)。該器件內置片內緩沖器和采樣保持電路,專門針對低功耗、小尺寸和易用性而設計。該產品設計支持通信應用,能夠實現高達5 GHz的寬帶寬模擬信號直接采樣。ADC輸入的?3 dB帶寬為9 GHz。AD9689針對寬輸入帶寬、高采樣速率、出色的線性度和
2024-02-27 19:13:27

適用于數據交換時鐘的超低噪聲時鐘抖動消除器SC6301

國芯思辰SC6301是高性能時鐘調節(jié)器,支持JEDEC JESD204B。當使用設備和SYSREF時鐘時,PLL2的14個時鐘輸出可配置去驅動7個JESD204B轉換器或其他邏輯設備。SYSREF
2024-02-19 09:41:40

AD9177BBPZ 四路、16 位、12 GSPS RF DAC

信號的應用。該套件具有 8 通道、24.75 Gbps JESD204C 或 15.5 Gbps JESD204B 數據接收器 (JRx) 端口、片內時鐘乘法器和數
2024-02-16 17:16:40

Texas Instruments品牌 ADC12DJ5200ALRSHP 耐輻射加固保障 (RHA)、300krad、12 位、雙通道 5.2GSPS 或單通道 10.4GSPS ADC

數進行權衡。支持 8b/10b 和 64b/66b 數據編碼方案。64b/66b 編碼支持前向糾錯 (FEC),可改進誤碼率。此接口向后兼容 JESD204B 接收器。 無噪聲孔徑延遲調節(jié)
2024-01-31 15:22:55

AD9177BBPZ

的應用。該套件具有 8 通道、24.75 Gbps JESD204C 或 15.5 Gbps JESD204B 數據接收器 (JRx) 端口、片內時鐘乘法器和數字
2024-01-04 20:01:43

JESD204B的常見疑問解答

的任務。 問:JESD204B中的確定延遲到底是什么?它是否就是轉換器的總延遲? 答:ADC的總延遲表示其輸入一個模擬樣本、處理、并從器件輸出數字信號所需的時間。類似地,DAC的總延遲表示從數字
2024-01-03 06:35:04

JESD79-5B DDR5 SDRAM-2022 JEDEC

JESD79-5B DDR5 SDRAM-2022 JEDEC
2023-12-23 09:24:37

AD9683的引腳如何與zynq 7015芯片中的JESD204 ip核端口對應相連?

芯片上JESD204B協(xié)議對應的引腳(SYSREF、SYNCINB和SERDOUT)與ZYNQ7015芯片中的JESD204 IP核的端口對應相連。
2023-12-15 07:14:52

AD6688如何做到多板間的AD采樣同步?

大家好,JESD204B協(xié)議已讓單板多片AD采樣同步變得更容易了,想請教下,如何做到多板間的AD采樣同步啊,有沒有什么好的思路啊。 還有AD6688的采樣時鐘頻率范圍為2.5G~3.1G,芯片支持
2023-12-12 08:27:58

使用AD9690時數據具體是怎樣映射到串行鏈路上的?

8位數用 lane0 傳輸,采樣點的低8位數用 lane1傳輸,如附件所示。但我在JESD204B的協(xié)議中并沒有找到這種映射方式。 請問您那里有沒有數據映射相關的詳細資料?我需要知道數據在串行通路上的確切映射信息,因為我需要寫接收端的程序。
2023-12-12 08:22:45

ad9680 JESD204B接口rx_sync信號同步和失鎖周期性出現怎么解決?

使用AD9680時遇到一個問題,AD9680采樣率為1Gsps,JESD204B IP核的GTX參考時鐘為250MHz,參數L=4,F=2,K=32,線速率為10Gbps,使用的為SYSREF
2023-12-12 08:03:49

使用JESD204B連接AD9164時,CGS過程無法完成是什么原因導致?

我使用的是KC705板卡,調用了里面JESD204B的IP核,使用模式為interpolation值為4,4條鏈路,DAC頻率為2.5GHZ,通道速度為6.25GHZ,出現的問題是: 幀同步過程
2023-12-12 07:28:25

AD9690配置在JESD204B sublcass 0模式下,AD9690的SYSREF±輸入管腳怎么處理?

用單片AD9690采集數據給FPGA,不要求確定延遲,因此想要把AD9690配置在JESD204B sublcass 0 模式下。但是這種模式下,對于AD9690的SYSREF±的輸入管腳怎么處理?以及AD9690工作在subclass 0 模式下還有沒有其他要注意的地方?
2023-12-12 06:16:08

AD9625的開發(fā)板AD-FMCADC3-EBZ能否與Virtex7直接連接?

模數轉換器AD9625的評估板AD-FMCADC3-EBZ能不能和賽靈思的Virtex7系列FPGA開發(fā)板連接,我看到他們都具備JESD204B接口,物理接口上能直接連嗎?還是說需要在使用轉換接口來連接?
2023-12-08 08:25:12

AD9144 /9136SYNC~信號周期性拉低和沒有模擬輸出的問題如何解決?

最近在使用AD9144芯片,調試JESD204B接口出現了一些問題,暫時沒有頭緒,期盼能得到各位的指點。 AD9144的主要配置如下:8條JESD204B鏈路,subclass1,速率為
2023-12-08 06:00:25

ADRV9009+ZCU102系統(tǒng)啟動出現錯誤導致IIO沒有波形顯示怎么解決?

老是顯示錯誤如下: root@analog:~# [15.459970] axi-jesd204-rx 84aa0000.axi-jesd204-rx: Lane 0 desynced
2023-12-07 07:09:20

AD9523-1沒有信號輸出,SPI三線四線讀寫不成功的原因?

你好,因為項目需要,要做一塊數據采集和發(fā)生板,接口支持JESD204B,時鐘我選用了AD9523-1,電路我參考FMC-DAQ2開發(fā)板,舍棄了PLL1,直接在OSC_IN接入125M時鐘作參考,輸出
2023-12-06 07:48:32

AD9162-FMC-EBZ測試板的sysref一直為高是為什么?

的AD9162-FMX-EBZ板子,看到的現象是SYSREF信號一直為高,CGS測試信號不完全拉高,每次重新配置時拉高的lane通道數還不一樣。其界面設置如下圖所示。FPGA的使用是條用的xilinx的JESD204 IP核。 FPGA抓到的SYNC信號與SYSREF信號如下圖所示:
2023-12-05 08:23:30

AD9136的JESD204B鏈路無法建立是怎么回事?

使用內部PLL,輸入參考頻率為100MHz。在采樣率時鐘設置為1GHz時,DAC的JESD204B鏈路能建立,但是當頻率改為1.5GHz時,SYNC一直為低。其他相關寄存器都已經修改,serdes
2023-12-05 08:17:30

AD9680通過0x570和0X56E寄存器快速配置JESD204B,電路鎖相環(huán)無法鎖定,204B無法正常輸出數據怎么解決?

9680測試評估中遇到問題: 按照數據手冊中的配置步驟,關斷鏈路,通過0x570和0X56E寄存器快速配置JESD204B,鏈路上電后,電路鎖相環(huán)無法鎖定,204B無法正常輸出數據。
2023-12-05 08:04:26

ad9173 jesd無法連接怎么解決?

Jesd 無法連接到的問題已經配置了 AD9173 。模式為 8, 主要的內插是 x12, 通道內插是 x1. DAC PLL 鎖定在 12GHz, 雙鏈接, L=4. 。 Reg0X281 中
2023-12-05 08:04:04

請問AD9625的寄存器需要如何設置才能打開時間戳的功能?

請問AD9625的寄存器需要如何設置才能打開時間戳的功能? 按照數據手冊我將寄存器0x072設置為0x8B,將0x08A設置為0x22.數據經過Xilinx FPGA的JESD204B IP核,但
2023-12-05 07:33:36

請問如何正確配置AD9689來實現時間戳模式?

, 0x00; / SYSREF 窗口) SendCmdToAD9689(ADCSCel, 0x0571, 0x15); // JESD204B 連接下方電源 SendCmdToAD9689(ADCSCel
2023-12-05 07:30:47

AD9162配置的模式不成功,時鐘CLK±單端信號共模電壓接近0V會有什么影響嗎?

近期在使用AD9162時,配置的模式不成功,測試時鐘CLK發(fā)現,CLK±單端信號共模電壓接近0V,手冊上是0.6V,但測試9162-FMC-EZB參考板上的CLK也是共模電壓為0V,請問這個會有什么影響嗎? 我們現在測試配置JESD204B接口模式不正確,不確定是否CLK的影響?
2023-12-05 06:14:24

使用AD9163的時候遇到JESD204B的SYNC信號周期性拉低如何解決?

我在使用AD9163的時候遇到JESD204B的SYNC信號周期性拉低。通過讀寄存器值如圖,發(fā)現REG470和REG471都為0xFF,而REG472始終為0.不知有誰知道是什么原因?該如何解
2023-12-04 07:30:17

AD9164 JESD204B接口的傳輸層是如何對I/Q數據進行映射的?

AD9164 JESD204B接口的傳輸層是如何對I/Q數據進行映射的
2023-12-04 07:27:34

調試AD9136遇到的問題求解

大佬好,小弟最近在調試AD9136芯片,遇到一個問題,如下: 1.我使用的是9136模式11,單鏈路模式,使用一個JESD204+一個JESD204 PHY,我將JESD204的tx_charisk
2023-12-04 07:14:58

求助,為什么AD9174在輸出低頻信號時會疊加1G信號在信號里面導致波形異常?

直接輸出4G給DAC的clk的,內部[size=200%]PLL關閉,nco旁路,所有內插均為1,jesd204B選擇模式20。
2023-12-04 06:56:33

AD9680和AD9690支持的jesd204最小通道線率是多少?

在AD9680和AD9690數據手冊上,寫著它們[size=200%]支持的最小通道線率是3125Mbps,但是在JESD204B標準手冊寫著最小通道線率是312.5Mbps。 我疑惑這是數據手冊的錯誤,還是AD9680和AD9690這兩款芯片支持的最低通道線率確實時3125Mbps
2023-12-01 07:57:58

AD9690 JESD204B想配置為全帶寬模式,為啥ADC的輸出通道沒反應?

我們用的 AD9690-500,500M采樣速率, 想配置為全帶寬模式,2 Lanes, 為啥 ADC的輸出通道沒反應,K字符都不發(fā)送。請問這種配置模式需要寄存器如何配置? 出現這種問題可能的原因? 謝謝!
2023-12-01 07:13:46

使用AD9694 DDC的疑問求解

你好:使用AD9694的DDC出現以下問題,我配置的480MHz采樣率,兩倍抽取,JESD204B模式6,real輸入,real輸出,0_Hz模式。 我不灌信號做fft顯示實數,中間有一個60MHz
2023-12-01 06:29:23

JESD204B鏈路傳輸的影響因素

作者:Ian Beavers,ADI公司應用工程師 JESD204B串行數據鏈路接口針對支持更高速轉換器不斷增長的帶寬需求而開發(fā)。作為第三代標準,它提供更高的通道速率最大值(每通道高達12.5
2023-11-28 14:24:470

JESD204B規(guī)范的傳輸層介紹

電子發(fā)燒友網站提供《JESD204B規(guī)范的傳輸層介紹.pdf》資料免費下載
2023-11-28 10:43:310

ADI-同步數據轉換器陣列的采樣時鐘

在各種應用中(從通信基礎設施到儀器儀表),對系統(tǒng)帶寬和分辨率的更高要求促進了將多個數據轉換器以陣列形式連接的需求。設計人員必須找到低噪聲、高精度解決方案,才能為使用普通JESD204B串行數據轉換器接口的大型數據轉換器陣列提供時鐘和同步。
2023-11-27 17:25:400

TSW14J57EVM 數據采集/信號發(fā)生器:具有 16 個 JESD204B 通道 (1.6-15Gbps) 的數據轉換器

前言TSW14J57EVM數據采集/圖形發(fā)生器:具有 16 個 JESD204B 通道 (1.6-15Gbps) 的數據轉換器 EVM提示:以下是本篇文章正文內容,下面案例可供參考一
2023-11-21 15:05:23

#FPGA #電子技術 JESD204B工程(企業(yè)設計項目)

fpga電子技術
明德?lián)P助教小易老師發(fā)布于 2023-11-10 06:23:49

ADS54J66IRMP 模數轉換器

500Msps 14-bit JESD204B 72-Pin VQFN EP TrayProduct Technical SpecificationsEU RoHSCompl
2023-11-07 19:20:52

AD9695BCPZ-1300 模數轉換器

1.3Gsps 14-bit JESD204B 64-Pin LFCSP EP TrayProduct Technical SpecificationsECCN (US)3A
2023-11-07 19:19:38

AD9680BCPZ-1000 模數轉換器

14-bit JESD204B 64-Pin LFCSP EP Tray Product Technical SpecificationsECCN (U
2023-11-07 19:17:50

AD9680BCPZ-500 模數轉換器

14-bit JESD204B 64-Pin LFCSP EP Tray Product Technical SpecificationsEU RoH
2023-11-07 19:01:53

AD9094: 8-Bit, 1 GSPS, JESD204B, Quad Analog-to-Digital Converter Data Sheet AD9094: 8-Bit, 1 GSPS, JESD204B, Quad Analog-to-Digital Convert

電子發(fā)燒友網為你提供ADI(ADI)AD9094: 8-Bit, 1 GSPS, JESD204B, Quad Analog-to-Digital Converter Data Sheet相關產品
2023-10-17 19:13:59

AD9207: 12-Bit, 6 GSPS, JESD204B/JESD204C Dual ADC Data Sheet AD9207: 12-Bit, 6 GSPS, JESD204B/JESD204C Dual ADC Data Sheet

電子發(fā)燒友網為你提供ADI(ADI)AD9207: 12-Bit, 6 GSPS, JESD204B/JESD204C Dual ADC Data Sheet相關產品參數、數據手冊,更有AD9207
2023-10-16 19:02:55

LogiCORE IP JESD204內核概述

LogiCORE IP JESD204內核實現了一個JESD204B接口,使用GTX、GTH、GTP或GTY(僅限UltraScale和UltraScale+)收發(fā)器在1至8個通道上支持1至12.5
2023-10-16 10:57:17358

AD9694-EP: 14比特、500 MSPS、JESD204B、“四向數字轉換器”強化產品數據表 ADI

電子發(fā)燒友網為你提供ADI(ADI)AD9694-EP: 14比特、500 MSPS、JESD204B、“四向數字轉換器”強化產品數據表相關產品參數、數據手冊,更有AD9694-EP: 14比特
2023-10-09 19:12:15

AD9694S: 14-Bit, 500 MSPS, JESD 204B, 二次對數字轉換器數據表 ADI

電子發(fā)燒友網為你提供ADI(ADI)AD9694S: 14-Bit, 500 MSPS, JESD 204B, 二次對數字轉換器數據表相關產品參數、數據手冊,更有AD9694S: 14-Bit
2023-10-08 16:48:36

一種基于JESD204B的射頻信號高速采集系統(tǒng)

電子發(fā)燒友網站提供《一種基于JESD204B的射頻信號高速采集系統(tǒng).pdf》資料免費下載
2023-09-14 11:14:071

支持jesd204b協(xié)議高速DAC芯片AD9144-FMC-EBZ

AD9144是一款支持jesd204b協(xié)議高速DAC芯片。AD9144-FMC-EBZ是基于AD9144的評估板(Evaluation Board),它是主要由AD9144,AD9516,與PIC16F單片機組成的系統(tǒng)。
2023-09-13 09:20:22996

AD9680-1000EBZ

評估板 14位,1.25 GSPS/1 GSPS/820 MSPS/500 MSPS JESD204B,雙模數轉換器
2023-09-03 10:27:10

AD9213射頻(RF)模數轉換器英文手冊

和時域應用。AD9213具有16通道JESD204B接口,以支持最大帶寬能力。AD921 3實現動態(tài)范圍和線性性能,同時典型功耗
2023-08-29 16:05:550

誰是為英特爾? Cyclone? 10 FPGA供電的“最佳拍檔”?

、JESD204B、Serial Rapid I/O*、通用公共射頻接口 (CPRI) 和 IEEE 1588 等協(xié)議。
2023-07-29 10:41:27823

低功耗超低噪聲時鐘抖動消除器

產品概況:      SC6301是高性能時鐘調節(jié)器,支持JEDEC JESD204B。當使用設備和SYSREF時鐘時,PLL2的14個時鐘輸出可配置去驅動7
2023-07-25 17:06:53

JESD204B鏈路中斷時的基本調試技巧

本文旨在提供發(fā)生 JESD204B 鏈路中斷情況下的調試技巧簡介
2023-07-10 16:32:03802

超低噪聲時鐘調節(jié)器介紹

? 全芯時代,國產好芯不定期推薦。今日為大家介紹一款國產超低噪聲時鐘調節(jié)器,pin to pin替代TI的LMK04828 一、概述 該芯片是高性能時鐘調節(jié)器,支持JEDEC JESD204B
2023-06-25 10:15:26324

國產超低噪聲時鐘調節(jié)器LMK04828產品介紹

該芯片是高性能時鐘調節(jié)器,支持JEDEC JESD204B。當使用設備和 SYSREF 時鐘時,PLL2 的 14 個時鐘輸出可配置去驅動 7 個JESD204B 轉換器或其他邏輯設備。
2023-06-25 10:13:46848

SC6301低功耗超低噪聲時鐘抖動消除器

SC6301是高性能時鐘調節(jié)器,支持JEDEC JESD204B。當使用設備和SYSREF時鐘時,PLL2的14個時鐘輸出可配置去驅動7個JESD204B轉換器或其他邏輯設備。
2023-06-21 15:11:14508

SC6301低功耗超低噪聲時鐘抖動消除器簡介

SC6301是高性能時鐘調節(jié)器,支持JEDEC JESD204B。當使用設備和SYSREF時鐘時,PLL2的14個時鐘輸出可配置去驅動7個JESD204B轉換器或其他邏輯設備。SYSREF可以使用直流和交流耦合來提供。不僅限于JESD204B應用,14個輸出均可單獨配置為傳統(tǒng)高性能時鐘系統(tǒng)輸出。
2023-06-21 15:10:58608

ADC12DJ3200AAV 射頻采樣模數轉換器 TI品牌 特性與應用

SYSREF計時校準▲樣片標記時間戳■JESD204B串行數據接口:▲支持子類0和1▲最大通道速率:12.8Gbps▲多達16個通道可降低通道速率■雙通道模式下的數字下變頻器:▲實際輸出:DDC旁路或
2023-06-16 14:37:21

高性能時鐘緩沖器HMC7043介紹

HMC7043是一種高性能時鐘緩沖器,用于為具有并行或串行(JESD204B型)接口的高速數據轉換器分配超低相位噪聲參考。
2023-05-31 10:47:571636

JESD204B:高達12.5Gbps高速數據采集的新替代方案

您的PCB可以處理高達12.5Gbps的速度嗎,感到驚訝,對嗎?JESD204B標準為串行接口提供高達12.5Gbps的比特率。這種升級允許設計人員在FPGA/ASIC上使用更少的收發(fā)器,從而減少
2023-05-26 14:50:57608

JESD204B是FPGA中的新流行語嗎

JESD204B規(guī)范是JEDEC標準發(fā)布的較新版本,適用于數據轉換器和邏輯器件。如果您正在使用FPGA進行高速數據采集設計,您會聽到新的流行詞“JESD204B”。與LVDS和CMOS接口相比,這一較新的版本具有顯著的優(yōu)勢,因為它包括更簡單的布局和更少的引腳數。
2023-05-26 14:49:31361

JED204B是什么?JESD204B的分類及優(yōu)缺點介紹

大部分的ADC和DAC都支持子類1,JESD204B標準協(xié)議中子類1包括:傳輸層,鏈路層,物理層。在少部分資料中也會介紹含有應用層,應用層是對JESD204B進行配置的接口,在標準協(xié)議中是不含此層,只是為了便于理解,添加的一個層。
2023-05-10 15:52:551373

硬件工程師招聘--清華團隊

Cadence Allegro 之一。 4,具有高速數據傳輸及模數轉換設計和經驗者優(yōu)先,包括基于LVDS或JESD204B 接口的高速ADC/DAC 、DDR3\\4 和千兆以太網等模塊的設計與布線。 5
2023-04-28 09:38:20

FPGA項目開發(fā):204B實戰(zhàn)應用-LMK04821代碼詳解(二)

大俠好,阿Q來也,今天是第二次和各位見面,請各位大俠多多關照。今天給各位大俠帶來一篇項目開發(fā)經驗分享“基于JESD204B的LMK04821芯片項目開發(fā)”第二篇,這是本人實打實的項目開發(fā)經驗,希望
2023-04-20 16:59:00

采用系統(tǒng)參考模式設計JESD 204B時鐘

  LMK04821系列器件為該話題提供了很好的范例研究素材,因為它們是高性能的雙環(huán)路抖動清除器,可在具有器件和SYSREF時鐘的子類1時鐘方案里驅動多達七個JESD204B轉換器或邏輯器件。圖1是典型JESD204B系統(tǒng)(以LMK04821系列器件作為時鐘解決方案)的高級方框圖。
2023-04-18 09:25:30918

AD9136BCPZ

數模轉換器- DAC Dual, 16-b 2.8Gsps DAC,10.6Gbps JESD204B
2023-04-06 17:44:13

LS1028A上的GPU如何驗證是否真的關閉?

我在 avoinics 產品上使用 LS1028A 處理器。當前項目不需要 GPU。我計劃使用 PBI 命令關閉 GPU。我的問題是關于驗證 GPU 是否真的關閉。能建議一種我可以用來驗證 GPU 是否確實關閉的機制嗎?這是認證所必需的。
2023-03-31 07:45:18

JESD-207-E3-UT1

JESD207 FOR LATTICEECP3
2023-03-30 12:02:10

JESD-204A-E3-UT

Lattice Programmable Products LatticeCORE? License
2023-03-30 12:02:09

JESD-207-E3-U1

JESD207 FOR LATTICEECP3
2023-03-30 12:01:20

JESD-204A-E3-U

IP INTERFACE DATA-LOGIC ECP3
2023-03-30 12:01:18

AD9234-1000EBZ

EVALBOARDAD9234-1000JESD204B
2023-03-30 11:46:29

已全部加載完成