電子發(fā)燒友App

硬聲App

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

電子發(fā)燒友網(wǎng)>可編程邏輯>PLD技術(shù)>在FPGA上對OC8051IP核的修改與測試

在FPGA上對OC8051IP核的修改與測試

收藏

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴

評論

查看更多

相關(guān)推薦

FPGA IP的相關(guān)問題

我用的是xinlinx spartan6 FPGA,我想知道它的IPRAM是與FPGA獨(dú)立的,只是集成了一起呢,還是占用了FPGA的資源來形成一個RAM?如果我以ROM的形式調(diào)用該IP
2013-01-10 17:19:11

FPGA H.265IP簡介

容易就可以某一個平臺上升級IP特性,甚至根據(jù)需求,隨時更換成其他協(xié)議的編解碼功能。FPGA的可擴(kuò)展性也是GPU不可比擬的,能非常容易的同一塊FPGApipeline部署編解碼相關(guān)的上下游應(yīng)用;同時
2019-03-08 10:47:22

FPGAOC8051IP修改測試

FPGAOC8051IP修改測試FPGAOC8051IP修改測試單片機(jī)與嵌入式系統(tǒng) 解放軍信息工程大學(xué) 楊先文 李崢引 言20世紀(jì)80年代初,Intel公司推出了MCS-51
2012-08-11 11:41:47

FPGA嵌入8051單片機(jī) IP編程

FPGA嵌入8051單片機(jī) IP編程,編寫的c語言矩陣鍵盤程序可以stc89c54單片機(jī)上正常工作,但是下載到FPGA8051單片機(jī)ip的rom中,不能正常工作,求指教
2013-07-25 21:27:44

FPGAIP學(xué)習(xí)的正確打開方式

本帖最后由 jf_25420317 于 2023-11-17 11:10 編輯 FPGA開發(fā)過程中,利用各種IP,可以快速完成功能開發(fā),不需要花費(fèi)大量時間重復(fù)造輪子。 當(dāng)我們面對使用新IP
2023-11-17 11:09:22

FPGA8051核實現(xiàn)

哪位大神能給我發(fā)一下FPGA8051的完整工程文件,verilog語言的,或者教我怎么把這些文件搭建成一個工程,紅包答謝,我企鵝2052341362
2017-03-14 13:22:11

FPGA的圖像處理IP

有誰知道現(xiàn)在國內(nèi)外有哪些公司賣FPGA的圖像處理相關(guān)的IP?
2015-04-28 21:34:24

FPGA的軟、硬核以及固的概念

, 節(jié)約將近90% 的邏輯資源。 軟(Soft IP Core) : 軟EDA 設(shè)計領(lǐng)域指的是綜合之前的寄存器傳輸級(RTL) 模型;具體FPGA 設(shè)計中指的是對電路的硬件語言描述,包括邏輯描述
2018-09-03 11:03:27

IP簡介

/FPGA的規(guī)模越來越大,設(shè)計越來越復(fù)雜,使用IP是一個發(fā)展趨勢。許多公司推薦使用現(xiàn)成的或經(jīng)過測試的宏功能模塊、IP,用來增強(qiáng)已有的HDL的設(shè)計方法。當(dāng)在進(jìn)行復(fù)雜系統(tǒng)設(shè)計的時侯,這些宏功能模塊、IP
2011-07-15 14:46:14

IP簡介

參數(shù)的模塊,讓其它用戶可以直接調(diào)用這些模塊,以避免重復(fù)勞動。隨著CPLD/FPGA的規(guī)模越來越大,設(shè)計越來越復(fù)雜,使用IP是一個發(fā)展趨勢。許多公司推薦使用現(xiàn)成的或經(jīng)過測試的宏功能模塊、IP,用來增強(qiáng)
2011-07-06 14:15:52

fpga關(guān)于IP

求用sopc builder定制IP的步驟,是9.0的軟件,假設(shè)硬件代碼已有
2013-09-14 18:35:40

ip

我想問一下,quartus直接調(diào)用IP和在qsys中用IP有什么區(qū)別?自個有點迷糊了
2017-08-07 10:09:03

ip使用問題

我調(diào)用了一個ip 在下載到芯片中 有一個time-limited的問題 完成ip破解之后 還是無法解決 但是我Google的找到一個解決方法就是把ip生成的v文件加到主項目文件中就是上面
2016-05-17 10:28:47

修改VIVADO ip

請問我修改完MIG IP以后,該如何進(jìn)行更新呢?搗鼓了半天,要么更新為源代碼,要么就是提示我自己添加的端口不存在
2018-11-12 19:46:15

AD9683的引腳如何與zynq 7015芯片中的JESD204 ip端口對應(yīng)相連?

目前,我設(shè)計中想使用ZYNQ 7015系列的FPGA,利用JESD204 IP接收A/D轉(zhuǎn)換器AD9683轉(zhuǎn)換完成后的數(shù)據(jù)。但是JESD204 IP的端口很多,我不知道應(yīng)該如何將AD9683
2023-12-15 07:14:52

AWGN IP兼容ISE版哪里可以找到

大家好,我正在尋找AWGN IP,AWGN IP似乎自2009年起停產(chǎn)。我相信2009年之前下載早期版本的ISE應(yīng)該有AWGN IP,但在ise 9.1i它不存在。誰有任何建議可以找到已停產(chǎn)
2019-02-26 11:11:59

Altera系列FPGA芯片IP詳細(xì)分解

Altera系列FPGA芯片IP詳解
2020-06-28 13:51:01

LCD的通用驅(qū)動電路IP設(shè)計

,國際只有I-Shou大學(xué)的Yu-Jung Huang等人設(shè)計了可驅(qū)動不同規(guī)模LCD的驅(qū)動電路IP,通過系統(tǒng)中植入嵌入式微處理器來實現(xiàn)這一功能。但是,這種嵌入式微處理器使系統(tǒng)更復(fù)雜,而且成本更高
2012-08-12 12:28:42

LabVIEW FPGA CORDIC IP的arctan使用方法

使用LabVIEW FPGA模塊中的CORDIC IP,配置arctan(X/Y)算法,配置完成之后,IP只有一個輸入。我參考網(wǎng)上VHDL CORDIC IP,說是將XY合并了,高位X低位Y。不知道LabVIEW中如何將兩個值X、Y合并成一個(X、Y均為定點數(shù))。具體情況如下圖:
2019-09-10 20:07:07

MC8051 IPAltera FPGA的移植與使用

8051Core 綜合、編譯應(yīng)用。包括 Quartus II軟件的基本應(yīng)用,ROM、RAM 模塊的生成,8051Core 的封裝及應(yīng)用測試。 附錄 A 為 MC8051 IP Core 的指令集。 閱讀
2019-05-24 04:35:33

MIG IP管腳分配問題

求助大神!?。?b class="flag-6" style="color: red">FPGA對于DDR3讀寫,FPGA是virtex6系列配置MIG IP 時,需要管腳分配1.原理圖上dm是直接接地,管腳分配那里該怎么辦2.系統(tǒng)時鐘之類的管腳分配,是需要在原理圖上找FPGA與DDR3之間的連線嗎?還是?
2018-03-16 18:45:10

TCP/IP通信協(xié)議FPGA怎么實現(xiàn)?

近年來,隨著信息技術(shù)的發(fā)展,網(wǎng)絡(luò)化日加普遍,以太網(wǎng)被廣泛應(yīng)用到各個領(lǐng)域。例如在數(shù)據(jù)采集領(lǐng)域,一些小型監(jiān)測設(shè)備需要增加網(wǎng)絡(luò)實現(xiàn)遠(yuǎn)程數(shù)據(jù)傳輸?shù)墓δ?,只要那些設(shè)備增加一個網(wǎng)絡(luò)接口并實現(xiàn)了TCP/IP協(xié)議
2020-03-09 06:50:07

USB_OTG_IP中AMBA接口的設(shè)計與FPGA實現(xiàn)

USB_OTG_IP中AMBA接口的設(shè)計與FPGA實現(xiàn)
2012-08-06 11:40:55

Xilinx FPGA 搭建8051

網(wǎng)上能找到的資料都是用altera的FPGA做的,有人用過xilinx FPGA搭建8051嗎?請與我聯(lián)系
2017-06-03 14:59:23

Xilinx系列FPGA芯片IP詳解

`Xilinx系列FPGA芯片IP詳解(完整高清書簽版)`
2017-06-06 13:15:16

altera公司IP使用手冊

altera公司IP使用手冊,分享給想學(xué)習(xí)altera公司FPGAIP使用的親們~~
2013-02-16 22:40:19

vivado 調(diào)用IP 詳細(xì)介紹

- Instantiation Template - mult_gen_0.veo,可以打開實例化模板文件。如圖,這段代碼就是使用Verilog調(diào)用這個IP的示例代碼。2. 將示例代碼復(fù)制到demo.v文件中,并進(jìn)行修改
2018-05-15 12:05:13

xilinx FPGA的FFT IP的調(diào)用

有沒有大神可以提供xilinx FPGA的FFT IP的調(diào)用的verilog 的參考程序,最近在學(xué)習(xí)FFT的IP的使用,但是仿真結(jié)果有問題,所以想找些參考設(shè)計,謝謝
2016-12-25 17:05:38

FPGA開源教程連載】第四章 IP應(yīng)用之計數(shù)器

IP應(yīng)用之計數(shù)器實驗?zāi)康模毫私?b class="flag-6" style="color: red">FPGA的IP相關(guān)知識并以計數(shù)器IP為例學(xué)會基本IP使用的流程實驗平臺:無實驗原理: IP(Intellectual Property core),也被稱為
2016-12-22 23:37:00

【小梅哥FPGA】使用FPGA實現(xiàn)CAN通信的例子和詳細(xì)使用說明(NIOS+CAN IP

附件為使用FPGA實現(xiàn)兩路CAN接口進(jìn)行回環(huán)通信的工程文件。包含詳細(xì)的工程使用說明文檔。小梅哥的Starter FPGA開發(fā)板驗證通過,CAN通信使用開源的OC_CAN IP和VP230收發(fā)器實現(xiàn),上層應(yīng)用使用NIOS II實現(xiàn),使用非常方便。
2017-09-22 22:42:14

【小梅哥FPGA進(jìn)階教程】第十章 MC8051FPGA的使用

十、MC8051FPGA的使用本教程內(nèi)容力求以詳細(xì)的步驟和講解讓讀者以最快的方式學(xué)會 MC8051 IP core 的應(yīng)用以及相關(guān)設(shè)計軟件的使用,并激起讀者對 SOPC 技術(shù)的興趣。本實驗
2017-02-17 19:54:23

【小梅哥FPGA進(jìn)階教程】第十章 MC8051FPGA的使用 下

源文件。 2.3.2 建立MC8051應(yīng)用工程, 這一小節(jié)將講述如何使用以上移植的mc8051建立一個實際的Quartus II 工程并能夠芯航線FPGA學(xué)習(xí)套件的主板運(yùn)行。 具體步驟如下
2017-02-17 22:17:50

【超詳細(xì)】MC8051 IPAltera FPGA的移植與使用,基于芯航線FPGA核心板,小梅哥編寫

8051Core 綜合、編譯應(yīng)用。包括 Quartus II軟件的基本應(yīng)用,ROM、RAM 模塊的生成,8051Core 的封裝及應(yīng)用測試。 附錄 A 為 MC8051 IP Core 的指令集。 閱讀
2016-03-11 17:59:02

【鋯石A4 FPGA申請】FPGA的處理器原型設(shè)計

項目名稱:FPGA的處理器原型設(shè)計試用計劃:申請理由及項目計劃:本人西安某高校學(xué)生,對數(shù)字IC感興趣,學(xué)習(xí)過FPGA與處理器相關(guān)知識,用過quartus和vivado,ISE,看過水頭一壽
2017-07-25 18:02:36

【鋯石A4 FPGA試用體驗】IP之FIFO(三)SignalTap II仿真

相關(guān)、下載仿真。添加信號:時鐘配置:仿真波形如下,分析與一篇是一樣的,這里不再詳細(xì)說明。對于SignalTap Ⅱ和Modelsim的使用經(jīng)過這幾個IP的學(xué)習(xí)應(yīng)該算是熟悉了,其實使用是次要的,主要
2016-10-11 22:24:16

【鋯石A4 FPGA試用體驗】IP之PLL(一)新建IP

通過Quartus II 軟件創(chuàng)建PLL IP。首先,要新建一個工程,這個方法之前的帖子中已經(jīng)發(fā)過,不會的可以查看前面的相關(guān)帖子。創(chuàng)建好自己的工程:打開如下的菜單
2016-09-23 21:44:10

以計數(shù)器IP為例了解IP使用流程

IP應(yīng)用之計數(shù)器實驗?zāi)康模毫私?b class="flag-6" style="color: red">FPGA的IP相關(guān)知識并以計數(shù)器IP為例學(xué)會基本IP使用的流程實驗平臺:無實驗原理: IP(Intellectual Property core),也被稱為
2019-03-04 06:35:13

例說FPGA連載41:DDR控制器集成與讀寫測試之DDR2 IP接口描述

`例說FPGA連載41:DDR控制器集成與讀寫測試之DDR2 IP接口描述特權(quán)同學(xué),版權(quán)所有配套例程和更多資料下載鏈接:http://pan.baidu.com/s/1c0nf6Qc 如圖
2016-10-27 16:36:58

關(guān)于fpgaIP

quartus ii9.0創(chuàng)建的ip,生成的一些文件,(.qip、 add_sub_bb.v、add_sub.v)這些文件都有用嗎,想在其他工程里調(diào)用這些IP,這幾個文件全部要添加嗎?
2013-07-02 17:20:01

基于 NVMe 接口的帶 exFAT 文件系統(tǒng)的高速存儲 FPGA IP 演示

和朋友開發(fā)了幾個基于 FPGA 的高速存儲 IP ,考慮到工業(yè)相機(jī)等應(yīng)用場合需要有文件系統(tǒng)以方便做數(shù)據(jù)管理,所以將 NVMe 和 exFAT 兩大IP集成一起,可以實現(xiàn)將數(shù)據(jù)寫入SSD后,拔下
2022-06-03 11:35:06

基于FPGA8051 IP CORE 的數(shù)字電子鐘設(shè)計求大神指導(dǎo)啊啊??!

基于FPGA8051 IP CORE 的數(shù)字電子鐘設(shè)計求大神指導(dǎo)啊啊啊!
2015-05-05 22:49:09

基于FPGAIP8051實現(xiàn)TCPIP的設(shè)計

基于FPGAIP8051實現(xiàn)TCPIP的設(shè)計
2012-08-06 12:18:28

基于FPGAIP的DDS信號發(fā)生器如何用IP

我畢業(yè)設(shè)計要做一個基于FPGAIP的DDS信號發(fā)生器,但是我不會用DDS的IP,有沒有好人能發(fā)我一份資料如何用IP的呀。我的瀏覽器下載不了網(wǎng)站上的資料,所以只能發(fā)帖求幫忙了。
2015-03-10 11:46:40

基于FPGAOC8051 IP的仿真調(diào)試

受到業(yè)內(nèi)人士的青睞。本文分析OpenCores網(wǎng)站提供的一款OC8051IP的基礎(chǔ),給出了一種仿真調(diào)試方案;利用該方案指出了其中若干邏輯錯誤并對其進(jìn)行修改,最終完成了修改IPFPGA下載測試
2019-07-04 06:02:19

基于FPGA的FFT和IFFT IP應(yīng)用實例

module。at7_ifft_sim文件中用測試腳本的形式,at7_fft_sim.v測試腳本產(chǎn)生的FFT結(jié)果的基礎(chǔ),繼續(xù)將此結(jié)果進(jìn)入IFFT IP進(jìn)行IFFT運(yùn)算,最終上傳IFFT的結(jié)果。輸出
2019-08-10 14:30:03

基于FPGA的數(shù)據(jù)采集控制器IP的設(shè)計方案和實現(xiàn)方法研究

此提供了新的解決方案。IP(IP Core)是具有特定電路功能的硬件描述語言程序,可較方便地進(jìn)行修改和定制,以提高設(shè)計效率[3]。本文研究了基于FPGA的數(shù)據(jù)采集控制器IP 的設(shè)計方案和實現(xiàn)方法,該IP既可以應(yīng)用在獨(dú)立IC芯片,還可作為合成系統(tǒng)的子模塊直接調(diào)用,實現(xiàn)IP的復(fù)用。
2019-07-09 07:23:09

基于IPFPGA設(shè)計方法是什么?

的分類和特點是什么?基于IPFPGA設(shè)計方法是什么?
2021-05-08 07:07:01

基于IP的SoC接口技術(shù)

引言隨著半導(dǎo)體技術(shù)的發(fā)展,深亞微米工藝加工技術(shù)允許開發(fā)上百萬門級的單芯片,已能夠?qū)⑾到y(tǒng)級設(shè)計集成到單個芯片中即實現(xiàn)片系統(tǒng)SoC。IP的復(fù)用是SoC設(shè)計的關(guān)鍵,但困難在于缺乏IP與系統(tǒng)的接口標(biāo)準(zhǔn)
2019-06-11 05:00:07

如何對OC8051 IP進(jìn)行修改測試?

結(jié)構(gòu)相同,采用CMOS工藝,因而常用80C51系列來指代所有具有8051指令系統(tǒng)的單片機(jī)。80C51系列中,OC8051以架構(gòu)清晰、取指帶寬大、時鐘效率高等諸多優(yōu)點受到業(yè)內(nèi)人士的青睞。
2019-08-13 07:34:07

如何獲得打印機(jī)接口IP

HiI致力于研究FPGA / Spartan 3E連接打印機(jī)的研究項目。我可以獲得打印機(jī)接口IP,或者沒有這樣的核心。如果可能,請幫助我。感激地以上來自于谷歌翻譯以下為原文HiI work
2019-07-04 06:32:58

如何采用EDA或FPGA實現(xiàn)IP保護(hù)?

(IntellectualProperty)。IP由相應(yīng)領(lǐng)域的專業(yè)人員設(shè)計,并經(jīng)反復(fù)驗證。IP的擁有者可通過出售IP獲取利潤。利用IP,設(shè)計者只需做很少設(shè)計就可實現(xiàn)所需系統(tǒng)?;?b class="flag-6" style="color: red">IP的模塊化設(shè)計可縮短設(shè)計周期,提高設(shè)計質(zhì)量?,F(xiàn)場
2019-09-03 07:44:22

開放協(xié)議:IPSoC設(shè)計中的接口技術(shù)

信號,所有的信號都是時鐘上升沿采樣,是完全的同步設(shè)計。OCP接口信號包括數(shù)據(jù)信號、邊帶信號和測試信號。數(shù)據(jù)信號又分為基本信號、簡單擴(kuò)展信號、猝發(fā)信號和多線程擴(kuò)展信號。所有IP都需要基本數(shù)據(jù)信號中
2018-12-11 11:07:21

怎么FPGA修改測試OC8051IP

結(jié)構(gòu)相同,采用CMOS工藝,因而常用80C51系列來指代所有具有8051指令系統(tǒng)的單片機(jī)。80C51系列中,OC8051以架構(gòu)清晰、取指帶寬大、時鐘效率高等諸多優(yōu)點受到業(yè)內(nèi)人士的青睞。
2019-08-13 06:10:46

怎么FPGAOC8051 IP修改測試?

本文分析OpenCores網(wǎng)站提供的一款OC8051IP的基礎(chǔ),給出了一種仿真調(diào)試方案;利用該方案指出了其中若干邏輯錯誤并對其進(jìn)行修改,最終完成了修改IPFPGA下載測試。
2021-05-08 06:22:32

怎么Vivado HLS中生成IP?

的經(jīng)驗幾乎為0,因此我想就如何解決這個問題提出建議。這就是我的想法:1 - 首先,用Vivado HLS轉(zhuǎn)換VHDL中的C代碼(我現(xiàn)在有一些經(jīng)驗)2 - Vivado HLS中生成IP(如果我
2020-03-24 08:37:03

怎么才能在嵌入FPGAIP8051實現(xiàn)TCP/IP的設(shè)計?

怎么才能在嵌入FPGAIP8051實現(xiàn)TCP/IP的設(shè)計?
2021-04-29 06:51:27

怎么設(shè)計基于FPGAIP8051實現(xiàn)TCP/IP?

的其它設(shè)計部分盡量不相關(guān)。為了滿足上述的要求, FPGA中嵌入一個比較理想的選擇, 而這個即通用又控制簡單的IP最好選擇8051微處理器。
2019-08-26 06:27:15

求助SATA的IP,最好是Synopsys SATA IP(愿付重金)

在學(xué)校做畢業(yè)設(shè)計,被老板要求Xilinx的FPGA完成SATA的操作,急需SATA的HOST與DEVICE的IP。由于可以使用部分項目經(jīng)費(fèi),所以重金求購SATA IP。在網(wǎng)上查了一下,有
2014-02-07 10:34:53

求助,我論壇下了8051IP 源代碼 怎么用QUARTUS 綜合

論壇下了8051IP源代碼,他是每個模塊的代碼。怎么把它綜合到一個文件。弄成下圖的樣子
2015-04-24 15:15:18

求解 validate design時候出現(xiàn)了IP被lock的問題

目前項目中準(zhǔn)備使用ad7616芯片并已購買,但在FPGA的使用過程中出現(xiàn)了一些問題,我使用了github的hdl(hdl-2016_r2),但是當(dāng)我xillinx vivado2016.2中
2018-07-31 09:47:33

請教使用IP的latency問題

,輸出才是正確的。我知道實際設(shè)計中肯定不是這么做的,我想到的處理方法是:1.兩個IP都可以選擇輸出ready信號,所有可以等兩個都ready之后才進(jìn)行加法操作。2.第二個IP加19個時鐘的延時,這樣
2021-06-19 11:06:07

請問下什么叫不可使用IP?

設(shè)計。本人剛剛接觸FPGA,對IP的理解也是一知半解,是說比如我verilog中,不能使用+,-,*,/,而必須自己親自設(shè)計,只可以用& ,|,!,^這些運(yùn)算是么?當(dāng)然我知道IP遠(yuǎn)遠(yuǎn)不止我提到的這些,但是最基本的+,-,/,*肯定都不可以使用是吧。謝謝大家了!
2018-04-06 20:46:11

請問我的Spartan3 / ANFPGA上有這個IP功能嗎?

你好我想購買和使用PCI 32位啟動器/目標(biāo)IP。我的FPGA是XC3S200AN Spartan3 / AN。我想知道在這種類型的FPGA上有這個IP功能。這個問題的答案對我來說非常重要。請
2019-07-19 13:49:20

采用EDA軟件和FPGA實現(xiàn)IP保護(hù)技術(shù)

(Intellectual Property)。IP由相應(yīng)領(lǐng)域的專業(yè)人員設(shè)計,并經(jīng)反復(fù)驗證。IP的擁有者可通過出售IP獲取利潤。利用IP,設(shè)計者只需做很少設(shè)計就可實現(xiàn)所需系統(tǒng)?;?b class="flag-6" style="color: red">IP的模塊化設(shè)計可縮短
2019-07-29 08:33:45

#FPGA點撥 生成FIFO的IP

fpgaIP
電子技術(shù)那些事兒發(fā)布于 2022-10-12 21:52:56

#FPGA點撥 如何驗證帶有IP的代碼

fpgaIP代碼
電子技術(shù)那些事兒發(fā)布于 2022-10-12 21:53:35

#硬聲創(chuàng)作季 #FPGA FPGA2-10 FPGA常用IP-鎖相環(huán)等-1

fpgaFPGIP
水管工發(fā)布于 2022-10-29 19:23:58

#硬聲創(chuàng)作季 #FPGA FPGA2-10 FPGA常用IP-鎖相環(huán)等-2

fpgaFPGIP
水管工發(fā)布于 2022-10-29 19:24:17

基于MC8051 IP核和FPGA的頻率計設(shè)計

文中在FPGA芯片中嵌入MC8051 IP Core,作為控制核心,利用Verilog HDL語言進(jìn)行編程,設(shè)計了以MC8051 IPCore為核心的控制模塊、計數(shù)模塊、鎖存模塊和LCD顯示模塊等模塊電路,采用等精度測量法
2012-12-24 09:51:452011

基于FPGA8051單片機(jī)IP核的多功能頻率計的設(shè)計與實現(xiàn)

文中在FPGA芯片中嵌入MC8051 IP Core,作為控制核心,利用Verilog HDL語言進(jìn)行編程,設(shè)計了以MC8051 IPCore為核心的控制模塊、計數(shù)模塊、鎖存模塊和LCD顯示模塊等模塊電路,采用等精度測量法
2013-01-07 11:17:314566

基于OC8051IP核的仿真調(diào)試方案在FPGA中實現(xiàn)下載測試

OpenCores網(wǎng)站提供的OC8051 IP核與8051的系統(tǒng)結(jié)構(gòu)相同,如圖1所示。該IP核兼容所有8051指令系統(tǒng),內(nèi)部資源包括:8位CPU,尋址能力達(dá)2×64K;4 KB的ROM和128字節(jié)
2020-09-28 23:35:521353

已全部加載完成