0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

TMS320VC5502 定點數字信號處理器

數據:

描述

TMS320VC5502(5502)定點數字信號處理器(DSP)基于TMS320C55x™DSP生成CPU處理器內核。 C55x™DSP架構通過增加并行性和全面關注降低功耗來實現高性能和低功耗。 CPU支持內部總線結構,該結構由一個程序總線,三個數據讀總線,兩個數據寫總線以及專用于外設和DMA活動的附加總線組成。這些總線能夠在一個周期內執(zhí)行最多三次數據讀取和兩次數據寫入。并行,DMA控制器可以獨立于CPU活動執(zhí)行數據傳輸。

C55x™CPU提供兩個乘法累加(MAC)單元,每個單元能夠進行17位×17位乘法運算。單循環(huán)。額外的16位ALU支持中央40位算術/邏輯單元(ALU)。 ALU的使用受指令集控制,提供優(yōu)化并行活動和功耗的能力。這些資源在C55x CPU的地址單元(AU)和數據單元(DU)中進行管理。

C55x DSP代支持可變字節(jié)寬度指令集,以提高代碼密度。指令單元(IU)從內部或外部存儲器執(zhí)行32位程序提取,并為程序單元(PU)排隊指令。程序單元解碼指令,將任務指向AU和DU資源,并管理完全受保護的管道。預測分支功能可避免執(zhí)行條件指令時的管道沖洗。

5502外設集包括一個外部存儲器接口(EMIF),可以無縫訪問異步存儲器,如EPROM和SRAM,以及高速,高密度存儲器,如同步DRAM和同步突發(fā)RAM。其他外設包括UART,看門狗定時器和I-Cache。三個全雙工多通道緩沖串行端口(McBSP)為各種行業(yè)標準串行設備提供無縫接口,并提供多達128個獨立通道的多通道通信。主機端口接口(HPI)是一個8/16位并行接口,用于為5502上的32K字內部存儲器提供主處理器訪問.HPI可配置為多路復用或非多路復用模式,以提供無膠與各種主機處理器的接口。 DMA控制器為六個獨立的通道上下文提供數據移動,無需CPU干預。還包括兩個通用定時器,八個專用通用I /O(GPIO)引腳和模擬鎖相環(huán)(APLL)時鐘生成。

5502得到業(yè)界獎項的支持 - 贏得eXpress DSP™,Code Composer Studio™集成開發(fā)環(huán)境(IDE),DSP /BIOS™,德州儀器。算法標準,以及業(yè)界最大的第三方網絡。 Code Composer Studio™IDE具有代碼生成工具,包括C編譯器,Visual Linker,模擬器,RTDX™,XDS510™仿真設備驅動程序和評估模塊。 C55x™DSP庫還支持5502,它具有50多個基礎軟件內核(FIR濾波器,IIR濾波器,FFT和各種數學函數)以及芯片和電路板支持庫。

特性

  • 高性能,低功耗,定點TMS320C55x™數字信號處理器(DSP)
    • 3.33- /5 -ns指令周期時間
    • 300- /200-MHz時鐘速率
    • 16K字節(jié)指令高速緩存(I-Cache)
    • 執(zhí)行每個/兩個指令循環(huán)
    • 雙乘法器[每秒累計高達6億次(MMACS)]
    • 兩個算術/邏輯單元(ALU)
    • 一個程序總線,三個內部數據/操作數讀總線和兩個內部數據/操作數寫總線
  • 指令高速緩存(16K字節(jié))
  • 32K x 16位開芯片RAM由八塊4K×16位雙存取RAM(DARAM)(64K字節(jié))組成
  • 16K×16位單等待狀態(tài)片上ROM(32K字節(jié)) )
  • 8M×16位最大可尋址外部存儲空間
  • 32位外部并行總線存儲器,支持具有通用輸入/輸出(GPIO)功能的外部存儲器接口(EMIF)和Glueless接口:
    • 異步靜態(tài)RAM(SRAM)
    • 異步EPROM
    • 同步DRAM(SDRAM)
    • 同步突發(fā)RAM(SBRAM)
  • 仿真/調試跟蹤功能可保存最后16個程序計數器(PC)不連續(xù)性和最近32個PC值
  • 六個器件功能域的可編程低功耗控制
  • 片上外設
    • 六通道直接存儲器存取(DMA)控制器
    • 三個多通道緩沖串行端口(McBSP)
    • 可編程模擬相位-Locked Loop(APLL)時鐘發(fā)生器
    • 通用I /O(GPIO)引腳和專用輸出引腳(XF)
    • 8位/16位并行主機 - 端口接口(HPI)
    • 四個定時器
      • 兩個64位通用定時器
      • 64位可編程看門狗定時器
      • 64-位DSP /BIOS™計數器
    • 內部集成電路(I 2 C)接口
    • 通用異步接收器/發(fā)送器(UART)
  • On-Chi p基于掃描的仿真邏輯
  • IEEE Std 1149.1 (1)(JTAG)邊界掃描邏輯
  • 包:
    • 176-Terminal LQFP(薄型四方扁平封裝)(PGF后綴)
    • 201端子MicroStar BGA™(球柵陣列)(GZZ和ZZZ后綴)
  • 3.3-VI /O電源電壓
  • 1.26-V內核電源電壓

(1) IEEE標準1149.1-1990標準測試訪問端口和邊界掃描架構。

注意:本文檔旨在與 TMS320C55x DSP CPU參考指南(文獻編號SPRU371)一起使用。

TMS320C55x,DSP /BIOS,MicroStar BGA,C55x,eXpressDSP,Code Composer Studio,RTDX,XDS510,TMS320C54x,C54x,TMS320,TMS320C5000是德州儀器公司的商標。
I2C總線是Koninklijke Philips Electronics N.V.的商標。
所有商標均為其各自所有者的財產。

參數 與其它產品相比 C55x DSP

 
DSP
DSP MHz (Max)
DRAM
Other Hardware Acceleration
USB
SPI
I2C
UART (SCI)
Operating Temperature Range (C)
Applications
Operating Systems
McBSP
HPI
TMS320VC5502
1 C55x    
200
300    
SDRAM    
N/A    
0    
0    
1    
1    
-40 to 85    
Audio
Automotive
Communications and Telecom
Consumer Electronics
Industrial    
DSP/BIOS
VLX    
3    
1 16-bit HPI    

方框圖 (2)


技術文檔

數據手冊(1)
元器件購買 TMS320VC5502 相關庫存