0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

SN65LVDS84AQ-Q1 SN75LVDS84A-Q1, SN65LVDS84AQ-Q1

數(shù)據(jù):

描述

SN65LVDS84AQ FlatLink ??發(fā)送器包含三個7位并行負載串行移位寄存器,以及一個集成電路中的四個低壓差分信號(LVDS)線路驅(qū)動器。這些功能允許21位單端LVTTL數(shù)據(jù)通過3對平衡線導(dǎo)體同步傳輸,以便由兼容接收器(如SN75LVDS82或SN75LVDS86 /86A)接收。

發(fā)送時,數(shù)據(jù)位D0 ?? D20每個都在下降沿加載到SN65LVDS84AQ的寄存器中。內(nèi)部PLL被頻率鎖定到CLKIN,然后用于在7位片中卸載數(shù)據(jù)寄存器。然后將三個串行流和鎖相時鐘(CLKOUT)輸出到LVDS輸出驅(qū)動器。 CLKOUT的頻率與輸入時鐘CLKIN相同。

SN65LVDS84AQ無需外部元件,幾乎不需要控制。數(shù)據(jù)總線在發(fā)送器的輸入端和接收器的輸出端看起來相同,數(shù)據(jù)傳輸對用戶是透明的。唯一的用戶干預(yù)是可以使用關(guān)閉/清除( SHTDN )低電平有效輸入來禁止時鐘并關(guān)閉LVDS輸出驅(qū)動器以降低功耗消費。該信號的低電平將所有內(nèi)部寄存器清零至低電平。

SN65LVDS84AQ的特點是可在40°C至125°C的整個汽車溫度范圍內(nèi)工作。

特性

  • 21:3數(shù)據(jù)通道壓縮,最高可達196 Mbytes /s吞吐量
  • 適用于SVGA,XGA或SXGA從控制器到具有極低EMI的顯示器的數(shù)據(jù)傳輸
  • 21個數(shù)據(jù)通道加時鐘,低壓TTL輸入和3個數(shù)據(jù)通道以及時鐘輸出低壓差分信號(LVDS)輸出
  • 采用3.3 V單電源和89 mW(典型值)工作
  • 采用20-mil端子間距的薄收縮小外形封裝(TSSOP)封裝
  • 消耗小于0.54 mW禁用時
  • 寬鎖相輸入頻率范圍:31 MHz至75 MHz
  • PLL無需外部元件
  • 輸出滿足或超過要求ANSI EIA /TIA-644標準
  • 在50 kHz調(diào)制頻率下3%中心擴展的SSC跟蹤能力
  • 改進了SN75LVDS84和NSC DS90CF363A 3-V器件的替換
  • 符合汽車應(yīng)用資格

參數(shù) 與其它產(chǎn)品相比?SerDes/信道鏈路

?
Protocols
Function
Parallel Bus Width (bits)
Compression Ratio
ESD (kV)
Input Compatibility
Output Compatibility
Supply Voltage(s) (V)
Data Throughput (Mbps)
Rating
Operating Temperature Range (C)
Package Group
Package Size: mm2:W x L (PKG)
Pin/Package
SN65LVDS84AQ-Q1
Channel-Link I ? ?
Serializer ? ?
21 ? ?
21 to 3 ? ?
6 ? ?
LVTTL ? ?
LVDS ? ?
3.3 ? ?
1568 ? ?
Automotive ? ?
-40 to 125 ? ?
TSSOP ? ?
48TSSOP: 101 mm2: 8.1 x 12.5(TSSOP) ? ?
48TSSOP ? ?

技術(shù)文檔

數(shù)據(jù)手冊(1)
元器件購買 SN65LVDS84AQ-Q1 相關(guān)庫存