0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

MC100EP196B 具有FTUNE的3.3 V ECL可編程延遲芯片

數(shù)據(jù):

MC100EP196B是一款可編程延遲芯片(PDC),主要用于時鐘偏移校正和時序調(diào)整。它提供差分NECL / PECL輸入轉(zhuǎn)換的可變延遲。它具有與EP195類似的架構(gòu),并具有使用FTUNE引腳進一步調(diào)節(jié)延遲的附加功能。 FTUNE輸入采用VCC至VEE的模擬電壓,將輸出延遲從0 ps微調(diào)至60 ps。延遲部分包括一個可編程的門和多路復(fù)用器矩陣,如邏輯圖所示,圖2. EP196B的延遲增量具有大約10 ps的數(shù)字可選分辨率和高達10.4 ns的凈范圍。所需的延遲由10個數(shù)據(jù)選擇輸入D(9:0)值選擇,并由LEN(引腳10)控制。 LEN上的低電平允許透明LOAD模式的實時延遲值為D(9:0)。 LEN上的低電平到高電平轉(zhuǎn)換將使LOCK和HOLD電流值對D(10:0)中的任何后續(xù)更改產(chǎn)生。與D0(LSB)到D9(MSB)相關(guān)的變化抽頭數(shù)的近似延遲值如表6和圖3所示。
特性
  • 最大輸入時鐘頻率> 1.2 GHz典型
  • 可編程范圍:0 ns至10 ns
  • 延遲范圍:2.2 ns至12.4 ns
  • 10 ps增量
  • 線性度最高40 ps
  • PECL模式工作范圍:VCC = 3.0 V至3.6 V,VEE = 0 V
  • NECL模式工作范圍:VCC = 0 V,VEE = 3.0 V至3.6 V
  • IN / INb輸入接受LVPECL,LVNECL,LVDS電平
  • 邏輯高電平ENb引腳會強制Q為邏輯低
  • D10:0可以選擇LVPECL,LVCMOS或LVTTL輸入put Levels
  • VBB輸出參考電壓
應(yīng)用
  • 自動測試設(shè)備(ATE)

電路圖、引腳圖和封裝圖




技術(shù)文檔

數(shù)據(jù)手冊(1) 相關(guān)資料(16)
元器件購買 MC100EP196B 相關(guān)庫存