電子發(fā)燒友App

硬聲App

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

電子發(fā)燒友網(wǎng)>可編程邏輯>Microchip的PolarFire SoC FPGA在貿(mào)澤開售 率先采用RISC-V處理器性能大幅提升

Microchip的PolarFire SoC FPGA在貿(mào)澤開售 率先采用RISC-V處理器性能大幅提升

收藏

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴

評論

查看更多

相關(guān)推薦

Microchip公布基于RISC-V的低功耗PolarFire? SoC FPGA產(chǎn)品系列的詳細信息,并啟動早期使用計劃

Microchip Technology Inc.(美國微芯科技公司)啟動了PolarFire?片上系統(tǒng)(SoC)現(xiàn)場可編程門陣列(FPGA)早期使用計劃(EAP)。
2019-12-11 16:55:151157

Microchip 宣布業(yè)界首款基于RISC-V的片上系統(tǒng)(SoCFPGA開始量產(chǎn)

業(yè)界首款支持免專利費RISC-V開放式指令集架構(gòu)(ISA)的SoC現(xiàn)場可編程門陣列(FPGA)近日開始量產(chǎn),迎來嵌入式處理器發(fā)展歷程中的一個重要里程碑。隨著客戶繼續(xù)快速采用PolarFire
2022-06-09 16:15:252421

NASA招募Microchip,SiFive基于RISC-V開發(fā)用于自主太空任務(wù)的12核處理器SoC

美國宇航局的噴氣推進實驗室(JPL)選擇Microchip設(shè)計和制造基于SiFive的八個RISC-V X280內(nèi)核的多核高性能航天計算機(HPSC)微處理器SoC,矢量處理指令擴展分為兩個集群
2023-02-08 21:06:336552

全志科技:多個型號的處理器芯片采用RISC-V內(nèi)核

辦公等多個領(lǐng)域市場進行推廣。 ? 公開資料顯示,全志科技成立于2007年,是智能應(yīng)用處理器SoC、高性能模擬器件和無線互聯(lián)芯片設(shè)計廠商。 ? 在RISC-V方面,全志科技D1已經(jīng)被業(yè)界熟知。該公司于2021年4月15日正式發(fā)布該公司首顆RISC-V應(yīng)用處理器,
2022-08-09 08:16:003051

4款玄鐵RISC-V芯片亮相

RISC-V處理器設(shè)計研發(fā)的芯片。這些芯片覆蓋高性能、低功耗等不同需求,可廣泛應(yīng)用于智能語音、AI視覺、工業(yè)控制、車聯(lián)網(wǎng)等領(lǐng)域。博流智能 | 多模無線連接智能語音SoC芯片BL606P:基于玄鐵
2022-03-08 08:16:29

FPGA 中已經(jīng)燒進去了基于RISC-V 處理器(開源CPU),怎么才能把編譯好嗯.elf文件加載到FPGA 中執(zhí)行

FPGA 中已經(jīng)燒進去了基于RISC-V 處理器(開源CPU),怎么才能把編譯好de.elf文件加載到FPGA 中執(zhí)行,請各位大神幫我解答一下,感激不盡!
2017-06-21 19:30:45

Microchip FPGA 和基于 SoCRISC-V 生態(tài)系統(tǒng)簡介

多個 CPU 時,可能是高可靠性或高性能應(yīng)用中,PolarFire SoC FPGA 提供五個強化的 RISC-V 內(nèi)核。這種支持 Linux 的 SoC 具有跨內(nèi)核的一致內(nèi)存子系統(tǒng)和可配置的分支
2021-09-07 17:59:56

Microchip發(fā)布業(yè)界首款基于 RISC-V 指令集架構(gòu)的 SoC FPGA 開發(fā)工具包

支持 PolarFire SoC FPGA:來自 SiFive 的 RISC-V 處理器復(fù)合體和來自 UltraSoC 的嵌入式跟蹤宏單元來自 Adacore、Green Hills Software
2020-09-25 11:39:42

RISC-V ISA是怎樣進行命名的

RISC-V ISA 命名規(guī)范RISC-V ISA 采用模塊化的方式進行組織,每一個模塊使用一個英文字母表示,其命名格式可以參考如下:RV[字寬][指令集模塊]RV:RISC-V字寬(處理器寄存
2021-12-09 06:31:44

RISC-V 基礎(chǔ)學(xué)習(xí):RISC-V 基礎(chǔ)介紹

縮寫 [###] 用于標識處理器位寬,取值[32, 64,128],也就是處理器的寄存位寬 [abc...xyz] 標識該處理器支持的指令模塊集合 比如:RV64IMAC, 表示64 位 RISC-V
2024-03-12 10:25:21

RISC-V 生態(tài)架構(gòu)淺析

) ** 和中天微合作,以中天微RISC-V CPU處理器為基礎(chǔ)平臺,松果電子提供極具市場競爭力的SoC智能硬件產(chǎn)品,共同促進和加速RISC-V國內(nèi)的商業(yè)化進程。松果電子考量了中天微現(xiàn)有嵌入式CPU
2020-06-22 16:51:57

RISC-V 的未來中國嗎

2023 年 RISC-V 中國峰會上,倪光南院士表示,“RISC-V 的未來中國,而中國半導(dǎo)體芯片產(chǎn)業(yè)也需要 RISC-V,開源的 RISC-V 已成為中國業(yè)界最受歡迎的芯片架構(gòu)”。大家怎么看呢?
2023-08-26 14:16:43

RISC-V快速發(fā)展的處理器生態(tài)系統(tǒng)中找到立足點

但是開源處理器架構(gòu)需要從軟件開發(fā)社區(qū)獲得更多支持,然后才能在數(shù)據(jù)中心與x86和ARM架構(gòu)競爭:巴塞羅那RISC-V峰會的總結(jié)。 Developers have grown up hearing ARM
2023-08-11 18:20:57

RISC-V處理器對應(yīng)什么開發(fā)環(huán)境?

RISC-V處理器是開源的,那開發(fā)環(huán)境需要廠商自己開發(fā)還是沿用傳統(tǒng)的開發(fā)環(huán)境呢?比如keil
2024-01-13 19:18:35

RISC-V你了解多少?

精簡指令集計算機。RISC-V是基于RISC原理建立的免費開放指令集架構(gòu)(ISA),V是羅馬字母,代表第五代RISC(精簡指令集計算機),可讀作RISC-FIVE。通過開放式標準協(xié)作實現(xiàn)處理器創(chuàng)新的新時代
2020-08-13 15:13:41

RISC-V和開源處理器之間是什么關(guān)系?

RISC-V和開源處理器之間是什么關(guān)系?
2023-03-09 10:06:52

RISC-V基礎(chǔ)知識:模塊化開放式的ISA CISC和RISC代碼區(qū)別

芯片的公司。他們的芯片范圍從低端微控制一直到高性能SoC。圖 3. RISC-V框圖的一個例子,即P550高性能應(yīng)用處理器然而,實際的RISC-V項目并不局限于集成電路。許多領(lǐng)域,如編譯、模擬
2022-12-23 17:51:49

RISC-V應(yīng)用領(lǐng)域的拓展

為自動駕駛汽車等應(yīng)用開發(fā)新的RISC-V芯片設(shè)計;GreenWaves推出了基于RISC-V的低功率AI物聯(lián)網(wǎng)(IoT)應(yīng)用處理器;晶晨半導(dǎo)體推出具有RISC-V安全內(nèi)核的SoC芯片;華米發(fā)布了用于生物識別
2021-06-18 20:57:35

RISC-V開源處理器核介紹

本期文章目錄一個小型RISC-V開源處理器核介紹!#SOC#FPGA#RISC-V點擊閱讀數(shù)字積木從零開始寫RISC-V處理器(超詳細)#RISC-V點擊閱讀數(shù)字積木為什么說模擬工程...
2021-07-23 09:42:00

RISC-V強勢崛起為芯片架構(gòu)第三極

經(jīng)營報》記者。 “作為開源開放的指令架構(gòu),RISC-V對CPU、芯片行業(yè)有著深遠的意義?!逼筋^哥玄鐵RISC-V軟件研發(fā)負責人李春強表示,短短10余年間,RISC-V處理器的產(chǎn)業(yè)應(yīng)用達到100億顆
2023-08-30 13:53:47

RISC-V是什么?如何去設(shè)計RISC-V處理器?

RISC-V是什么?有哪些特點?如何去設(shè)計RISC-V處理器?
2021-06-18 09:24:03

RISC-V最重要的意義所在

。值得一提的是,Per Lab,還開發(fā)了用于設(shè)計許多RISC-V處理器的硬件構(gòu)造語言。RISC-V指令集被發(fā)明了以后,包括DARPA資助的研究項目計劃在內(nèi)的眾多項目開始使用這個指令集。而在RISC-V
2020-06-22 16:55:03

RISC-V有哪些特點

芯片,應(yīng)用于5G、人工智能以及自動駕駛等領(lǐng)域。性能方面,玄鐵910支持16核,主頻達到2.5GHz,比目前業(yè)界最好的RISC-V處理器性能高40%以上。  RISC-V目前的問題  依靠開源和免費
2020-08-25 11:17:39

RISC-V架構(gòu)

及核心公司發(fā)展動態(tài),近幾年聯(lián)盟不斷發(fā)展壯大,國內(nèi)的科研機構(gòu)及公司參與積極度高,底層國際標準制定上掌握一定話語權(quán)。從產(chǎn)業(yè)鏈角度,RISC-VCPUIP核是行業(yè)內(nèi)研發(fā)熱點,多家公司64位以上高性能處理器
2023-04-03 15:29:09

RISC-V生態(tài)逐漸成型,華秋助推嘉楠旗下首款基于Linux的Risc-V內(nèi)核高精度AI 處理器

Risc-V內(nèi)核高精度AI 處理器。K510-CORE是核心模組,板載一顆K510芯片,CPU采用雙核64bit RISC-V架構(gòu),K510搭載自主研發(fā)的第二代神經(jīng)網(wǎng)絡(luò)處理器KPU2.0,采用獨創(chuàng)計算
2022-11-18 14:15:24

RISC-V生態(tài)逐漸成型,嘉楠旗下首款基于Linux的Risc-V內(nèi)核高精度AI 處理器了解下

64bit RISC-V架構(gòu),K510搭載自主研發(fā)的第二代神經(jīng)網(wǎng)絡(luò)處理器KPU2.0,采用獨創(chuàng)計算數(shù)據(jù)流技術(shù),算力較上一代提升3倍同時降低功耗。板載內(nèi)存為512MB LPDDR3@1600MHz。支持兩路
2022-11-18 15:10:22

RISC-V的前景預(yù)言

應(yīng)用,通過RISC-V處理器內(nèi)核中添加定制指令可以使算法相對有限的處理資源中得到充分執(zhí)行。而可定制的領(lǐng)域?qū)S眉軜?gòu)能夠使處理器更適合AI算法和軟件工作負載。微處理器內(nèi)核對性能的影響處理器內(nèi)核架構(gòu)
2023-04-05 12:16:42

RISC-V的特色,大飽眼福?。?!

RISC-V架構(gòu)秉承簡單的設(shè)計哲學(xué)。體現(xiàn)為:處理器領(lǐng)域,主流的架構(gòu)為x86與ARM架構(gòu)。x86與ARM架構(gòu)的發(fā)展的過程也伴隨了現(xiàn)代處理器架構(gòu)技術(shù)的不斷發(fā)展成熟,但作為商用的架構(gòu),為了能夠保持架構(gòu)的向后兼容性
2021-06-18 19:41:21

RISC-V簡介

RISC-V簡介??RISC-V 是一個自由和開放的 ISA(開源指令集架構(gòu)),通過開放的標準協(xié)作實現(xiàn)處理器創(chuàng)新的新時代。RISC-V ISA架構(gòu)上提供了一個新的自由、可擴展的軟件和硬件自由級別
2023-02-27 19:56:30

RISC-V系列處理器的相關(guān)資料推薦

10 月 19 日,2021 云棲大會上,平頭哥開源了玄鐵RISC-V系列處理器,并開放了工具及系統(tǒng)軟件。這次的開源對國內(nèi)的RISC-V生態(tài)圈具有非常重要的意義。關(guān)注了一下這次開源發(fā)布的東...
2022-02-28 08:15:04

RISC-V芯片架構(gòu)發(fā)展的關(guān)鍵問答

: 沒錯。RISC-V處理器的商業(yè)實現(xiàn)以一種與Arm模式有些相似的商業(yè)模式提供。Silicon Labs和Arm是長期合作伙伴,我們自己的所有32位產(chǎn)品中都使用了Arm的M系列內(nèi)核作為主處理器
2020-08-02 11:58:14

RISC-V,正在擺脫低端

端微處理器逐漸探入高性能計算領(lǐng)域,僅以幾家國內(nèi)廠商和機構(gòu)為例: 平頭哥半導(dǎo)體2019年率先推出最高主頻達2.5GHz的玄鐵C910,突破了業(yè)界對RISC-V性能想象。截至目前,平頭哥的RISC-V
2023-05-30 14:11:59

risc-v怎么讀

出色的性能,迅速占據(jù)了UNIX工作站的市場?! ∫粫r間,RISC旋風刮遍整個計算機行業(yè),被認為是以后CPU的主流架構(gòu)?! UN公司也就“得隴望蜀”,打算把Sparc處理器的市場擴大到PC領(lǐng)域?! ∫环矫?/div>
2023-03-30 16:34:57

risc-v是什么意思

,便可以生成當前硬件條件下的最佳代碼?! ?b class="flag-6" style="color: red">RISC-V誕生的背景  ISA霸權(quán)  微處理器的開放指令集有望重塑計算,并引入新的、更強大的功能?! ‖F(xiàn)代計算機依靠許多元件來提供高速和高性能,但是很少
2023-03-30 16:40:41

ARM處理器設(shè)計RISC介紹(下)

時的實現(xiàn)工藝。容易實現(xiàn)高性能RISC體系結(jié)構(gòu)的簡單性、有效性很容易設(shè)計出低成本、高性能處理器。RISC技術(shù)的歷史貢獻計算機設(shè)計技術(shù)的發(fā)展變化中,20世紀60年代初引入的虛擬存儲、Cache和流水線
2022-04-24 10:02:29

ARM與RISC-V架構(gòu)的區(qū)別是什么?

自己特色,根據(jù)不同用途有不同型號的處理器架構(gòu)。 關(guān)于RISC-V RISC:Reduced Instruction Set Computer,即精簡指令集計算機。 RISC-V是基于RISC原理建立
2021-04-25 09:13:19

MIPS Technologies不再設(shè)計MIPS處理器。相反,它加入了RISC-V陣營

一起合著了關(guān)于CPU設(shè)計的開創(chuàng)性教科書。軒尼詩的MIPS(無互鎖流水線階段的微處理器RISC-V之前領(lǐng)先了大約二十年,但兩者基本概念和理念上極為相似。 RISC-V和MIPS都是簡單,干凈
2021-03-09 19:30:07

Occamy RISC-V 前景如何

位 FPU,以及兩顆來自美光的 16GB HBM2e 內(nèi)存。處理器的內(nèi)核通過中介層實現(xiàn)互連,雙塊 CPU 可提供 0.75 FP64 TFLOPS 的性能和 6 FP8 TFLOPS 算力。那么Occamy RISC-V 前景如何呢?
2023-05-13 08:44:36

RT-Thread Studio(對芯來科技RISC-V處理器內(nèi)核開發(fā)的全面支持

處理器指令集,是構(gòu)建芯片生態(tài)和發(fā)展芯片技術(shù)的核心部分,其重要性不言而喻。在此背景下,RISC-V有望成為新的選擇。盡管具有通用、開放與免費的先期優(yōu)勢,但相比已經(jīng)成熟的Arm和Intel x86,國內(nèi)
2020-11-14 09:26:41

Renesas支持RISC-V架構(gòu)的具體MCU型號是哪個呢?

瑞薩電子推出圍繞64位RISC-V CPU內(nèi)核構(gòu)建的RZ/5個通用微處理器單元(MPU),具體的型號是多少?性能怎么樣?
2024-01-11 13:03:31

openEuler RISC-V 23.03 創(chuàng)新版本亮相:全面提升硬件兼容性和桌面體驗

VisionFive 2 和算能 SG2042 兩款設(shè)備。支持 SG2042openEuler RISC-V 23.03 創(chuàng)新版本成功接入 RISC-V 64 cores 高性能處理器 SG2042(EVB
2023-04-15 13:55:40

?GPU,RISC-V的長痛

具備與多種處理器架構(gòu)協(xié)同工作的潛質(zhì),其B系列更是可以達到最高6TFLOPS的算力,對于視覺計算優(yōu)異但3D圖形處理仍然偏科的RISC-V來說,可以說是一個很好的輔助,尤其是對于圖形性能有一定要求的消費類
2022-03-24 15:53:12

RISC-V專題】昉·星光 2(VisionFive 2)RISC-V單板計算機免費試用

VisionFive 2是全球首款集成3D GPU的高性能量產(chǎn)RISC-V 單板計算機 。與上一代相比,VisionFive 2全面升級,處理器工作頻率、多媒體處理能力、可擴展性等方面都有顯著提升
2023-05-16 11:26:35

【年度技術(shù)專場】RISC-V項目分享會

:20230112-RuyiSDK-Introduction.pdf議題二賽昉科技高性能RISC-V單板計算機—VisionFive 2操作指南昉·星光 2是目前性能最高的量產(chǎn)RISC-V單板計算機,采用賽昉科技自研的高性能RISC-V SoC
2023-01-06 14:27:42

【昉·星光 2 高性能RISC-V單板計算機體驗】使用之一:星光 2開箱之硬件分析

可達1.2GHz),昉·星光 2全面升級,搭載四核64位RV64GC ISA的芯片平臺(驚鴻7110 RISC-V 四核64位RV64GC ISA SoC搭載2MB L2緩存和協(xié)處理器,工作頻率最高可達
2023-07-28 15:02:34

兩大架構(gòu)RISC-V 和 ARM 的各種關(guān)系

,然后返回到內(nèi)存中。RISC-V 和 ARM 都支持 32 位或 64 位指令集。 二、RISC-V 和 ARM 的區(qū)別 盡管 RISC-V 和 ARM 處理器技術(shù)的功能相似,但也有顯著區(qū)別。 1.
2023-06-21 20:31:32

為什么選擇RISC-V?

的軟件將永遠在所有類似的RISC-V內(nèi)核上運行。凍結(jié)的ISA為軟件經(jīng)理保留其軟件投資提供了堅實的基礎(chǔ)。因為RISC-V ISA是開放的,所以這意味著硬件工程師處理器實施方面具有更大的靈活性。借助這種
2020-07-27 17:38:30

什么是RISC-V

siFive搞RISC-V 賽昉搞RISC-V 香山搞RISC-V 到底什么是RISC-V? 先不問有什么用,RISC-V目前的能力來說,工業(yè)有沒有可能?
2024-02-02 10:41:21

什么是RISC-V? RISC-V指令具有哪些特點應(yīng)用?

什么是RISC-V?RISC-V指令具有哪些特點應(yīng)用?自己怎么才能設(shè)計出設(shè)計一套指令集?
2021-10-14 09:05:03

從零開始寫RISC-V處理器之一 二 前言 緒論

CPU設(shè)計領(lǐng)域里的門外漢,再加上很少業(yè)余時間,為此一度猶豫不決。但是直覺告訴我已近不能再等了,我決定開始自學(xué)verilog和FPGA,用簡單易懂的方式寫一個RISC-V處理器并且把它開源出來,提高自身
2022-08-22 18:25:55

從零開始寫RISC-V處理器之六 寫在最后

來源:liangkangnan的博客更新于 2021-01-31tinyriscv 一個從零開始寫的極簡易懂的RISC-V處理器核從零開始寫RISC-V處理器之一 前言從零開始寫RISC-V處理器
2022-08-23 15:05:44

優(yōu)化的關(guān)鍵,RISC-V中的性能監(jiān)控

完成部分任務(wù),比如Esperanto就為自己的ET-SoC-1千核RISC-V處理器加入了商業(yè)級的芯片除錯與性能監(jiān)控能力,但RISC-V規(guī)范本身缺少這些支持,這也就不利于當下RISC-V的開源生態(tài)。完整
2021-12-27 08:00:00

關(guān)于RISC-V和開源處理器的一些解讀

RISC-V的軟件生態(tài)快速推出市場。研發(fā)新的開源處理器項目,設(shè)定開源主線,獲得更多技術(shù)和生態(tài)上的優(yōu)勢,對提升國內(nèi)RISC-V各企業(yè)國際RISC-V產(chǎn)業(yè)界的話語權(quán)和主導(dǎo)權(quán),至關(guān)重要[6]。五、引用及參考材料[1] RISC-V董事長攤牌了: RISC-V不是開源處理器;
2020-06-22 16:47:55

分析RISC-V架構(gòu)的不同之處

0 RISC-V和其他開放架構(gòu)有何不同如果僅從“免費”或“開放”這兩點來評判,RISC-V架構(gòu)并不是第一個做到免費或開放的處理器架構(gòu)。開始之前,我們先通過論述幾個具有代表性的開放架構(gòu),來分析
2021-07-26 06:58:42

基于 RISC-V 的微控制入門指南

基于 RISC-V 處理器的開發(fā)板。LoFive FE310 開發(fā)板GroupGets LLC 的 LoFive-R1 開發(fā)板正是其中之一(圖 1)。首先,LoFive R1 包含的 RISC-V
2020-08-21 18:35:32

如何使用J-Link和Embedded Studio讀寫RISC-V處理器的CSR?

在對RISC-V處理器進行調(diào)試時,就很方便了。不論是標準的CSR,還是廠商自定義的CSR,只需要給出它的地址即可實現(xiàn)讀或?qū)懖僮?。在此之前只能通過IDE的調(diào)試系統(tǒng)查看標準的CSR,而自定義CSR則無法
2022-08-25 15:51:38

如何在RISC-V處理器上使用FreeRTOS?

RISC-V指令集體系結(jié)構(gòu)(ISA)易于擴展,并且沒有指定關(guān)于特定RISC-V微控制或片上系統(tǒng)(SoC)實現(xiàn)的所有內(nèi)容。因此,F(xiàn)reeRTOS RISC-V移植也是可擴展的-它提供了一個處理所有
2019-11-29 15:54:41

學(xué)習(xí)RISC-V入門 基于RISC-V架構(gòu)的開源處理器SoC研究

,并涌現(xiàn)了眾多開源處理器SoC采用RISC-V架構(gòu),這些處理器既有標量處理器,也有超標量處理器,既有單核處理器,也有多核處理器,本文接下來將簡單介紹RISC-V架構(gòu)的基本設(shè)計,隨后將詳細描述目前采用
2020-07-27 18:09:27

對于RISC-V,我們對它有些誤解?

Lietar指出:“相比手機、PC以及一些高性能處理器,應(yīng)用于傳感設(shè)備的微控制對生態(tài)的依賴性沒有那么高。從GreenWaves的角度看,我們的基于RISC-V的32位微控制面向的主要是來自物聯(lián)網(wǎng)
2020-08-02 12:01:03

開發(fā)出商用的RISC-V處理器還需要哪些開發(fā)工具和環(huán)境?

開發(fā)出商用的RISC-V處理器還需要哪些開發(fā)工具和環(huán)境? 處理器是軟硬件的交匯點,所以必須有完善的編譯、開發(fā)工具和軟件開發(fā)環(huán)境(IDE),處理器內(nèi)核才能夠被用戶順利使用起來。目前RISC-V具有
2023-11-18 06:05:15

開源高性能RISC-V處理器“香山”面世背后披露,為何舍棄Verilog使用Chisel

2021年 首屆RISC-V中***會上,中科院大學(xué)教授、中科院計算所研究員包云崗公布了國產(chǎn)開源高性能RISC-V處理器——“香山”。香山處理器的目標是通過持續(xù)優(yōu)化達到A76的水平。以下是 原文
2022-04-07 14:58:31

我了解的RISC-V

使用,同時也容許企業(yè)添加自有指令集拓展而不必開放共享以實現(xiàn)差異化發(fā)展。 架構(gòu)簡單 RISC-V架構(gòu)秉承簡單的設(shè)計哲學(xué)。體現(xiàn)為: 處理器領(lǐng)域,主流的架構(gòu)為x86與ARM架構(gòu)。x86與ARM架構(gòu)的發(fā)展的過程
2023-03-19 10:52:16

搭載RISC-V芯片的手機,或?qū)⒂诿髂暾酵瞥?/a>

求助,ULP RISC-V協(xié)處理器周期性喚醒的BUG怎么處理?

MCU程序中不使能 esp_sleep_enable_ulp_wakeup() 函數(shù),那么當ULP喚醒周期到的時候,喚醒的就只有ULP RISC-V 協(xié)處理器,可是這樣的話,ULP RISC-V 處理
2023-02-09 06:52:26

淺談RISC-V

的譚姓學(xué)生宣稱的“技術(shù)上看,RISC-V 相比Arm架構(gòu)處理器功耗低 5-6倍、面積效率提升5倍“ 看看笑笑就好,這種PR的話就別當真了,真要當真了你該懷疑這位加州大學(xué)伯克利分校的高材生的水平
2018-09-11 17:44:01

科普RISC-V生態(tài)架構(gòu)(認識RISC-V)

) ** 和中天微合作,以中天微RISC-V CPU處理器為基礎(chǔ)平臺,松果電子提供極具市場競爭力的SoC智能硬件產(chǎn)品,共同促進和加速RISC-V國內(nèi)的商業(yè)化進程。松果電子考量了中天微現(xiàn)有嵌入式CPU
2020-08-02 11:50:33

簡單就是美——RISC-V架構(gòu)的設(shè)計哲學(xué)

或者自減的模式雖然能夠提高處理器訪問連續(xù)存儲地址區(qū)間的性能,但是也增加了設(shè)計處理器的難度。RISC-V架構(gòu)的存儲讀和存儲寫指令不支持地址自增自減的模式。RISC-V架構(gòu)采用松散存儲模型
2020-07-27 17:47:26

算能重磅發(fā)布行業(yè)首款服務(wù)RISC-V CPU算豐SG2042,助力RISC-V邁向高性能計算

和優(yōu)化以及GRUB的適配和優(yōu)化。王雷表示,智研院的工作填補RISC-V服務(wù)固件領(lǐng)域接近空白的狀態(tài)。向量化加速可以大幅提高計算性能,尤其是科學(xué)計算和數(shù)據(jù)密集型的應(yīng)用,對于RISC-V架構(gòu)的處理器
2023-03-03 16:45:47

芯來科技RISC-V處理器支持鴻蒙LiteOS-M內(nèi)核

`芯來科技為方便客戶進行基于鴻蒙生態(tài)的RISC-V軟件開發(fā),Nuclei RISC-V 32位處理器上移植并適配了鴻蒙LiteOS-M內(nèi)核。目前該內(nèi)核已可支持Nuclei Demo SoC
2021-04-08 13:59:02

設(shè)計一個risc-v芯片流程是什么?

我非常想了解如果想設(shè)計一個類似risc-v處理器,整個開發(fā)流程是怎樣的?
2023-12-09 18:39:01

請問risc-v處理器什么場景和行業(yè)應(yīng)用比較多?

如題,現(xiàn)在risc-v發(fā)展的如此迅猛,不知道這些處理器主要應(yīng)用在哪些行業(yè)比較多呢?
2023-12-09 18:37:01

請問ESP32s3 ULP RISC-V協(xié)處理器是否支持ADC的讀???

ULP RISC-V協(xié)處理器的例程中,沒有發(fā)現(xiàn)有對ADC的操作,請問RISC-V協(xié)處理器目前還不支持嗎?使用的IDF版本為4.4.2。我想在ULP模式下,通過ADC來讀取外部器件的數(shù)據(jù)。
2023-02-13 06:34:36

請問ESP32s3 ULP RISC-V協(xié)處理器是否支持ADC的讀???

ULP RISC-V協(xié)處理器的例程中,沒有發(fā)現(xiàn)有對ADC的操作,請問RISC-V協(xié)處理器目前還不支持嗎?使用的IDF版本為4.4.2。我想在ULP模式下,通過ADC來讀取外部器件的數(shù)據(jù)。
2023-03-06 06:33:44

讀《玄鐵RISC-V處理器入門與實戰(zhàn)》

。 全方位的介紹,帶領(lǐng)我們了解RISC-V性能強大,不再局限于一個跑馬燈、Hello World工程,而是開發(fā)高大上的系統(tǒng)級應(yīng)用。未來RISC-V如果能在應(yīng)用碎片化、開發(fā)效率低、軟硬件適配難等問題上不斷優(yōu)化,相信將迎來更大的發(fā)展市場空間。 *附件:玄鐵RISC-V處理器入門與實戰(zhàn).pdf
2023-09-28 11:58:35

讀書分享會 | 玄鐵RISC-V處理器入門與實戰(zhàn)電子書免費下載!

開發(fā)的一種開放、免費且可定制的指令集架構(gòu),其目標是為各種應(yīng)用提供高效、靈活的計算能力。玄鐵處理器是由平頭哥開發(fā)的一種高性能、低功耗的處理器,其基于RISC-V架構(gòu),并采用了自主研發(fā)的多核
2023-04-12 11:16:58

道生物聯(lián)基于芯來RISC-V內(nèi)核,推出無線終端SoC芯片

芯來科技助力道生物聯(lián)發(fā)布基于RISC-V內(nèi)核的TurMass?標準無線終端SoC芯片—TK8610。該芯片產(chǎn)品采用芯來科技RISC-V N200系列處理器內(nèi)核。
2022-03-22 15:00:19

阿里平頭哥宣布開源玄鐵RISC-V系列處理器

面臨應(yīng)用碎片化、開發(fā)效率低、軟硬件適配難等問題,軟硬件生態(tài)尚未成熟。玄鐵RISC-V系列處理器采用自研技術(shù),覆蓋從低功耗到高性能的各類場景,支持AliOS、FreeRTOS、RT-Thread
2021-10-20 14:09:00

青稞處理器資料分享

至中斷函數(shù)執(zhí)行,進一步減小中斷響應(yīng)延遲。 3.兩線和單線調(diào)試接口 區(qū)別于RISC-V經(jīng)典的4線JTAG調(diào)試接口,青稞處理器率先引入兩線甚至單線的DTM接口,只需兩個甚至一個I/O即可實現(xiàn)對處理器的調(diào)試
2023-10-11 10:42:49

首款基于 RISC-V 指令集架構(gòu)的 SoC FPGA 開發(fā)工具包

MicrochipPolarFire SoC FPGA Icicle工具包為業(yè)界最低功耗的 FPGA 提供廣泛的基于 RISC-V 指令集架構(gòu)的 Mi-V 生態(tài)系統(tǒng)免費和開源的 RISC-V
2021-03-09 19:48:43

香山處理器 RISC-V的典范

https://github.com/JiaoXianjun/XiangShan談到RISC-V,應(yīng)該都會想到香山處理器。其經(jīng)歷了幾代的演進,性能越來越高。采用Chisel Rocketchip框架,能夠方便的定制屬于你的RISC-V處理器。對此,你有什么看法?
2023-04-14 15:51:59

香山是什么?“香山” 高性能開源 RISC-V 處理器項目介紹

香山是什么2019 年,中國科學(xué)院支持下,由 中國科學(xué)院計算技術(shù)研究所 牽頭發(fā)起 “香山” 高性能開源 RISC-V 處理器項目,研發(fā)出目前國際上性能最高的開源高性能 RISC-V 處理器
2022-04-07 14:20:44

Microchip將啟動PolarFire片上系統(tǒng)FPGA EAP

Microchip啟動了PolarFire片上系統(tǒng)(SoC)現(xiàn)場可編程門陣列(FPGA)早期使用計劃(EAP)。
2019-12-16 15:16:21631

Microchip計劃啟動PolarFire片上系統(tǒng)FPGA

Microchip啟動了PolarFire片上系統(tǒng)(SoC)現(xiàn)場可編程門陣列(FPGA)早期使用計劃(EAP)。
2019-12-26 15:39:031100

商業(yè)級RISC-V 64位高性能處理器開源了?!

RISC-V雖然指令集開源,但從處理器IP的研發(fā)角度,整個行業(yè)屬于浪費性競爭,這也嚴重制約著目前RISC-V性能處理器從0到1的發(fā)展過程。
2021-10-19 14:06:581483

從零開始寫RISC-V處理器

RISC-V是這兩年才開始迅速發(fā)展的,因此關(guān)于RISC-V的學(xué)習(xí)參考資料目前還很少,特別是適合入門的資料,因此學(xué)習(xí)起來進度很緩慢,于是萌生了自己從零開始寫RISC-V處理器核的想法。 本人是一名FPGA小白,為了快速入門、深入掌握RISC-V,我開始了學(xué)習(xí)FPGA和verilog的"艱難&am
2022-03-17 09:46:3990

Microchip RISC-V FPGA SoC應(yīng)用方案

  由于它是一個開放標準,為 PolarFire 設(shè)備開發(fā)的代碼可以擴展和縮減 Microchip FPGA SoC 產(chǎn)品組合以及其他 RISC-V RV64GC 目標,而無需從頭開始。
2022-06-01 10:18:561217

PolarFire SoC FPGA正在書寫RISC-V歷史的新篇章

業(yè)界首款支持免專利費RISC-V開放式指令集架構(gòu)(ISA)的SoC現(xiàn)場可編程門陣列(FPGA)近日開始量產(chǎn),迎來嵌入式處理器發(fā)展歷程中的一個重要里程碑。隨著客戶繼續(xù)快速采用PolarFire SoC
2022-06-09 15:03:331606

MPFS025 PolarFire FPGA SoC解決方案

  出于這個原因,Microchip 繼續(xù)在其 PolarFire FPGA SoC 系列中進行創(chuàng)新——推出的具有 25K 邏輯元件和硬化四核 RISC-V CPU 的 MPFS025 SoC。
2022-07-10 15:42:15907

新思科技推出全新Fusion QIK加速基于RISC-V處理器SoC設(shè)計

展開新的合作,共同加速基于SiFive RISC-V處理器SoC設(shè)計和驗證?;谠摵献?,雙方客戶可采用新思科技Fusion QuickStart設(shè)計實現(xiàn)套件(QIKs),以優(yōu)化SiFive
2022-11-09 18:33:37792

MicrochipRISC-V峰會上展示基于RISC-VFPGA和空間計算解決方案

PolarFire 2 FPGA硅平臺和基于RISC-V處理器子系統(tǒng)及軟件套件路線圖。Microchip還將討論其正在為美國航空航天局和航
2022-12-09 20:20:01668

Microchip FPGA 和基于 SoCRISC-V 生態(tài)系統(tǒng)簡介

Microchip FPGA 和基于 SoCRISC-V 生態(tài)系統(tǒng)簡介
2022-12-28 09:51:191475

已全部加載完成