電子發(fā)燒友App

硬聲App

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線(xiàn)課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

電子發(fā)燒友網(wǎng)>可編程邏輯>基于FPGA設(shè)計(jì)的SDH設(shè)備時(shí)鐘設(shè)計(jì)

基于FPGA設(shè)計(jì)的SDH設(shè)備時(shí)鐘設(shè)計(jì)

收藏

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴

評(píng)論

查看更多

相關(guān)推薦

FPGA設(shè)計(jì)小Tips:如何正確使用FPGA時(shí)鐘資源

賽靈思在其FPGA中提供了豐富的時(shí)鐘資源,大多數(shù)設(shè)計(jì)人員在他們的FPGA設(shè)計(jì)中或多或少都會(huì)用到。不過(guò)對(duì)FPGA設(shè)計(jì)新手來(lái)說(shuō),什么時(shí)候用DCM、PLL、PMCD和MMCM四大類(lèi)型中的哪一種,讓他們頗為困惑。本文為您解惑......
2013-07-23 09:25:5319707

時(shí)鐘引腳進(jìn)入FPGA后在內(nèi)部傳播路徑

時(shí)鐘網(wǎng)絡(luò)反映了時(shí)鐘時(shí)鐘引腳進(jìn)入FPGA后在FPGA內(nèi)部的傳播路徑。
2019-09-10 15:12:316343

FPGA設(shè)計(jì)中解決跨時(shí)鐘域的三大方案

時(shí)鐘域處理是FPGA設(shè)計(jì)中經(jīng)常遇到的問(wèn)題,而如何處理好跨時(shí)鐘域間的數(shù)據(jù),可以說(shuō)是每個(gè)FPGA初學(xué)者的必修課。如果是還是在校的學(xué)生,跨時(shí)鐘域處理也是面試中經(jīng)常常被問(wèn)到的一個(gè)問(wèn)題。 在本篇文章中,主要
2020-11-21 11:13:013278

FPGA時(shí)鐘速率和多時(shí)鐘設(shè)計(jì)案例分析

01、如何決定FPGA中需要什么樣的時(shí)鐘速率 設(shè)計(jì)中最快的時(shí)鐘將確定 FPGA 必須能處理的時(shí)鐘速率。最快時(shí)鐘速率由設(shè)計(jì)中兩個(gè)觸發(fā)器之間一個(gè)信號(hào)的傳輸時(shí)間 P 來(lái)決定,如果 P 大于時(shí)鐘周期
2020-11-23 13:08:243565

FPGA的設(shè)計(jì)中的時(shí)鐘使能電路

時(shí)鐘使能電路是同步設(shè)計(jì)的重要基本電路,在很多設(shè)計(jì)中,雖然內(nèi)部不同模塊的處理速度不同,但是由于這些時(shí)鐘是同源的,可以將它們轉(zhuǎn)化為單一的時(shí)鐘電路處理。在FPGA的設(shè)計(jì)中,分頻時(shí)鐘和源時(shí)鐘的skew不容易
2020-11-10 13:53:414795

Xilinx 7系列FPGA時(shí)鐘資源架構(gòu)

7系列FPGA時(shí)鐘資源通過(guò)專(zhuān)用的全局和區(qū)域I/O和時(shí)鐘資源管理符合復(fù)雜和簡(jiǎn)單的時(shí)鐘要求。時(shí)鐘管理塊(CMT)提供時(shí)鐘頻率合成、減少偏移和抖動(dòng)過(guò)濾等功能。非時(shí)鐘資源,如本地布線(xiàn),不推薦用于時(shí)鐘功能。
2022-07-28 09:07:341276

FPGA時(shí)鐘設(shè)計(jì)方案

當(dāng)我剛開(kāi)始我的FPGA設(shè)計(jì)生涯時(shí),我對(duì)明顯更小、更不靈活的 FPGA(想想 XC4000XL / Clcyone3/4和 Spartan)和工具的非常簡(jiǎn)單的時(shí)鐘規(guī)則之一是盡可能只使用單個(gè)時(shí)鐘。當(dāng)然,這并不總是可能的,但即便如此,時(shí)鐘的數(shù)量仍然有限。
2022-09-30 08:49:261326

FPGA時(shí)序約束之衍生時(shí)鐘約束和時(shí)鐘分組約束

FPGA設(shè)計(jì)中,時(shí)序約束對(duì)于電路性能和可靠性非常重要。在上一篇的文章中,已經(jīng)詳細(xì)介紹了FPGA時(shí)序約束的主時(shí)鐘約束。
2023-06-12 17:29:211230

Xilinx FPGA時(shí)鐘資源概述

“全局時(shí)鐘和第二全局時(shí)鐘資源”是FPGA同步設(shè)計(jì)的一個(gè)重要概念。合理利用該資源可以改善設(shè)計(jì)的綜合和實(shí)現(xiàn)效果;如果使用不當(dāng),不但會(huì)影響設(shè)計(jì)的工作頻率和穩(wěn)定性等,甚至?xí)?dǎo)致設(shè)計(jì)的綜合、實(shí)現(xiàn)過(guò)程出錯(cuò)
2023-07-24 11:07:04655

Xilinx 7系列FPGA時(shí)鐘結(jié)構(gòu)解析

通過(guò)上一篇文章“時(shí)鐘管理技術(shù)”,我們了解Xilinx 7系列FPGA主要有全局時(shí)鐘、區(qū)域時(shí)鐘、時(shí)鐘管理塊(CMT)。 通過(guò)以上時(shí)鐘資源的結(jié)合,Xilinx 7系列FPGA可實(shí)現(xiàn)高性能和可靠的時(shí)鐘分配
2023-08-31 10:44:311032

Xilinx FPGA的GTx的參考時(shí)鐘

本文主要介紹Xilinx FPGA的GTx的參考時(shí)鐘。下面就從參考時(shí)鐘的模式、參考時(shí)鐘的選擇等方面進(jìn)行介紹。
2023-09-15 09:14:261956

FPGA時(shí)鐘的用法

生成時(shí)鐘包括自動(dòng)生成時(shí)鐘(又稱(chēng)為自動(dòng)衍生時(shí)鐘)和用戶(hù)生成時(shí)鐘。自動(dòng)生成時(shí)鐘通常由PLL或MMCM生成,也可以由具有分頻功能的時(shí)鐘緩沖器生成如7系列FPGA中的BUFR、UltraScale系列
2024-01-11 09:50:09400

FPGA時(shí)鐘是什么意思

(08)FPGA時(shí)鐘概念1.1 目錄1)目錄2)FPGA簡(jiǎn)介3)Verilog HDL簡(jiǎn)介4)FPGA時(shí)鐘概念5)結(jié)語(yǔ)1.2 FPGA簡(jiǎn)介FPGA(Field Programmable Gate
2022-02-23 07:26:05

FPGA要怎么設(shè)計(jì)光傳輸系統(tǒng)中的設(shè)備時(shí)鐘

SDH設(shè)備時(shí)鐘(SEC)是SDH光傳輸系統(tǒng)的重要組成部分,是SDH設(shè)備構(gòu)建同步網(wǎng)的基礎(chǔ),也是同步數(shù)字體系(SDH)可靠工作的前提。SEC的核心部件由鎖相環(huán)構(gòu)成。網(wǎng)元通過(guò)鎖相環(huán)跟蹤同步定時(shí)基準(zhǔn),并通過(guò)
2019-08-07 07:07:21

SDH微波傳輸同步方案設(shè)計(jì)

  SDH微波傳輸電路是同步數(shù)字傳輸電路,電路中每個(gè)SDH傳輸設(shè)備都成為網(wǎng)元,電路中所有站點(diǎn)的網(wǎng)元時(shí)鐘頻率和相位都必須控制在預(yù)先確定的容差范圍內(nèi),以保證電路中各個(gè)中繼、交換節(jié)點(diǎn)的全部數(shù)據(jù)信息實(shí)現(xiàn)
2019-06-14 08:26:45

SDH數(shù)字微波通信技術(shù)的組成、特點(diǎn)及應(yīng)用介紹

SDH 微波通信是新一代的數(shù)字微波傳輸體制。數(shù)字微波通信是用微波作為載體傳送數(shù)字信息的一種通信手段。它兼有SDH 數(shù)字通信和微波通信兩者的優(yōu)點(diǎn),由于微波在空間直線(xiàn)傳輸?shù)奶攸c(diǎn),故這種通信方式又稱(chēng)為視距數(shù)字微波中繼通信。本文主要介紹SDH數(shù)字微波通信技術(shù)的組成、特點(diǎn)及應(yīng)用。
2019-06-18 06:11:15

Sonet/SDH幀發(fā)生器是用于為parbert生成SONET和SDH幀的軟件應(yīng)用程序

The SONET/SDH Frame Generator (referred to as the Frame Generator) is a software application for generating SONET and SDH frames fo ParBERT.
2019-07-15 11:19:11

[分享][推薦]SDH傳輸網(wǎng)的時(shí)鐘優(yōu)化

SDH傳輸網(wǎng)的時(shí)鐘優(yōu)化
2009-05-25 23:06:11

下一代SONET SDH設(shè)備

下一代SONET/SDH設(shè)備
2019-09-05 07:05:33

基于FPGA設(shè)計(jì)的數(shù)字時(shí)鐘

視頻過(guò)大,打包成8個(gè)壓縮包基于FPGA設(shè)計(jì)的數(shù)字時(shí)鐘.part01.rar (20 MB )基于FPGA設(shè)計(jì)的數(shù)字時(shí)鐘.part02.rar (20 MB )基于FPGA設(shè)計(jì)的數(shù)字時(shí)鐘
2019-05-14 06:35:34

淺析PDH、SDH、微波通信及毫米波技術(shù)

PDH和SDH在數(shù)字通信系統(tǒng)中,傳送的信號(hào)都是數(shù)字化的脈沖序列。這些數(shù)字信號(hào)流在數(shù)字交換設(shè)備之間傳輸時(shí),其速率必須完全保持一致,才能保證信息傳送的準(zhǔn)確無(wú)誤,這就叫做“同步”。在數(shù)字傳輸系統(tǒng)中,有兩種
2019-06-14 07:39:06

測(cè)試10-Gb/s SONET/SDH設(shè)備和組件

and sub-systems for SONET/SDH transmission equipment. The creation and real-time editing of custom patterns...
2019-05-31 07:15:05

請(qǐng)問(wèn)怎樣去開(kāi)發(fā)一種SDH/PDH遠(yuǎn)程測(cè)試系統(tǒng)?

SDH/PDH遠(yuǎn)程測(cè)試系統(tǒng)是什么?為什么要開(kāi)發(fā)SDH/PDH遠(yuǎn)程測(cè)試系統(tǒng)?怎樣去開(kāi)發(fā)SDH/PDH遠(yuǎn)程測(cè)試系統(tǒng)?
2021-04-15 07:06:51

采用SDH實(shí)現(xiàn)STM-4光接口盤(pán)設(shè)計(jì)

指針處理、指針對(duì)齊等模塊;內(nèi)置同步設(shè)備時(shí)鐘、公務(wù)電話(huà)信令處理、開(kāi)銷(xiāo)接口單元、開(kāi)銷(xiāo)交叉連接單元,以及兩路E1解幀器,用于實(shí)現(xiàn)內(nèi)嵌網(wǎng)管。1.3交叉連接RC7830模塊RC7830是為實(shí)現(xiàn)SDH中交叉連接功能
2019-06-21 05:00:07

中興SDH基礎(chǔ)理論

第一部分:SDH的基本概念和原理1、SDH基本概念2、幀結(jié)構(gòu)與段開(kāi)銷(xiāo)3、復(fù)用與映射4、通道開(kāi)銷(xiāo)5、凈負(fù)荷指針 第二部分:SDH設(shè)備2.1? 網(wǎng)元2.2? 同步與
2009-06-22 16:33:1665

基于FPGA的GPS同步時(shí)鐘裝置的設(shè)計(jì)

在介紹了GPS 同步時(shí)鐘基本原理和FPGA 特點(diǎn)的基礎(chǔ)上,提出了一種基于FPGA 的GPS同步時(shí)鐘裝置的設(shè)計(jì)方案,實(shí)現(xiàn)了高精度同步時(shí)間信號(hào)和同步脈沖的輸出,以及GPS 失步后秒脈沖的平
2009-07-30 11:51:4540

SDH原理簡(jiǎn)介

導(dǎo)言SDH復(fù)接結(jié)構(gòu)段和通道開(kāi)銷(xiāo)SDH維護(hù)信號(hào)SDH設(shè)備功能網(wǎng)絡(luò)實(shí)例網(wǎng)絡(luò)同步業(yè)務(wù)保護(hù)性能監(jiān)測(cè)
2009-07-31 10:42:3240

SDH環(huán)形網(wǎng)絡(luò)演變拓?fù)渲芯W(wǎng)元設(shè)備時(shí)鐘的設(shè)置

SDH環(huán)形網(wǎng)絡(luò)演變拓?fù)渲芯W(wǎng)元設(shè)備時(shí)鐘的設(shè)置:
2009-07-31 10:47:4934

SDH設(shè)備的邏輯組成

了解SDH傳輸網(wǎng)的常見(jiàn)網(wǎng)元類(lèi)型和基本功能。掌握組成SDH設(shè)備的基本邏輯功能塊的功能,及其監(jiān)測(cè)的相應(yīng)告警和性能事件。掌握輔助功能塊的功能。了解復(fù)合功能塊的功能。
2009-07-31 11:07:035

SDH定時(shí)與同步

掌握數(shù)字網(wǎng)的同步方式。掌握主從同步方式中,節(jié)點(diǎn)從時(shí)鐘的三種工作模式的特點(diǎn)。了解SDH的引入對(duì)網(wǎng)同步的要求。知道SDH網(wǎng)主從同步時(shí)鐘的類(lèi)型。數(shù)字網(wǎng)中要解決的首
2009-07-31 11:11:18190

SDH原理

SDH原理: 第1章  SDH概述第2章  SDH信號(hào)的幀結(jié)構(gòu)和復(fù)用步驟第3章  開(kāi)銷(xiāo)和指針第4章  SDH設(shè)備的邏輯組成第5章  SDH網(wǎng)絡(luò)結(jié)構(gòu)和網(wǎng)絡(luò)保護(hù)機(jī)理第6章
2009-07-31 11:16:5659

OptiX設(shè)備時(shí)鐘保護(hù)原理

課程說(shuō)明 1課程介紹 1課程目標(biāo) 1相關(guān)資料 1第1章 時(shí)鐘保護(hù)的基本實(shí)現(xiàn) 21.1 概述 21.2 SSM 21.3 S1字節(jié) 41.4 時(shí)鐘ID 4第2章 SDH
2009-08-03 10:38:572

同步數(shù)字傳輸體系(SDH)

同步數(shù)字傳輸體系(SDH):同步數(shù)字傳輸體系(SDH)概述,SDH的技術(shù)背景,SDH的缺點(diǎn),SDH的優(yōu)點(diǎn)路器的作用,SDH的幀結(jié)構(gòu),SDH的速度等級(jí),SDH的復(fù)用等資料。
2009-08-05 23:26:4927

影響FPGA設(shè)計(jì)中時(shí)鐘因素的探討

影響FPGA設(shè)計(jì)中時(shí)鐘因素的探討:時(shí)鐘是整個(gè)電路最重要、最特殊的信號(hào),系統(tǒng)內(nèi)大部分器件的動(dòng)作都是在時(shí)鐘的跳變沿上進(jìn)行, 這就要求時(shí)鐘信號(hào)時(shí)延差要非常小, 否則就可能造成時(shí)
2009-11-01 14:58:3326

DLL在FPGA時(shí)鐘設(shè)計(jì)中的應(yīng)用

DLL在FPGA時(shí)鐘設(shè)計(jì)中的應(yīng)用:在ISE集成開(kāi)發(fā)環(huán)境中,用硬件描述語(yǔ)言對(duì)FPGA 的內(nèi)部資源DLL等直接例化,實(shí)現(xiàn)其消除時(shí)鐘的相位偏差、倍頻和分頻的功能。時(shí)鐘電路是FPGA開(kāi)發(fā)板設(shè)計(jì)中的
2009-11-01 15:10:3033

EP4CE10F17I7N,Cyclone IV FPGA設(shè)備,INTEL/ALTERA

EP4CE10F17I7N,Cyclone IV FPGA設(shè)備,INTEL/ALTERAEP4CE10F17I7N,Cyclone IV FPGA設(shè)備,INTEL
2023-02-20 17:03:19

SDH同步以太網(wǎng)設(shè)備時(shí)鐘的高效率實(shí)現(xiàn)方法

本文介紹幾種類(lèi)型的SDH、同步以太網(wǎng)等同步設(shè)備時(shí)鐘的器件設(shè)計(jì)方案,比較它們?cè)谝子眯?、綜合成本等方面的差異。指出采用模塊化的設(shè)計(jì)理念是高效率地完成包括設(shè)計(jì)和生產(chǎn)兩
2009-11-27 11:31:3741

FPGA時(shí)鐘分配網(wǎng)絡(luò)設(shè)計(jì)技術(shù)

本文闡述了用于FPGA的可優(yōu)化時(shí)鐘分配網(wǎng)絡(luò)功耗與面積的時(shí)鐘布線(xiàn)結(jié)構(gòu)模型。并在時(shí)鐘分配網(wǎng)絡(luò)中引入數(shù)字延遲鎖相環(huán)減少時(shí)鐘偏差,探討了FPGA時(shí)鐘網(wǎng)絡(luò)中鎖相環(huán)的實(shí)現(xiàn)方案。
2010-08-06 16:08:4512

SDH數(shù)字交叉連接系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn)

論文介紹了同步數(shù)字體系SDH的基本知識(shí),包括SDH的概念、基本原理、特點(diǎn)、幀結(jié)構(gòu)、復(fù)用原理及設(shè)備模型,對(duì)SDXC的基本概念、設(shè)備類(lèi)型劃分及系統(tǒng)構(gòu)成做了具體介紹;重點(diǎn)對(duì)SD
2010-11-01 16:36:240

基于FPGA時(shí)鐘跟蹤環(huán)路的設(shè)計(jì)

提出了一種基于FPGA時(shí)鐘跟蹤環(huán)路的設(shè)計(jì)方案,該方案簡(jiǎn)化了時(shí)鐘跟蹤環(huán)路的結(jié)構(gòu),降低了時(shí)鐘調(diào)整電路的復(fù)雜度。實(shí)際電路測(cè)試結(jié)果表明,該方案能夠使接收機(jī)時(shí)鐘快速準(zhǔn)確地跟蹤發(fā)
2010-11-19 14:46:5431

在SONET/SDH使用Ethernet Over PDH

摘要:本文討論了通過(guò)PDH over SONET/SDH傳輸以太網(wǎng)(EoPoS),EoPDH,或通過(guò)SONET/SDH傳輸以太網(wǎng)的技術(shù)方案。這項(xiàng)技術(shù)出現(xiàn)于上世紀(jì)90年代末,從技術(shù)的發(fā)展歷史看,將其稱(chēng)為下一代的SONET/SDH
2009-04-18 11:13:471098

利用Maxim時(shí)鐘IC實(shí)現(xiàn)主備時(shí)鐘卡冗余,Implement

利用Maxim時(shí)鐘IC實(shí)現(xiàn)主備時(shí)鐘卡冗余,Implement Master-Slave Timing-Card Redundancy Using Maxim Timing ICs Abstract: Telecom equipment with SONET/SDH or Synchr
2009-06-27 23:35:58723

大型設(shè)計(jì)中FPGA的多時(shí)鐘設(shè)計(jì)策略

大型設(shè)計(jì)中FPGA的多時(shí)鐘設(shè)計(jì)策略 利用FPGA實(shí)現(xiàn)大型設(shè)計(jì)時(shí),可能需要FPGA具有以多個(gè)時(shí)鐘運(yùn)行的多重?cái)?shù)據(jù)通路,這種多時(shí)鐘FPGA設(shè)計(jì)必須特別小心,需要注意最大時(shí)鐘速率
2009-12-27 13:28:04645

SDH/WDM傳輸設(shè)備的功能有哪些?

SDH/WDM傳輸設(shè)備的功能有哪些? 最近,光通信發(fā)展處于一個(gè)快速發(fā)展時(shí)期,已從過(guò)去純粹滿(mǎn)足骨干網(wǎng)長(zhǎng)途傳輸?shù)男枰虺怯蚓W(wǎng)、接入網(wǎng)
2010-03-17 14:33:343198

同步數(shù)字系列(SDH),同步數(shù)字系列(SDH)是什么意思

同步數(shù)字系列(SDH),同步數(shù)字系列(SDH)是什么意思 SDH(同步數(shù)字系列)是新一代傳輸網(wǎng)體制,SDH技術(shù)自從90年代引入以來(lái),至今已經(jīng)是一種
2010-04-06 10:51:473877

基于VHDL和發(fā)接復(fù)用器的SDH系統(tǒng)設(shè)計(jì)及FPGA仿真

  針對(duì)目前國(guó)內(nèi)SDH系統(tǒng)中還沒(méi)有一個(gè)專(zhuān)門(mén)的E1分接復(fù)用芯征,本文介紹一種用高級(jí)硬件描述語(yǔ)言VHDL及狀態(tài)轉(zhuǎn)移圖完成該發(fā)接復(fù)用器的設(shè)計(jì)的新型設(shè)計(jì)方法及其FPGA實(shí)現(xiàn)。并給出了
2010-08-27 09:42:322704

SDH微波傳輸中的同步時(shí)鐘

  SDH微波傳輸電路是同步數(shù)字傳輸電路,電路中每個(gè)SDH傳輸設(shè)備都成為網(wǎng)元,電路中所有站點(diǎn)的網(wǎng)元時(shí)鐘頻率和相位都必須控制在預(yù)先確定的容差范圍內(nèi),以保證電路中各個(gè)中
2011-01-04 11:38:281881

免費(fèi)的I/O改進(jìn)FPGA時(shí)鐘分配控制

本文將探討FPGA時(shí)鐘分配控制方面的挑戰(zhàn),協(xié)助開(kāi)發(fā)團(tuán)隊(duì)改變他們的設(shè)計(jì)方法,并針對(duì)正在考慮如何通過(guò)縮小其時(shí)鐘分配網(wǎng)絡(luò)的規(guī)模來(lái)?yè)碛懈嗟?b class="flag-6" style="color: red">FPGA I/O,或提高時(shí)鐘網(wǎng)絡(luò)性能的設(shè)計(jì)者們
2011-03-30 17:16:32938

SDH傳輸網(wǎng)的時(shí)鐘優(yōu)化

SDH 不僅適合于點(diǎn)對(duì)點(diǎn)傳輸,而且適合于多點(diǎn)之間的網(wǎng)絡(luò)傳輸。,它由SDH終接設(shè)備(或稱(chēng)SDH終端復(fù)用器TM)、分插復(fù)用設(shè)備ADM、數(shù)字交叉連接設(shè)備DXC等網(wǎng)絡(luò)單元以及連接它們的(光纖)物理鏈路
2011-07-07 15:23:0329

SDH技術(shù)學(xué)習(xí)要點(diǎn)

SDH傳輸網(wǎng) 是由不同類(lèi)型的網(wǎng)元通過(guò)光纜線(xiàn)路的連接組成的,通過(guò)不同的網(wǎng)元完成SDH網(wǎng)的傳送功能:上/下業(yè)務(wù)、交叉連接業(yè)務(wù)、網(wǎng)絡(luò)故障自愈等。 開(kāi)銷(xiāo)的功能是完成對(duì)SDH信號(hào)提供層層細(xì)
2011-07-18 10:41:56115

SDH傳輸原理PPT介紹

1、SDH概述建立SDH基本概念 SDH是什么? 為什么會(huì)產(chǎn)生SDH體制? SDH體制的優(yōu)缺點(diǎn)。 2、SDH信號(hào)幀結(jié)構(gòu)和復(fù)用步驟 SDH信號(hào)幀結(jié)構(gòu)中各部分的作用。 常用PDH信號(hào)(2Mb/s、34Mb/s、140Mb/s) 是如何
2011-09-15 14:36:010

基于FPGA時(shí)鐘設(shè)計(jì)

FPGA設(shè)計(jì)中,為了成功地操作,可靠的時(shí)鐘是非常關(guān)鍵的。設(shè)計(jì)不良的時(shí)鐘在極限的溫度、電壓下將導(dǎo)致錯(cuò)誤的行為。在設(shè)計(jì)PLD/FPGA時(shí)通常采用如下四種類(lèi)型時(shí)鐘:全局時(shí)鐘、門(mén)控時(shí)鐘
2011-09-21 18:38:583472

FPGA實(shí)現(xiàn)數(shù)字時(shí)鐘

在Quartus Ⅱ開(kāi)發(fā)環(huán)境下,用Verilog HDL硬件描述語(yǔ)言設(shè)計(jì)了一個(gè)可以在FPGA芯片上實(shí)現(xiàn)的數(shù)字時(shí)鐘. 通過(guò)將設(shè)計(jì)代碼下載到FPGA的開(kāi)發(fā)平臺(tái)Altera DE2開(kāi)發(fā)板上進(jìn)行了功能驗(yàn)證. 由于數(shù)字時(shí)鐘的通用
2011-11-29 16:51:43178

FPGA異步時(shí)鐘設(shè)計(jì)中的同步策略

FPGA 異步時(shí)鐘設(shè)計(jì)中如何避免亞穩(wěn)態(tài)的產(chǎn)生是一個(gè)必須考慮的問(wèn)題。本文介紹了FPGA 異步時(shí)鐘設(shè)計(jì)中容易產(chǎn)生的亞穩(wěn)態(tài)現(xiàn)象及其可能造成的危害,同時(shí)根據(jù)實(shí)踐經(jīng)驗(yàn)給出了解決這些問(wèn)題的
2011-12-20 17:08:3563

FPGA大型設(shè)計(jì)應(yīng)用的多時(shí)鐘設(shè)計(jì)策略

  利用FPGA實(shí)現(xiàn)大型設(shè)計(jì)時(shí),可能需要FPGA具有以多個(gè)時(shí)鐘運(yùn)行的多重?cái)?shù)據(jù)通路,這種多時(shí)鐘FPGA設(shè)計(jì)必須特別小心,需要注意最大時(shí)鐘速率、抖動(dòng)、最大時(shí)鐘數(shù)、異步時(shí)鐘設(shè)計(jì)和時(shí)鐘/數(shù)
2012-05-21 11:26:101100

SDH傳輸設(shè)備誤碼處理及分析

SDH傳輸設(shè)備維護(hù)中,誤碼問(wèn)題是經(jīng)常遇到的,誤碼的產(chǎn)生是由于碼元在傳輸過(guò)程中發(fā)生了衰變。因此,深刻理解和掌握誤碼事件對(duì)SDH設(shè)備維護(hù)工作具有至關(guān)重要的作用??偨Y(jié)誤碼產(chǎn)生
2012-09-24 10:19:5147

DLL在_FPGA時(shí)鐘設(shè)計(jì)中的應(yīng)用

DLL在_FPGA時(shí)鐘設(shè)計(jì)中的應(yīng)用,主要說(shuō)明DLL的原理,在Xilinx FPGA中是怎么實(shí)現(xiàn)的。
2015-10-28 14:25:421

SDH原理和技術(shù)

SDH培訓(xùn)資料 SDH的特點(diǎn) 有關(guān)SDH 的郵電部?jī)?nèi)部標(biāo)準(zhǔn) 在PDH網(wǎng)環(huán)境下向SDH網(wǎng)發(fā)展的基本規(guī)定
2015-11-17 15:55:592

基于FPGA的數(shù)字時(shí)鐘設(shè)計(jì)

基于FPGA的數(shù)字時(shí)鐘設(shè)計(jì),可實(shí)現(xiàn)鬧鐘的功能,可校時(shí)。
2016-06-23 17:15:5964

SDH技術(shù)基礎(chǔ)

SDH技術(shù)基礎(chǔ)
2016-12-23 02:38:220

SDH 產(chǎn)生的背景

SDH 產(chǎn)生的背景
2017-01-02 19:49:150

卓霖信息SDH產(chǎn)品介紹-l

卓霖信息SDH產(chǎn)品介紹-l
2017-01-02 19:49:150

如何正確使用FPGA時(shí)鐘資源

如何正確使用FPGA時(shí)鐘資源
2017-01-18 20:39:1322

FPGA界最常用也最實(shí)用的3種跨時(shí)鐘域處理的方法

時(shí)鐘域處理是FPGA設(shè)計(jì)中經(jīng)常遇到的問(wèn)題,而如何處理好跨時(shí)鐘域間的數(shù)據(jù),可以說(shuō)是每個(gè)FPGA初學(xué)者的必修課。如果是還在校的本科生,跨時(shí)鐘域處理也是面試中經(jīng)常常被問(wèn)到的一個(gè)問(wèn)題。 在本篇文章中,主要
2017-11-15 20:08:1113066

低成本的采用FPGA實(shí)現(xiàn)SDH設(shè)備時(shí)鐘芯片技術(shù)

介紹一種采用FPGA(現(xiàn)場(chǎng)可編程門(mén)陣列電路)實(shí)現(xiàn)SDH(同步數(shù)字體系)設(shè)備時(shí)鐘芯片設(shè)計(jì)技術(shù),硬件主要由1 個(gè)FPGA 和1 個(gè)高精度溫補(bǔ)時(shí)鐘組成.通過(guò)該技術(shù),可以在FPGA 中實(shí)現(xiàn)需要專(zhuān)用芯片才能實(shí)現(xiàn)的時(shí)鐘芯片各種功能,而且輸入時(shí)鐘數(shù)量對(duì)比專(zhuān)用芯片更加靈活,實(shí)現(xiàn)該功能的成本降低三分之一.
2017-11-21 09:59:001840

SDH的基本概念及SDH和WDM同步數(shù)字體系設(shè)備與系統(tǒng)的介紹

本書(shū)是一本專(zhuān)門(mén)介紹光同步數(shù)字體系(SDH)傳輸設(shè)備與系統(tǒng)的圖書(shū),書(shū)中對(duì)SDH設(shè)備與系統(tǒng)的構(gòu)成、原理以及應(yīng)用作了詳細(xì)的介紹。同時(shí),基于SDH 和光纖傳輸技術(shù)的發(fā)展趨勢(shì)。本書(shū)還對(duì)披分復(fù)用(WDM) 系統(tǒng)
2017-11-17 17:49:5732

利用FPGA實(shí)現(xiàn)千兆以太網(wǎng)業(yè)務(wù)在SDH上的封裝和映射設(shè)計(jì)

隨著人們對(duì)數(shù)據(jù)業(yè)務(wù)需求的不斷增長(zhǎng),以太網(wǎng)作為全世界應(yīng)用最為廣泛的網(wǎng)絡(luò)通信技術(shù)之一,在全世界得到了大規(guī)模的普及。SDH是電信部門(mén)常用的通信傳輸設(shè)備,具有高可靠性和高安全性的特點(diǎn)。EOS(Ethernet over SDH)技術(shù)即借現(xiàn)有的SDH傳輸設(shè)備實(shí)現(xiàn)以太網(wǎng)業(yè)務(wù)的傳輸,具有非常重要的現(xiàn)實(shí)意義。
2018-07-17 08:15:003777

如何使用FPGA設(shè)計(jì)SDH設(shè)備時(shí)鐘詳細(xì)原理和測(cè)試資料概述

介紹了一種采用FPGA 設(shè)計(jì)的SDH 設(shè)備時(shí)鐘的構(gòu)成及設(shè)計(jì)原理; 并給出了相關(guān)的測(cè)試結(jié)果; 測(cè)試結(jié)果表明該SDH 設(shè)備時(shí)鐘完全滿(mǎn)足ITU- T G.813 建議規(guī)范的各項(xiàng)時(shí)鐘指標(biāo)要求。
2018-11-02 16:51:5316

關(guān)于FPGA中跨時(shí)鐘域的問(wèn)題分析

時(shí)鐘域問(wèn)題(CDC,Clock Domain Crossing )是多時(shí)鐘設(shè)計(jì)中的常見(jiàn)現(xiàn)象。在FPGA領(lǐng)域,互動(dòng)的異步時(shí)鐘域的數(shù)量急劇增加。通常不止數(shù)百個(gè),而是超過(guò)一千個(gè)時(shí)鐘域。
2019-08-19 14:52:582854

時(shí)鐘FPGA設(shè)計(jì)中能起到什么作用

時(shí)鐘FPGA設(shè)計(jì)中最重要的信號(hào),FPGA系統(tǒng)內(nèi)大部分器件的動(dòng)作都是在時(shí)鐘的上升沿或者下降沿進(jìn)行。
2019-09-20 15:10:185065

淺談FPGA內(nèi)部的時(shí)鐘網(wǎng)絡(luò)設(shè)計(jì)

時(shí)鐘網(wǎng)絡(luò)反映了時(shí)鐘時(shí)鐘引腳進(jìn)入FPGA后在FPGA內(nèi)部的傳播路徑。 報(bào)告時(shí)鐘網(wǎng)絡(luò)命令可以從以下位置運(yùn)行: A,VivadoIDE中的Flow Navigator; B,Tcl命令
2020-11-29 09:41:002550

FPGA設(shè)計(jì)小技巧(時(shí)鐘/性能/編程)

。 不要隨意將內(nèi)部信號(hào)作為時(shí)鐘,如門(mén)控時(shí)鐘和分頻時(shí)鐘,而要使用CLKDLL或者DCM產(chǎn)生的時(shí)鐘,或者可以通過(guò)建立時(shí)鐘使能或者DCM產(chǎn)生不同的時(shí)鐘信號(hào)。 FPGA盡量采取同步設(shè)計(jì),也就是所有時(shí)鐘都是同一個(gè)源頭,如果使用兩個(gè)沒(méi)有相位關(guān)系的異步時(shí)鐘,必須
2020-12-11 10:26:441482

揭秘FPGA時(shí)鐘域處理的三大方法

時(shí)鐘域處理是 FPGA 設(shè)計(jì)中經(jīng)常遇到的問(wèn)題,而如何處理好跨時(shí)鐘域間的數(shù)據(jù),可以說(shuō)是每個(gè) FPGA 初學(xué)者的必修課。如果是還在校生,跨時(shí)鐘域處理也是面試中經(jīng)常常被問(wèn)到的一個(gè)問(wèn)題。 這里主要介紹三種
2022-12-05 16:41:281324

FPGA設(shè)計(jì)要點(diǎn)之一:時(shí)鐘樹(shù)

對(duì)于 FPGA 來(lái)說(shuō),要盡可能避免異步設(shè)計(jì),盡可能采用同步設(shè)計(jì)。 同步設(shè)計(jì)的第一個(gè)關(guān)鍵,也是關(guān)鍵中的關(guān)鍵,就是時(shí)鐘樹(shù)?!∫粋€(gè)糟糕的時(shí)鐘樹(shù),對(duì) FPGA 設(shè)計(jì)來(lái)說(shuō),是一場(chǎng)無(wú)法彌補(bǔ)的災(zāi)難,是一個(gè)沒(méi)有打好地基的樓,崩潰是必然的。
2020-11-11 09:45:543656

FPGA時(shí)鐘資源詳細(xì)資料說(shuō)明

區(qū)域(Region):每個(gè)FPGA器件被分為多個(gè)區(qū)域,不同的型號(hào)的器件區(qū)域數(shù)量不同。 FPGA時(shí)鐘資源主要有三大類(lèi):時(shí)鐘管理模、時(shí)鐘IO、時(shí)鐘布線(xiàn)資源。 時(shí)鐘管理模塊:不同廠(chǎng)家及型號(hào)的FPGA
2020-12-09 14:49:0320

FPGA時(shí)鐘資源鎖相環(huán)的學(xué)習(xí)課件

FPGA時(shí)鐘資源主要有三大類(lèi) 時(shí)鐘管理模、時(shí)鐘 IO 、時(shí)鐘布線(xiàn)資源。
2020-12-09 18:14:0013

FPGA硬件基礎(chǔ)之FPGA時(shí)鐘資源的工程文件免費(fèi)下載

本文檔的主要內(nèi)容詳細(xì)介紹的是FPGA硬件基礎(chǔ)之FPGA時(shí)鐘資源的工程文件免費(fèi)下載。
2020-12-10 15:00:2915

FPGA架構(gòu)中的全局時(shí)鐘資源介紹

引言:本文我們介紹一下全局時(shí)鐘資源。全局時(shí)鐘是一個(gè)專(zhuān)用的互連網(wǎng)絡(luò),專(zhuān)門(mén)設(shè)計(jì)用于到達(dá)FPGA中各種資源的所有時(shí)鐘輸入。這些網(wǎng)絡(luò)被設(shè)計(jì)成具有低偏移和低占空比失真、低功耗和改進(jìn)的抖動(dòng)容限。它們
2021-03-22 10:09:5811527

Xilinx 7系列FPGA時(shí)鐘和前幾代有什么差異?

引言:從本文開(kāi)始,我們陸續(xù)介紹Xilinx 7系列FPGA時(shí)鐘資源架構(gòu),熟練掌握時(shí)鐘資源對(duì)于FPGA硬件設(shè)計(jì)工程師及軟件設(shè)計(jì)工程師都非常重要。本章概述7系列FPGA時(shí)鐘,比較了7系列FPGA時(shí)鐘
2021-03-22 10:25:274326

一種基于FPGA時(shí)鐘同功耗步信息采集方法

,和用基于FPGA時(shí)鐘同步設(shè)備向待采集設(shè)備和示波器發(fā)送同步的時(shí)鐘信號(hào),使采集過(guò)程中的待采集設(shè)備與示波器的工作狀態(tài)同步。在此基礎(chǔ)上運(yùn)用電氣解耦原理,隔離外部信號(hào)對(duì)待釆集設(shè)備的影響,改善功耗信息的信躁比。通過(guò)相關(guān)功耗分析進(jìn)行實(shí)驗(yàn)驗(yàn)
2021-03-31 15:50:216

AD9553:適用于GPON、基站、SONET/SDH、T1/E1和以太網(wǎng)數(shù)據(jù)表的靈活時(shí)鐘轉(zhuǎn)換器

AD9553:適用于GPON、基站、SONET/SDH、T1/E1和以太網(wǎng)數(shù)據(jù)表的靈活時(shí)鐘轉(zhuǎn)換器
2021-04-29 18:26:209

(10)FPGA時(shí)鐘域處理

(10)FPGA時(shí)鐘域處理1.1 目錄1)目錄2)FPGA簡(jiǎn)介3)Verilog HDL簡(jiǎn)介4)FPGA時(shí)鐘域處理5)結(jié)語(yǔ)1.2 FPGA簡(jiǎn)介FPGA(Field Programmable
2021-12-29 19:40:357

(08)FPGA時(shí)鐘概念

(08)FPGA時(shí)鐘概念1.1 目錄1)目錄2)FPGA簡(jiǎn)介3)Verilog HDL簡(jiǎn)介4)FPGA時(shí)鐘概念5)結(jié)語(yǔ)1.2 FPGA簡(jiǎn)介FPGA(Field Programmable Gate
2021-12-29 19:41:172

(12)FPGA時(shí)鐘設(shè)計(jì)原則

(12)FPGA時(shí)鐘設(shè)計(jì)原則1.1 目錄1)目錄2)FPGA簡(jiǎn)介3)Verilog HDL簡(jiǎn)介4)FPGA時(shí)鐘設(shè)計(jì)原則5)結(jié)語(yǔ)1.2 FPGA簡(jiǎn)介FPGA(Field Programmable
2021-12-29 19:41:2717

(29)FPGA原語(yǔ)設(shè)計(jì)(差分時(shí)鐘轉(zhuǎn)單端時(shí)鐘

(29)FPGA原語(yǔ)設(shè)計(jì)(差分時(shí)鐘轉(zhuǎn)單端時(shí)鐘)1.1 目錄1)目錄2)FPGA簡(jiǎn)介3)Verilog HDL簡(jiǎn)介4)FPGA原語(yǔ)設(shè)計(jì)(差分時(shí)鐘轉(zhuǎn)單端時(shí)鐘)5)結(jié)語(yǔ)1.2 FPGA簡(jiǎn)介FPGA
2021-12-29 19:41:385

(30)FPGA原語(yǔ)設(shè)計(jì)(單端時(shí)鐘轉(zhuǎn)差分時(shí)鐘

(30)FPGA原語(yǔ)設(shè)計(jì)(單端時(shí)鐘轉(zhuǎn)差分時(shí)鐘)1.1 目錄1)目錄2)FPGA簡(jiǎn)介3)Verilog HDL簡(jiǎn)介4)FPGA原語(yǔ)設(shè)計(jì)(單端時(shí)鐘轉(zhuǎn)差分時(shí)鐘)5)結(jié)語(yǔ)1.2 FPGA簡(jiǎn)介FPGA
2021-12-29 19:41:4810

一文詳解Xilin的FPGA時(shí)鐘結(jié)構(gòu)

?xilinx 的 FPGA 時(shí)鐘結(jié)構(gòu),7 系列 FPGA時(shí)鐘結(jié)構(gòu)和前面幾個(gè)系列的時(shí)鐘結(jié)構(gòu)有了很大的區(qū)別,7系列的時(shí)鐘結(jié)構(gòu)如下圖所示。
2022-07-03 17:13:482592

使用FPGA的數(shù)字時(shí)鐘(計(jì)時(shí)表)

電子發(fā)燒友網(wǎng)站提供《使用FPGA的數(shù)字時(shí)鐘(計(jì)時(shí)表).zip》資料免費(fèi)下載
2022-11-23 10:38:365

FPGA時(shí)鐘系統(tǒng)的移植

ASIC 和FPGA芯片的內(nèi)核之間最大的不同莫過(guò)于時(shí)鐘結(jié)構(gòu)。ASIC設(shè)計(jì)需要采用諸如時(shí)鐘樹(shù)綜合、時(shí)鐘延遲匹配等方式對(duì)整個(gè)時(shí)鐘結(jié)構(gòu)進(jìn)行處理,但是 FPGA設(shè)計(jì)則完全不必。
2022-11-23 16:50:49686

FPGA時(shí)鐘域處理方法(一)

時(shí)鐘域是FPGA設(shè)計(jì)中最容易出錯(cuò)的設(shè)計(jì)模塊,而且一旦跨時(shí)鐘域出現(xiàn)問(wèn)題,定位排查會(huì)非常困難,因?yàn)榭?b class="flag-6" style="color: red">時(shí)鐘域問(wèn)題一般是偶現(xiàn)的,而且除非是構(gòu)造特殊用例一般的仿真是發(fā)現(xiàn)不了這類(lèi)問(wèn)題的。
2023-05-25 15:06:001150

FPGA多bit跨時(shí)鐘域之格雷碼(一)

FPGA多bit跨時(shí)鐘域適合將計(jì)數(shù)器信號(hào)轉(zhuǎn)換為格雷碼。
2023-05-25 15:21:311953

在SONET/SDH使用Ethernet Over PDH

的SONET/SDH (NGS)設(shè)備。本文討論了制約NGS發(fā)展的主要因素—與傳統(tǒng)設(shè)備協(xié)同工作的能力,并介紹了目前出現(xiàn)的新技術(shù):通過(guò)PDH over SONET/SDH傳輸以太網(wǎng)(EoPoS
2023-06-10 15:45:14567

FPGA設(shè)計(jì)中動(dòng)態(tài)時(shí)鐘的使用方法

時(shí)鐘是每個(gè) FPGA 設(shè)計(jì)的核心。如果我們正確地設(shè)計(jì)時(shí)鐘架構(gòu)、沒(méi)有 CDC 問(wèn)題并正確進(jìn)行約束設(shè)計(jì),就可以減少與工具斗爭(zhēng)的時(shí)間。
2023-07-12 11:17:42794

fpga時(shí)鐘域通信時(shí),慢時(shí)鐘如何讀取快時(shí)鐘發(fā)送過(guò)來(lái)的數(shù)據(jù)?

fpga時(shí)鐘域通信時(shí),慢時(shí)鐘如何讀取快時(shí)鐘發(fā)送過(guò)來(lái)的數(shù)據(jù)? 在FPGA設(shè)計(jì)中,通常需要跨時(shí)鐘域進(jìn)行數(shù)據(jù)通信???b class="flag-6" style="color: red">時(shí)鐘域通信就是在不同的時(shí)鐘域之間傳輸數(shù)據(jù)。 當(dāng)從一個(gè)時(shí)鐘域傳輸數(shù)據(jù)到另一個(gè)時(shí)鐘
2023-10-18 15:23:51578

fpga與dsp通訊怎樣同步時(shí)鐘頻率?dsp和fpga通信如何測(cè)試?

fpga與dsp通訊怎樣同步時(shí)鐘頻率?dsp和fpga通信如何測(cè)試? 在FPGA與DSP通訊時(shí),同步時(shí)鐘頻率非常重要,因?yàn)椴煌?b class="flag-6" style="color: red">設(shè)備有不同的時(shí)鐘頻率,如果兩者的時(shí)鐘頻率不同步,會(huì)導(dǎo)致通訊數(shù)據(jù)的錯(cuò)誤
2023-10-18 15:28:131060

FPGA為什么有時(shí)候還需要一個(gè)時(shí)鐘配置芯片提供時(shí)鐘呢?

FPGA為什么有時(shí)候還需要一個(gè)時(shí)鐘配置芯片提供時(shí)鐘呢? FPGA(Field Programmable Gate Array)是一種可編程邏輯器件,可以根據(jù)不同需要編程,實(shí)現(xiàn)不同的功能。在FPGA
2023-10-25 15:14:201045

適用于基于FPGA的網(wǎng)絡(luò)設(shè)備的IEEE 1588透明時(shí)鐘架構(gòu)

在基于FPGA的網(wǎng)絡(luò)設(shè)備中,精確的時(shí)間同步至關(guān)重要。虹科IEEE1588標(biāo)準(zhǔn)定義的精確時(shí)間協(xié)議(PTP)為網(wǎng)絡(luò)中的設(shè)備提供了納秒級(jí)的時(shí)間同步。本文將介紹虹科提供的適用于基于FPGA的網(wǎng)絡(luò)設(shè)備
2023-11-23 08:04:31214

已全部加載完成