1:什么是同步邏輯和異步邏輯?
同步邏輯是時鐘之間有固定的因果關(guān)系。異步邏輯是各時鐘之間沒有固定的因果關(guān)系。
同步時序邏輯電路的特點:各觸發(fā)器的時鐘端全部連接在一起,并接在系統(tǒng)時鐘端,只有當(dāng)時鐘脈沖到來時,電路的狀態(tài)才能改變。改變后的狀態(tài)將一直保持到下一個時 鐘脈沖的到來,此時無論外部輸入 x有無變化,狀態(tài)表中的每個狀態(tài)都是穩(wěn)定的。 異步時序邏輯電路的特點:電路中除可以使用帶時鐘的觸發(fā)器外,還可以使用不帶時鐘的觸發(fā)器和延遲元件作為存儲元件,電路中沒有統(tǒng)一的時鐘,電路狀態(tài)的改變由外部輸入的 變化直接引起。
2:同步電路和異步電路的區(qū)別:
同步電路:存儲電路中所有觸發(fā)器的時鐘輸入端都接同一個時鐘脈沖源,因而所有觸發(fā) 器的狀態(tài)的變化都與所加的時鐘脈沖信號同步。異步電路:電路沒有統(tǒng)一的時鐘,有些觸發(fā)器的時鐘輸入端與時鐘脈沖源相連,這有這些觸發(fā)器的狀態(tài)變化與時鐘脈沖同步,而其他的觸發(fā)器的狀態(tài)變化不與時鐘脈沖同步。
3:時序設(shè)計的實質(zhì):
電路設(shè)計的難點在時序設(shè)計,時序設(shè)計的實質(zhì)就是滿足每一個觸發(fā)器的建立/保持時間的而要求。
建立時間:觸發(fā)器在時鐘上升沿到來之前,其數(shù)據(jù)輸入端的數(shù)據(jù)必須保持不變的時間。
保持時間:觸發(fā)器在時鐘上升沿到來之后,其數(shù)據(jù)輸入端的數(shù)據(jù)必須保持不變的時間。
不考慮時鐘的skew,D2的建立時間不能大于(時鐘周期T - D1數(shù)據(jù)最遲到達(dá)時間T1max+T2max);保持時間不能大于(D1數(shù)據(jù)最快到達(dá)時間T1min+T2min);否則D2的數(shù)據(jù)將進(jìn)入亞穩(wěn)態(tài)并向后級電路傳播。
4:為什么觸發(fā)器要滿足建立時間和保持時間?
因為觸發(fā)器內(nèi)部數(shù)據(jù)的形成是需要一定的時間的,如果不滿足建立和保持時間,觸發(fā)器將進(jìn)入亞穩(wěn)態(tài),進(jìn)入亞穩(wěn)態(tài)后觸發(fā)器的輸出將不穩(wěn)定,在0和1之間變化,這時需要經(jīng)過一個恢復(fù)時間,其輸出才能穩(wěn)定,但穩(wěn)定后的值并不一定是你的輸入值。這就是為什么要用兩級觸發(fā)器來同步異步輸入信號。這樣做可以防止由于異步輸入信號對于本級時鐘可能不滿足建立保持時間而使本級觸發(fā)器產(chǎn)生的亞穩(wěn)態(tài)傳播到后面邏輯中,導(dǎo)致亞穩(wěn)態(tài)的傳播。
(比較容易理解的方式)換個方式理解:需要建立時間是因為觸發(fā)器的D段像一個鎖存器在接受數(shù)據(jù),為了穩(wěn)定的設(shè)置前級門的狀態(tài)需要一段穩(wěn)定時間;需要保持時間是因為在時鐘沿到來之后,觸發(fā)器要通過反饋來所存狀態(tài),從后級門傳到前級門需要時間。
5:什么是亞穩(wěn)態(tài)?為什么兩級觸發(fā)器可以防止亞穩(wěn)態(tài)傳播?
這也是一個異步電路同步化的問題。亞穩(wěn)態(tài)是指觸發(fā)器無法在某個規(guī)定的時間段內(nèi)到達(dá)一個可以確認(rèn)的狀態(tài)。使用兩級觸發(fā)器來使異步電路同步化的電路其實叫做“一步同位器”,他只能用來對一位異步信號進(jìn)行同步。兩級觸發(fā)器可防止亞穩(wěn)態(tài)傳播的原理:假設(shè)第一級觸發(fā)器的輸入不滿足其建立保持時間,它在第一個脈沖沿到來后輸出的數(shù)據(jù)就為亞穩(wěn)態(tài),那么在下一個脈沖沿到來之前,其輸出的亞穩(wěn)態(tài)數(shù)據(jù)在一段恢復(fù)時間后必須穩(wěn)定下來,而且穩(wěn)定的數(shù)據(jù)必須滿足第二級觸發(fā)器的建立時間,如果都滿足了,在下一個脈沖沿到來時,第二級觸發(fā)器將不會出現(xiàn)亞穩(wěn)態(tài),因為其輸入端的數(shù)據(jù)滿足其建立保持時間。同步器有效的條件:第一級觸發(fā)器進(jìn)入亞穩(wěn)態(tài)后的恢復(fù)時間 + 第二級觸發(fā)器的建立時間 《 = 時鐘周期。
其他降低亞穩(wěn)態(tài)的方式:
1 降低系統(tǒng)時鐘頻率
2 用反應(yīng)更快的FF
3 引入同步機(jī)制,防止亞穩(wěn)態(tài)傳播(可以采用前面說的加兩級觸發(fā)器)。
4 改善時鐘質(zhì)量,用邊沿變化快速的時鐘信號
6:系統(tǒng)最高速度計算(最快時鐘頻率)和流水線設(shè)計思想:
同步電路的速度是指同步系統(tǒng)時鐘的速度,同步時鐘愈快,電路處理數(shù)據(jù)的時間間隔越短,電路在單位時間內(nèi)處理的數(shù)據(jù)量就愈大。假設(shè) Tco是觸發(fā)器的輸入數(shù)據(jù)被時鐘打入到觸發(fā)器到數(shù)據(jù)到達(dá)觸發(fā)器輸出端的延時時間;Tdelay 是組合邏輯的延時;Tsetup是D觸發(fā)器的建立時間。假設(shè)數(shù)據(jù)已被時鐘打入 D 觸發(fā)器,那么數(shù)據(jù)到達(dá)第一個觸發(fā)器的Q輸出端需要的延時時間是 Tco,經(jīng)過組合邏輯的延時時間為Tdelay,然后到達(dá)第二個觸發(fā)器的D端,要希望時鐘能在第二個觸發(fā)器再次被穩(wěn)定地打入觸發(fā)器,則時鐘的延遲必須大于Tco+Tdelay+Tsetup,也就是說最小的時鐘周期 Tmin =Tco+Tdelay+Tsetup,即最快的時鐘頻率*Fmax=1/Tmin。FPGA 開發(fā)軟件也是通過這種方法來計算系統(tǒng)最高運行速度 Fmax。因為 Tco 和Tsetup是由具體的器件工藝決定的,故設(shè)計電路時只能改變組合邏輯的延遲時間Tdelay*,所以說縮短觸發(fā)器間組合邏輯的延時時間是提高同步電路速度的關(guān)鍵所在。由于一般同步電路都大于一級鎖存,而要使電路穩(wěn)定工作,時鐘周期必須滿足最大延時要求。故只有縮短最長延時路徑,才能提高電路的工作頻率??梢詫⑤^大的組合邏輯分解為較小的N塊,通過適當(dāng)?shù)姆椒ㄆ骄峙浣M合邏輯,然后在中間插入觸發(fā)器,并和原觸發(fā)器使用相同的時鐘,就可以避免在兩個觸發(fā)器之間出現(xiàn)過大的延時,消除速度瓶頸,這樣可以提高電路的工作頻率。這就是所謂”流水線”技術(shù)的基本設(shè)計思想,即原設(shè)計速度受限部分用一個時鐘周期實現(xiàn),采用流水線技術(shù)插入觸發(fā)器后,可用 N 個時鐘周期實現(xiàn),因此系統(tǒng)的工作速度可以加快,吞吐量加大。注意,流水線設(shè)計會在原數(shù)據(jù)通路上加入延時,另外硬件面積也會稍有增加。
例子:給了reg的setup,hold時間,求中間組合邏輯的delay范圍 :Delay 《 period - setup – hold
7:時序約束的概念和基本策略?
時序約束主要包括周期約束,偏移約束,靜態(tài)時序路徑約束三種。通過附加時序約束可以綜合布線工具調(diào)整映射和布局布線,使設(shè)計達(dá)到時序要求。附加時序約束的一般策略是先附加全局約束,然后對快速和慢速例外路徑附加專門約束。附加全局約束時,首先定義設(shè)計的所有時鐘,對各時鐘域內(nèi)的同步元件進(jìn)行分組,對分組附加周期約束,然后對 FPGA/CPLD 輸入輸出PAD 附加偏移約束、對全組合邏輯的 PAD TO PAD路徑附加約束。附加專門約束時,首先約束分組之間的路徑,然后約束快、慢速例外路徑和多周期路徑,以及其他特殊路徑。
8:附加約束的作用?
作用:
1:提高設(shè)計的工作頻率(減少了邏輯和布線延時);
2:獲得正確的時序分析報告;(靜態(tài)時序分析工具以約束作為判斷時序是否滿足設(shè)計要求的標(biāo)準(zhǔn),因此要求設(shè)計者正確輸入約束,以便靜態(tài)時序分析工具可以正確的輸出時序報告)
3:指定 FPGA/CPLD 的電氣標(biāo)準(zhǔn)和引腳位置。
9:FPGA 設(shè)計工程師努力的方向:
SOPC,高速串行 I/O,低功耗,可靠性,可測試性和設(shè)計驗證流程的優(yōu)化等方面。隨著芯片工藝的提高,芯片容量、集成度都在增加,F(xiàn)PGA設(shè)計也朝著高速、高度集成、低功 耗、高可靠性、高可測、可驗證性發(fā)展。芯片可測、可驗證,正在成為復(fù)雜設(shè)計所必備的條件,盡量在上板之前查出bug,將發(fā)現(xiàn) bug 的時間提前,這也是一些公司花大力氣設(shè)計仿真 平臺的原因。另外隨著單板功能的提高、成本的壓力,低功耗也逐漸進(jìn)入FPGA 設(shè)計者的 考慮范圍,完成相同的功能下,考慮如何能夠使芯片的功耗最低,據(jù)說 altera、xilinx 都在根據(jù)自己的芯片特點整理如何降低功耗的文檔。高速串行 IO 的應(yīng)用,也豐富了 FPGA 的應(yīng)用范圍,象 xilinx 的 v2pro中的高速鏈路也逐漸被應(yīng)用??傊?,學(xué)無止境,當(dāng)掌握一定概念、方法之后,就要開始考慮 FPGA 其它方面的問題了。
10:對于多位的異步信號如何進(jìn)行同步?
對以一位的異步信號可以使用“一位同步器進(jìn)行同步”,而對于多位的異步信號,可以采用如下方法:
1:可以采用保持寄存器加握手信號的方法(多數(shù)據(jù),控制,地址);
2:特 殊的具體應(yīng)用電路結(jié)構(gòu),根據(jù)應(yīng)用的不同而不同 ;
3:異步FIFO。(最常用的緩存單元是 DPRAM)
11:FPGA和CPLD的區(qū)別?
ASIC:專用集成電路,它是面向?qū)iT用途的電路,專門為一個用戶設(shè)計和制造的。根據(jù)一個用戶的特定要求,能以低研制成本,短、交貨周期供貨的全定制,半定制集成電路。與門陣列等其它ASIC(ApplicaTIon Specific IC)相比,它們又具有設(shè)計開發(fā)周期短、設(shè)計制造成本低、開發(fā)工具先進(jìn)、標(biāo)準(zhǔn)產(chǎn)品無需測試、質(zhì)量穩(wěn)定以及可實時在線檢驗等優(yōu)點。
CPLD FPGA
內(nèi)部結(jié)構(gòu) Product-term Look-up Table
程序存儲 內(nèi)部EEPROM SRAM,外掛EEPROM
資源類型 組合電路資源豐富 觸發(fā)器資源豐富
集成度 低 高
使用場合 完成控制邏輯 能完成比較復(fù)雜的算法
速度 慢 快
其他資源 - PLL、RAM和乘法器等
保密性 可加密 一般不能保密
12:鎖存器(latch)和觸發(fā)器(flip-flop)區(qū)別?
電平敏感的存儲器件稱為鎖存器。可分為高電平鎖存器和低電平鎖存器,用于不同時鐘之間的信號同步。有交叉耦合的門構(gòu)成的雙穩(wěn)態(tài)的存儲原件稱為觸發(fā)器。分為上升沿觸發(fā)和下降沿觸發(fā)??梢哉J(rèn)為是兩個不同電平敏感的鎖存器串連而成。前一個鎖存器決定了觸發(fā)器的建立時間, 后一個鎖存器則決定了保持時間。
13:FPGA 芯片內(nèi)有哪兩種存儲器資源?
FPGA 芯片內(nèi)有兩種存儲器資源:一種叫 block ram,另一種是由 LUT 配置成的內(nèi)部存儲器(也就是分布式 ram)。 Block ram 由一定數(shù)量固定大小的存儲塊構(gòu)成的,使用 BLOCK RAM 資源不占用額外的邏輯資源,并且速度快。但是使用的時候消耗的 BLOCK RAM 資源是其塊大小的整數(shù)倍。
14:什么是時鐘抖動?
時鐘抖動是指芯片的某一個給定點上時鐘周期發(fā)生暫時性變化,也就是說時鐘周期在不同的周期上可能加長或縮短。它是一個平均值為 0 的平均變量。
15:FPGA 設(shè)計中對時鐘的使用?(例如分頻等)
FPGA 芯片有固定的時鐘路由,這些路由能有減少時鐘抖動和偏差。需要對時鐘進(jìn)行相位移動或變頻的時候,一般不允許對時鐘進(jìn)行邏輯操作,這樣不僅會增加時鐘的偏差和抖動, 還會使時鐘帶上毛刺。一般的處理方法是采用 FPGA芯片自帶的時鐘管理器如 PLL,DLL 或 DCM,或者把邏輯轉(zhuǎn)換到觸發(fā)器的 D 輸入(這些也是對時鐘邏輯操作的替代方案)。
16:FPGA 設(shè)計中如何實現(xiàn)同步時序電路的延時?
首先說說異步電路的延時實現(xiàn):異步電路一半是通過加 buffer、兩級與非門等(我還沒用過所以也不是很清楚),但這是不適合同步電路實現(xiàn)延時的。在同步電路中,對于比較大的和特殊要求的延時,一半通過高速時鐘產(chǎn)生計數(shù)器,通過計數(shù)器來控制延時;對于比較小的延時,可以通過觸發(fā)器打一拍,不過這樣只能延遲一個時鐘周期。
17:FPGA 中可以綜合實現(xiàn)為 RAM/ROM/CAM 的三種資源及其注意事項?
三種資源:block ram;觸發(fā)器(FF),查找表(LUT); 注意事項:
1:在生成 RAM 等存儲單元時,應(yīng)該首選 block ram資源;其原因有二:第 一:使用 block ram 等資源,可以節(jié)約更多的 FF 和 4-LUT 等底層可編程單元。使用 block ram 可以說是“不用白不用”,是最大程度發(fā)揮器件效能,節(jié)約成本的一種體現(xiàn); 第二:block ram 是一種可以配置的硬件結(jié)構(gòu),其可靠性和速度與用LUT 和 register 構(gòu)建的存儲器更有優(yōu)勢。
2:弄清 FPGA 的硬件結(jié)構(gòu),合理使用 block ram 資源;
3:分析block ram 容量,高效使用 block ram 資源;
4:分布式 ram 資源(distribute ram)
18:什么是”線與”邏輯,要實現(xiàn)它,在硬件特性上有什么具體要求?
線與邏輯是兩個輸出信號相連可以實現(xiàn)與的功能。在硬件上,要用 oc 門來實現(xiàn),由于不用 oc 門可能使灌電流過大,而燒壞邏輯門。同時在輸出端口應(yīng)加一個上拉電阻。Oc 門就是集電極開路門。
19:什么是競爭與冒險現(xiàn)象?怎樣判斷?如何消除?
在組合電路中,某一輸入變量經(jīng)過不同途徑傳輸后,到達(dá)電路中某一匯合點的時間有先有后,這種現(xiàn)象稱競爭;由于競爭而使電路輸出發(fā)生瞬時錯誤的現(xiàn)象叫做冒險。 (也就是由于競爭產(chǎn)生的毛刺叫做冒險)。判斷方法:代數(shù)法(如果布爾式中有相反的信號則可能產(chǎn)生競爭和冒險現(xiàn)象);卡諾圖:有兩個相切的卡諾圈并且相切處沒有被其他卡諾圈包圍,就有 可能出現(xiàn)競爭冒險;實驗法:示波器觀測;
解決方法:
1:加濾波電路,消除毛刺的影響;
2:加選通信號,避開毛刺;
3:增加冗余項消除邏輯冒險。
20:Xilinx中與全局時鐘資源和DLL相關(guān)的硬件原語:
常用的與全局時鐘資源相關(guān)的Xilinx器件原語包括:IBUFG, IBUFGDS,BUFG,BUFGP, BUFGCE, BUFGMUX,BUFGDLL,DCM等。
HDL語言是分層次的、類型的,最常用的層次概念有系統(tǒng)與標(biāo)準(zhǔn)級、功能模塊級,行為級,寄存器傳輸級和門級。
21:查找表的原理與結(jié)構(gòu)?
查找表(look-up-table)簡稱為LUT,LUT本質(zhì)上就是一個RAM。目前FPGA中多使用4輸入的LUT,所以每一個LUT可以看成一個有 4位地址線的16x1的RAM。當(dāng)用戶通過原理圖或HDL語言描述了一個邏輯電路以后,PLD/FPGA開發(fā)軟件會自動計算邏輯電路的所有可能的結(jié)果,并把結(jié)果事先寫入RAM,這樣,每輸入一個信號進(jìn)行邏輯運算就等于輸入一個地址進(jìn)行查表,找出地址對應(yīng)的內(nèi)容,然后輸出即可
設(shè)計前端也稱邏輯設(shè)計,后端設(shè)計也稱物理設(shè)計,兩者并沒有嚴(yán)格的界限,一般涉及到與工藝有關(guān)的設(shè)計就是后端設(shè)計。
1:規(guī)格制定:客戶向芯片設(shè)計公司提出設(shè)計要求。
2:詳細(xì)設(shè)計:芯片設(shè)計公司(Fabless)根據(jù)客戶提出的規(guī)格要求,拿出設(shè)計解決方案和具體實現(xiàn)架構(gòu),劃分模塊功能。目前架構(gòu)的驗證一般基于
systemC語言,對價后模型的仿真可以使用systemC的仿真工具。例如:CoCentric和Visual Elite等。
3:HDL編碼:設(shè)計輸入工具:ultra ,visual VHDL等
4:仿真驗證:modelsim
5:邏輯綜合:synplify
6:靜態(tài)時序分析:synopsys的Prime Time
7:形式驗證:Synopsys的Formality.
23:你知道那些常用邏輯電平?TTL與COMS電平可以直接互連嗎?
常用邏輯電平:TTL、CMOS、LVTTL、LVCMOS、ECL(Emitter Coupled Logic)、PECL(Pseudo/Positive Emitter Coupled Logic)、LVDS(Low Voltage Differential Signaling)、GTL(Gunning Transceiver Logic)、BTL(Backplane Transceiver Logic)、ETL(enhanced transceiver logic)、GTLP(Gunning Transceiver Logic Plus);RS232、RS422、RS485(12V,5V,3.3V);也有一種答案是:常用邏輯電平:12V,5V,3.3V。
TTL和CMOS不可以直接互連,由于TTL是在0.3-3.6V之間,而CMOS則是有在12V的有在5V的。CMOS輸出接到TTL是可以直接互連。TTL接到 CMOS需要在輸出端口加一上拉電阻接到5V或者12V。cmos的高低電平分別為:Vih》=0.7VDD,Vil《=0.3VDD;Voh》=0.9VDD,Vol《=0.1VDD.
ttl的為:Vih》=2.0v,Vil《=0.8v;Voh》=2.4v,Vol《=0.4v.
用cmos可直接驅(qū)動ttl;加上拉電阻后,ttl可驅(qū)動cmos.
1、當(dāng)TTL電路驅(qū)動COMS電路時,如果TTL電路輸出的高電平低于COMS電路的最低高電平(一般為3.5V),這時就需要在TTL的輸出端接上拉電阻,以提高輸出高電平的值。
2、OC門電路必須加上拉電阻,以提高輸出的高電平值。
3、為加大輸出引腳的驅(qū)動能力,有的單片機(jī)管腳上也常使用上拉電阻。
4、在COMS芯片上,為了防止靜電造成損壞,不用的管腳不能懸空,一般接上拉電阻產(chǎn)生降低輸入阻抗,提供泄荷通路。
5、芯片的管腳加上拉電阻來提高輸出電平,從而提高芯片輸入信號的噪聲容限增強(qiáng)抗干擾能力。
6、提高總線的抗電磁干擾能力。管腳懸空就比較容易接受外界的電磁干擾。
7、長線傳輸中電阻不匹配容易引起反射波干擾,加上下拉電阻是電阻匹配,有效的抑制反射波干擾。 上拉電阻阻值的選擇原則包括:
1、從節(jié)約功耗及芯片的灌電流能力考慮應(yīng)當(dāng)足夠大;電阻大,電流小。
2、從確保足夠的驅(qū)動電流考慮應(yīng)當(dāng)足夠?。浑娮栊?,電流大。
3、對于高速電路,過大的上拉電阻可能邊沿變平緩。綜合考慮以上三點,通常在1k到10k之間選取。對下拉電阻也有類似道理。
OC門電路必須加上拉電阻,以提高輸出的高電平值。 OC門電路要輸出“1”時才需要加上拉電阻不加根本就沒有高電平。在有時我們用OC門作驅(qū)動(例如控制一個 LED)灌電流工作時就可以不加上拉電阻 。OC門可以實現(xiàn)“線與”運算。 OC門就是集電極開路輸出。 總之加上拉電阻能夠提高驅(qū)動能力。
24:IC設(shè)計中同步復(fù)位與異步復(fù)位的區(qū)別?
同步復(fù)位在時鐘沿采復(fù)位信號,完成復(fù)位動作。異步復(fù)位不管時鐘,只要復(fù)位信號滿足條件,就完成復(fù)位動作。異步復(fù)位對復(fù)位信號要求比較高,不能有毛刺,如果其與時鐘關(guān)系不確定,也可能出現(xiàn)亞穩(wěn)態(tài)。
25:MOORE 與 MEELEY狀態(tài)機(jī)的特征?
Moore 狀態(tài)機(jī)的輸出僅與當(dāng)前狀態(tài)值有關(guān), 且只在時鐘邊沿到來時才會有狀態(tài)變化。
Mealy 狀態(tài)機(jī)的輸出不僅與當(dāng)前狀態(tài)值有關(guān), 而且與當(dāng)前輸入值有關(guān)。
26:多時域設(shè)計中,如何處理信號跨時域?
不同的時鐘域之間信號通信時需要進(jìn)行同步處理,這樣可以防止新時鐘域中第一級觸發(fā)器的亞穩(wěn)態(tài)信號對下級邏輯造成影響。信號跨時鐘域同步:當(dāng)單個信號跨時鐘域時,可以采用兩級觸發(fā)器來同步;數(shù)據(jù)或地址總線跨時鐘域時可以采用異步fifo來實現(xiàn)時鐘同步;第三種方法就是采用握手信號。
27:說說靜態(tài)、動態(tài)時序模擬的優(yōu)缺點?
靜態(tài)時序分析是采用窮盡分析方法來提取出整個電路存在的所有時序路徑,計算信號在這些路徑上的傳播延時,檢查信號的建立和保持時間是否滿足時序要求,通過對最大路徑延時和最小路徑延時的分析,找出違背時序約束的錯誤。它不需要輸入向量就能窮盡所有的路徑,且運行速度很快、占用內(nèi)存較少,不僅可以對芯片設(shè)計進(jìn)行全面的時序功能檢查,而且還可利用時序分析的結(jié)果來優(yōu)化設(shè)計,因此靜態(tài)時序分析已經(jīng)越來越多地被用到數(shù)字集成電路設(shè)計的驗證中。
動態(tài)時序模擬就是通常的仿真,因為不可能產(chǎn)生完備的測試向量,覆蓋門級網(wǎng)表中的每一條路徑。因此在動態(tài)時序分析中,無法暴露一些路徑上可能存在的時序問題;
28:為什么一個標(biāo)準(zhǔn)的倒相器中P管的寬長比要比N管的寬長比大?
和載流子有關(guān),P管是空穴導(dǎo)電,N管是電子導(dǎo)電,電子的遷移率大于空穴,同樣的電場下,N管的電流大于P管,因此要增大P管的寬長比,使之對稱,這樣才能使得兩者上升時間下降時間相等、高低電平的噪聲容限一樣、充電放電的時間相等。
29:latch與register的區(qū)別,為什么現(xiàn)在多用register.行為級描述中l(wèi)atch如何產(chǎn)生的?
latch是電平觸發(fā),register是邊沿觸發(fā),register在同一時鐘邊沿觸發(fā)下動作,符合同步電路的設(shè)計思想,而latch則屬于異步電路設(shè)計,往往會導(dǎo)致時序分析困難,不適當(dāng)?shù)膽?yīng)用latch則會大量浪費芯片資源。
30:狀態(tài)圖是以幾何圖形的方式來描述時序邏輯電路的狀態(tài)轉(zhuǎn)移規(guī)律以及輸出與輸入的關(guān)系。
31:sram,falsh memory,及dram的區(qū)別?
sram:靜態(tài)隨機(jī)存儲器,存取速度快,但容量小,掉電后數(shù)據(jù)會丟失,不像DRAM需要不停的REFRESH,制造成本較高,通常用來作為快?。–ACHE) 記憶體使用
flash:閃存,存取速度慢,容量大,掉電后數(shù)據(jù)不會丟失
dram:動態(tài)隨機(jī)存儲器,必須不斷的重新的加強(qiáng)(REFRESHED)電位差量,否則電位差將降低至無法有足夠的能量表現(xiàn)每一個記憶單位處于何種狀態(tài)。價格比sram**便宜,但訪問速度較慢,耗電量較大,常用作計算機(jī)的內(nèi)存**使用。
32:有四種復(fù)用方式,頻分多路復(fù)用,寫出另外三種?
四種復(fù)用方式:頻分多路復(fù)用(FDMA),時分多路復(fù)用(TDMA),碼分多路復(fù)用(CDMA),波分多路復(fù)用(WDMA)
33:基爾霍夫定理的內(nèi)容
基爾霍夫定律包括電流定律和電壓定律:
電流定律:在集總電路中,任何時刻,對任一節(jié)點,所有流出節(jié)點的支路電流的代數(shù)和恒等于零。
電壓定律:在集總電路中,任何時刻,沿任一回路,所有支路電壓的代數(shù)和恒等于零。
34:描述反饋電路的概念,列舉他們的應(yīng)用。
反饋,就是在電路系統(tǒng)中,把輸出回路中的電量輸入到輸入回路中去。
反饋的類型有:電壓串聯(lián)負(fù)反饋、電流串聯(lián)負(fù)反饋、電壓并聯(lián)負(fù)反饋、電流并聯(lián)負(fù)反饋。
負(fù)反饋的優(yōu)點:降低放大器的增益靈敏度,改變輸入電阻和輸出電阻,改善放大器的線性和非線性失真,有效地擴(kuò)展放大器的通頻帶,自動調(diào)節(jié)作用。
電壓負(fù)反饋的特點:電路的輸出電壓趨向于維持恒定。 電流負(fù)反饋的特點:電路的輸出電流趨向于維持恒定。
35:有源濾波器和無源濾波器的區(qū)別
無源濾波器:這種電路主要有無源元件R、L和C組成
有源濾波器:集成運放和R、C組成,具有不用電感、體積小、重量輕等優(yōu)點。
集成運放的開環(huán)電壓增益和輸入阻抗均很高,輸出電阻小,構(gòu)成有源濾波電路后還具有一定的電壓放大和緩沖作用。但集成運放帶寬有限,所以目前的有源濾波電路的工作頻率難以做得很高。
36:什么叫做OTP片、掩膜片,兩者的區(qū)別何在?
OTP means one time program,一次性編程 MTP means multi time program,多次性編程
OTP(One Time Program)是MCU的一種存儲器類型
MCU按其存儲器類型可分為MASK(掩模)ROM、OTP(一次性可編程)ROM、FLASHROM等類型。
MASKROM的MCU價格便宜,但程序在出廠時已經(jīng)固化,適合程序固定不變的應(yīng)用場合;
FALSHROM的MCU程序可以反復(fù)擦寫,靈活性很強(qiáng),但價格較高,適合對價格不敏感的應(yīng)用場合或做開發(fā)用途;
OTP ROM的MCU價格介于前兩者之間,同時又擁有一次性可編程能力,適合既要求一定靈活性,又要求低成本的應(yīng)用場合,尤其是功能不斷翻新、需要迅速量產(chǎn)的電子產(chǎn)品。
37、單片機(jī)上電后沒有運轉(zhuǎn),首先要檢查什么?
首先應(yīng)該確認(rèn)電源電壓是否正常。用電壓表測量接地引腳跟電源引腳之間的電壓,看是否是電源電壓,例如常用的5V。
接下來就是檢查復(fù)位引腳電壓是否正常。分別測量按下復(fù)位按鈕和放開復(fù)位按鈕的電壓值,看是否正確。
然后再檢查晶振是否起振了,一般用示波器來看晶振引腳的波形,注意應(yīng)該使用示波器探頭的“X10”檔。另一個辦法是測量復(fù)位狀態(tài)下的IO口電平,按住復(fù)位鍵不放,然后測量IO口(沒接外部上拉的P0口除外)的電壓,看是否是高電平,如果不是高電平,則多半是因為晶振沒有起振。 另外還要注意的地方是,如果使用片內(nèi)ROM的話(大部分情況下如此,現(xiàn)在已經(jīng)很少有用外部擴(kuò)ROM的了),一定要將EA引腳拉高,否則會出現(xiàn)程序亂跑的情況。有時用仿真器可以,而燒入片子不行,往往是因為EA引腳沒拉高的緣故(當(dāng)然,晶振沒起振也是原因只一)。
經(jīng)過上面幾點的檢查,一般即可排除故障了。如果系統(tǒng)不穩(wěn)定的話,有時是因為電源濾波不好導(dǎo)致的。在單片機(jī)的電源引腳跟地引腳之間接上一個0.1uF的電容會有所改善。如果電源沒有濾波電容的話,則需要再接一個更大濾波電容,例如220uF的。遇到系統(tǒng)不穩(wěn)定時,就可以并上電容試試(越靠近芯片越好)。
38: 時鐘周期為 T,觸發(fā)器 D1 的建立時間最大為 T1max,最小為 T1min。組合邏輯電路最大延遲為 T2max,最小為 T2min。問:觸發(fā)器 D2 的建立時間 T3 和保持時間 T4 應(yīng)滿足什么條件?
建立時間容限:相當(dāng)于保護(hù)時間,這里要求建立時間容限大于等于 0。
保持時間容限:保持時間容限也要求大于等于 0。
由上圖可知,建立時間容限=Tclk-Tffpd(max)-Tcomb(max)-Tsetup,根據(jù)建立時間容限 ≥ 0 , 也 就 是
Tclk-Tffpd(max)-Tcomb(max)-Tsetup ≥ 0 , 可 以 得 到 觸 發(fā) 器 D2 的 Tsetup ≤
Tclk-Tffpd(max)-Tcomb(max),由于題目沒有考慮 Tffpd,所以我們認(rèn)為 Tffpd=0,于是得到
Tsetup≤T-T2max。
由上圖可知,保持時間容限+Thold=Tffpd(min)+Tcomb(min),所以保持時間容限=
Tffpd(min)+Tcomb(min)-Thold,根據(jù)保持時間容限≥0,也就是 Tffpd(min)+Tcomb(min)-Thold≥0,得到觸發(fā)器 D2 的 Thold≤Tffpd(min)+Tcomb(min),由于題目沒有考慮 Tffpd,所以我們 認(rèn)為Tffpd=0,于是得到 Thold≤T2min。關(guān)于保持時間的理解就是,在觸發(fā)器 D2 的輸入信 號還處在保持時間的時候,如果觸發(fā)器 D1的輸出已經(jīng)通過組合邏輯到達(dá) D2 的輸入端的話, 將會破壞 D2 本來應(yīng)該保持的數(shù)據(jù)。
評論
查看更多