電子發(fā)燒友App

硬聲App

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線(xiàn)課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

電子發(fā)燒友網(wǎng)>可編程邏輯>賽靈思推出Vivado設(shè)計(jì)套件HLx版本,助力SoC和FPGA以及打造可復(fù)用的平臺(tái)

賽靈思推出Vivado設(shè)計(jì)套件HLx版本,助力SoC和FPGA以及打造可復(fù)用的平臺(tái)

收藏

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴

評(píng)論

查看更多

相關(guān)推薦

2020研電開(kāi)始,Xilinx萬(wàn)元大獎(jiǎng)等你來(lái)!看AI+MPsoc平臺(tái)如何選?

創(chuàng)意有你,未來(lái)可期!第十五屆中國(guó)研究生電子設(shè)計(jì)競(jìng)賽Xilinx賽道 開(kāi)賽了! 萬(wàn)元專(zhuān)項(xiàng)大獎(jiǎng)為大賽助力!米爾MYD-CZU3EG入選官方指定開(kāi)發(fā)平臺(tái)頂尖平臺(tái), 專(zhuān)業(yè)培訓(xùn),商業(yè)孵化,還等
2020-05-23 15:36:29

FPGA就像是一張精密的畫(huà)布 - DSP 專(zhuān)家給你一個(gè)選擇 FPGA 的理由

不會(huì)使用的軟件和系統(tǒng)工程師們, 現(xiàn)在可以再次把FPGA 開(kāi)發(fā)提到日程上來(lái)了, 因?yàn)?b class="flag-6" style="color: red">賽在解決“易用性”問(wèn)題上已經(jīng)邁出了幾大步,其中包括: 2012 年就發(fā)布了 Vivado 設(shè)計(jì)套件集成環(huán)境
2018-08-10 09:16:48

FPGA就像是一張精密的畫(huà)布 - DSP 專(zhuān)家給你一個(gè)選擇 FPGA 的理由

使用的軟件和系統(tǒng)工程師們, 現(xiàn)在可以再次把FPGA 開(kāi)發(fā)提到日程上來(lái)了, 因?yàn)?b class="flag-6" style="color: red">賽在解決“易用性”問(wèn)題上已經(jīng)邁出了幾大步,其中包括: 2012 年就發(fā)布了 Vivado 設(shè)計(jì)套件集成環(huán)境,大大
2018-08-13 09:31:45

FPGA是用altera多還是的多呢

FPGA是用altera多還是的多呢,我買(mǎi)的開(kāi)發(fā)板是altera的,但是很多人推薦說(shuō)學(xué)習(xí)的好
2016-01-09 21:27:25

FPGA的發(fā)展現(xiàn)狀如何?

FPGA的發(fā)展現(xiàn)狀如何?推出的領(lǐng)域目標(biāo)設(shè)計(jì)平臺(tái)如何簡(jiǎn)化設(shè)計(jì)、縮短開(kāi)發(fā)時(shí)間?
2021-04-08 06:18:44

FPGA設(shè)計(jì)之浮點(diǎn)DSP算法實(shí)現(xiàn)【工程師作品】

FPGA設(shè)計(jì)之浮點(diǎn)DSP算法實(shí)現(xiàn),DSP算法是很多工程師在設(shè)計(jì)過(guò)程中都會(huì)遇到的問(wèn)題,本文將從FPGA設(shè)計(jì)的角度來(lái)講解浮點(diǎn)DSP算法的實(shí)現(xiàn)。FPGA設(shè)計(jì)之浮點(diǎn)DSP算法實(shí)現(xiàn)是工程師最新力作,資料不可多得,大家珍惜啊1FPGA設(shè)計(jì)之浮點(diǎn)DSP算法實(shí)現(xiàn)[hide][/hide]
2012-03-01 15:23:56

FPGA設(shè)計(jì)時(shí)序約束指南【工程師力作】

的一條或多條路徑。在 FPGA 設(shè)計(jì)中主要有四種類(lèi)型的時(shí)序約束:PERIOD、OFFSET IN、OFFSET OUT 以及 FROM: TO(多周期)約束。FPGA設(shè)計(jì)時(shí)序約束指南[hide][/hide]`
2012-03-01 15:08:40

Vivado HLS視頻庫(kù)加速Zynq-7000 All Programmable SoC OpenCV應(yīng)用

Vivado HLS視頻庫(kù)加速Zynq-7000 All Programmable SoC OpenCV應(yīng)用加入免費(fèi)在線(xiàn)研討會(huì),了解如何在Zynq?-7000 All Programmable
2013-12-30 16:09:34

Vivado ML(機(jī)器學(xué)習(xí)) 2021嘗鮮 精選資料分享

參考:UG973 (v2021.1)圖:全新 Vivado? ML 版Vivado 2021.1這個(gè)新版本的新增加的一些特:1、在IP這個(gè)層面的功能的增強(qiáng),主要體現(xiàn)在新增加了一個(gè)BD...
2021-07-20 07:06:23

打造Zynq平臺(tái)性?xún)r(jià)比標(biāo)桿,MYIR強(qiáng)勢(shì)推出MYC-Y7Z010/007S核心板

、 串口、I2C 、CAN.、SPI、ADC、SDIO 以及靈活配置的84單端/42差分 Select I/O等豐富外設(shè)接口,為客戶(hù)提供了最佳性能和最優(yōu)成本的組合選擇。 ??同時(shí)米爾推出了配套
2018-03-11 21:41:35

7系列采用FPGA電源模塊

。ROHM與安富利公司共同開(kāi)發(fā)7系列FPGA及Zynq?–7000 All Programmable SoC的評(píng)估套件Mini-Module Plus 用的電源模塊。安富利公司已經(jīng)開(kāi)發(fā)出多款
2018-12-04 10:02:08

FPGA初學(xué)者 必備圖書(shū) 特權(quán)同學(xué)新書(shū)《勇敢的芯伴你玩轉(zhuǎn) FPGA

很好的選擇。 序言經(jīng)歷了三十多年的發(fā)展,FPGA在人工智能、嵌入式視覺(jué)這些新興的領(lǐng)域又一次展示了其重構(gòu)、并行計(jì)算的魅力。例如Xilinx最新推出的面向平臺(tái)、算法及應(yīng)用開(kāi)發(fā)的 reVISION 堆棧
2017-11-27 12:23:53

FPGA原理圖例子之s3astarter

`FPGA原理圖例子之s3astarter 一向是FPGA領(lǐng)域里的領(lǐng)先者,運(yùn)用FPGA需要深入的理解它的工作原理,小編親子整理了s3astarter 的經(jīng)典fpga原理圖分享給電子工程師們。FPGA原理圖例子之s3astarter [hide][/hide]`
2012-03-16 10:41:19

FPGA對(duì)DLP數(shù)字影院投影儀產(chǎn)生了哪些影響?

公司(Xilinx)日前宣布NEC子公司NEC Display Solutions有限公司的三款DLP數(shù)字影院投影儀產(chǎn)品,均采用了Virtex?-5 FPGA系列產(chǎn)品。
2019-08-19 07:12:03

FPGA設(shè)計(jì)大賽參賽者自評(píng)分表格下載

FPGA設(shè)計(jì)大賽參賽者自評(píng)分表格下載自評(píng)分表填寫(xiě)指引:參賽者須于提交設(shè)計(jì)作品時(shí)一并呈交自評(píng)分表。每一個(gè)參賽作品最高可獲得10分自評(píng)分。請(qǐng)?jiān)谶m當(dāng)?shù)姆礁裆洗蚬?。參賽者作品自評(píng)分表格下載:[hide
2012-04-24 15:07:27

FPGA該怎么應(yīng)對(duì)內(nèi)窺鏡系統(tǒng)架構(gòu)的挑戰(zhàn)?

  什么是FPGA?如何幫助內(nèi)窺鏡制造商克服復(fù)雜的設(shè)計(jì)約束,生產(chǎn)出極具競(jìng)爭(zhēng)優(yōu)勢(shì)的產(chǎn)品?如何幫助他們成功構(gòu)建外形小巧的低功耗內(nèi)窺鏡攝像頭、高性?xún)r(jià)比的攝像機(jī)控制單元(CCU),以及多功能、低成本的圖像管理設(shè)備?  
2019-09-17 06:31:55

推出全球最大容量的FPGA – Virtex UltraScale+ VU19P

自適應(yīng)和智能計(jì)算的全球領(lǐng)先企業(yè)公司(Xilinx, Inc.,(NASDAQ:XLNX))今天宣布推出全球最大容量的 FPGA – Virtex UltraScale+ VU19P,從而進(jìn)一步
2020-11-02 08:34:50

ISE? 設(shè)計(jì)套件11.1版對(duì)FPGA有什么優(yōu)化作用?

每一版本都提供了完整的FPGA設(shè)計(jì)流程,并且專(zhuān)門(mén)針對(duì)特定的用戶(hù)群體(工程師)和特定領(lǐng)域的設(shè)計(jì)方法及設(shè)計(jì)環(huán)境要求進(jìn)行了優(yōu)化。那大家知道ISE? 設(shè)計(jì)套件11.1版對(duì)FPGA有什么優(yōu)化作用嗎?
2019-07-30 06:52:50

Verilog(FPGACPLD)設(shè)計(jì)小技巧

Verilog(FPGACPLD)設(shè)計(jì)小技巧
2012-08-19 22:52:02

Virtex-6 HXT FPGA ML630提供參考時(shí)鐘電路圖

Virtex-6 HXT FPGA ML630評(píng)估套件采用SiTime電子發(fā)燒友振具體型號(hào)為:SIT9102AI-243N25E200.0000,而目前針對(duì)這一型號(hào)sitime推出了抖動(dòng)更低
2014-11-17 15:07:35

Zynq-7000擴(kuò)展處理平臺(tái)讓編程流程更簡(jiǎn)單

Zynq-7000擴(kuò)展處理平臺(tái)(EPP)將雙ARM Cortex-A9 MPCore處理器系統(tǒng)與可編程邏輯和硬IP外設(shè)緊密集成在一起,提供了靈活性、可配置性和性能的完美組合。圍繞其剛剛推出
2019-05-16 10:44:42

公司亞太區(qū)銷(xiāo)售與市場(chǎng)副總裁給XILINX客戶(hù)的信

尊敬的客戶(hù)朋友們:在此,我謹(jǐn)代表公司與您分享一個(gè)激動(dòng)人心的喜訊: 3 月1 日,公司宣布全球第一片28nmFPGA 芯片(7K325T) 成功量產(chǎn)了!該里程碑式信息的發(fā)布,不僅是
2012-03-22 15:17:12

有哪幾種ISE設(shè)計(jì)套件配置版本 ?

有哪幾種ISE設(shè)計(jì)套件配置版本 ?
2021-04-30 06:30:50

FPGA用什么開(kāi)發(fā)工具編程,有沒(méi)有大佬分享一下安裝包

FPGA用什么開(kāi)發(fā)工具編程,有沒(méi)有大佬分享一下安裝包
2018-05-24 17:51:38

(XILINX)全新7系列FPGA詳述

(XILINX)全新7系列FPGA詳述
2012-08-14 12:20:22

ADAS及后續(xù)升級(jí)的事實(shí)標(biāo)準(zhǔn)平臺(tái)是什么?

公司在汽車(chē)市場(chǎng)上立足已有相當(dāng)長(zhǎng)的歷史,但在過(guò)去四年里,加上 2011 年 Zynq-7000 All Programmable SoC 開(kāi)始商業(yè)應(yīng)用,迅速成長(zhǎng)為高級(jí)駕駛員輔助系統(tǒng) (ADAS) 新興市場(chǎng)的優(yōu)選平臺(tái)提供商。
2019-10-10 08:04:12

ISE 12設(shè)計(jì)套件創(chuàng)新功能圖文詳解

28nm 架構(gòu)發(fā)布,具有時(shí)鐘門(mén)控技術(shù)、部分重配置技術(shù)支持針對(duì)目標(biāo)設(shè)計(jì)平臺(tái)推出ISE11 設(shè)計(jì)套件領(lǐng)域?qū)S梅椒?b class="flag-6" style="color: red">賽重要里程碑事件2009年4月2009年10月2010年3月2010年2月2010年5月ISE12設(shè)計(jì)套件
2012-08-12 12:22:46

ISE 12設(shè)計(jì)套件對(duì)FPGA有哪些影響?

公司(Xilinx)最新推出的ISE 12軟件設(shè)計(jì)套件,實(shí)現(xiàn)了具有更高設(shè)計(jì)生產(chǎn)力的功耗和成本的突破性?xún)?yōu)化。ISE 設(shè)計(jì)套件首次利用“智能”時(shí)鐘門(mén)控技術(shù),將動(dòng)態(tài)功耗降低多達(dá) 30%。
2019-11-08 08:27:56

ISE 12設(shè)計(jì)套件對(duì)FPGA生產(chǎn)力有什么影響?

公司(Xilinx)最新推出的ISE 12軟件設(shè)計(jì)套件,實(shí)現(xiàn)了具有更高設(shè)計(jì)生產(chǎn)力的功耗和成本的突破性?xún)?yōu)化。ISE 設(shè)計(jì)套件首次利用“智能”時(shí)鐘門(mén)控技術(shù),將動(dòng)態(tài)功耗降低多達(dá) 30%。
2019-08-20 08:33:19

Xilinx UltraScale 系列發(fā)布常見(jiàn)問(wèn)題匯總

芯片發(fā)貨后,繼續(xù)積極推動(dòng)UltraScale器件系列發(fā)貨進(jìn)程。該器件系列采用業(yè)界唯一的ASIC級(jí)可編程架構(gòu)以及Vivado ASIC增強(qiáng)型設(shè)計(jì)套件和UltraFast?設(shè)計(jì)方法,提供了媲美
2013-12-17 11:18:00

XilinxFPGA技術(shù)及應(yīng)用線(xiàn)上公開(kāi)課

` 本帖最后由 MGJOY 于 2017-4-10 15:07 編輯 本周三,4月12日,FPGA技術(shù)及應(yīng)用線(xiàn)上公開(kāi)課。歡迎大家觀看、學(xué)習(xí)交流~分享主題【FPGA人工智能領(lǐng)域技術(shù)及應(yīng)用】嵌入式視覺(jué)領(lǐng)域技術(shù)和解決方案機(jī)器學(xué)習(xí)方面的技術(shù)和解決方案ADAS/自動(dòng)駕駛方面的應(yīng)用`
2017-04-10 15:06:16

Xilinx方案

能做方案的,請(qǐng)聯(lián)系
2019-01-21 19:31:40

[原創(chuàng)]可編程邏輯芯片XCF08P

介紹了在系統(tǒng)平臺(tái)的閃存系列可編程配置PROM的可編程邏輯芯片XCF08P,1至32兆位(Mbit)密度,這些PROM提供了一個(gè)易于使用,低成本高效益的可編程邏輯芯片,以及用于存儲(chǔ)大型
2010-04-07 13:37:44

”搶樓活動(dòng)第二輪,中獎(jiǎng)樓層公布!

`{:4_122:}{:4_122:}搶樓啦??!“”搶樓活動(dòng)第二輪中獎(jiǎng)樓層公布號(hào)外號(hào)外{:4_104:}:為了答謝各位壇友們的大力支持,我和我的小伙伴們決定在增加5個(gè)中獎(jiǎng)樓層,讓各位中獎(jiǎng)的幾率
2013-10-11 10:40:34

【AD新聞】新CEO訪華繪藍(lán)圖,7nm ACAP平臺(tái)要讓CPU/GPU難企及

宣布公司的未來(lái)愿景與戰(zhàn)略藍(lán)圖。根據(jù)Peng的規(guī)劃,將憑借新發(fā)展、新技術(shù)和新方向,打造“靈活應(yīng)變的智能世界”。在該世界中,將超越FPGA的局限,推出高度靈活且自適應(yīng)的全新處理器及平臺(tái)產(chǎn)品
2018-03-23 14:31:40

【PYNQ-Z2申請(qǐng)】基于PYNQ-Z2平臺(tái)的圖像實(shí)時(shí)力學(xué)測(cè)量

項(xiàng)目名稱(chēng):基于PYNQ-Z2平臺(tái)的圖像實(shí)時(shí)力學(xué)測(cè)量試用計(jì)劃:申請(qǐng)理由本人在圖像輔助力學(xué)測(cè)量領(lǐng)域有三年的研究經(jīng)驗(yàn),曾設(shè)計(jì)過(guò)類(lèi)似基于光學(xué)及圖像的微納力學(xué)傳感器,想借助發(fā)燒友論壇和
2019-01-09 14:49:25

【芯A83T試用體驗(yàn)】打造語(yǔ)言學(xué)習(xí)機(jī)

A83T開(kāi)發(fā)板支持音頻輸入輸出并完美兼容各種安卓應(yīng)用,我們完全可以將芯A83T開(kāi)發(fā)板打造為一個(gè)語(yǔ)言學(xué)習(xí)機(jī)筆者在芯A83T開(kāi)發(fā)板上下載試用了一款名叫Rosettastone的語(yǔ)言學(xué)
2017-07-01 10:19:53

為什么推出Virtex-5LXT FPGA平臺(tái)和IP解決方案?

為什么推出Virtex-5LXT FPGA平臺(tái)和IP解決方案?如何打造一個(gè)適用于星形系統(tǒng)和網(wǎng)狀系統(tǒng)的串行背板結(jié)構(gòu)接口FPGA
2021-04-29 06:18:31

為什么說(shuō)已經(jīng)遠(yuǎn)遠(yuǎn)領(lǐng)先于Altera?

Altera和20年來(lái)都在FPGA這個(gè)窄眾市場(chǎng)激烈的競(jìng)爭(zhēng)者,然而Peter Larson基于對(duì)兩個(gè)公司現(xiàn)金流折現(xiàn)法的研究表明,是目前FPGA市場(chǎng)的絕對(duì)領(lǐng)先者。
2019-09-02 06:04:21

什么是豐富目標(biāo)設(shè)計(jì)平臺(tái)

今年年初,率先在FPGA領(lǐng)域提出目標(biāo)設(shè)計(jì)平臺(tái)概念,旨在通過(guò)選用開(kāi)放的標(biāo)準(zhǔn)、通用的開(kāi)發(fā)流程以及類(lèi)似的設(shè)計(jì)環(huán)境,減少通用工作對(duì)設(shè)計(jì)人員時(shí)間的占用,確保他們能集中精力從事創(chuàng)新性的開(kāi)發(fā)工作。
2019-08-13 07:27:15

以ARM處理器為核心的擴(kuò)展式處理平臺(tái)怎么樣?

無(wú)論是汽車(chē)駕駛輔助、智能視頻監(jiān)控、工業(yè)自動(dòng)化、航天與國(guó)防或是無(wú)線(xiàn)通信等終端應(yīng)用,功能的日益復(fù)雜使得嵌入式系統(tǒng)對(duì)性能、功耗、成本、尺寸和靈活性提出了更高要求。為此,公司(Xilinx)推出全新
2019-10-15 06:30:53

使用MATLAB & Simulink Add-on插件面向Versal AI引擎設(shè)計(jì)

MATLAB & Simulink Add-on插件是將 ModelComposer 和 System Generator forDSP完美結(jié)合的統(tǒng)一工具。
2021-01-28 06:33:40

回顧Elecfans開(kāi)放日之“跟安富利學(xué)FPGA的工業(yè)應(yīng)用“

Programmable技術(shù),助力智能工業(yè)系統(tǒng)”15:00-15:10 休息時(shí)間15:10-16:30 自由分享+主題討論16:30-17:00 結(jié)束【活動(dòng)獎(jiǎng)品】黑色雙肩包,圓珠筆,筆記本【活動(dòng)咨詢(xún)】活動(dòng)咨詢(xún)
2013-11-01 13:48:38

FPGA中使用ARM及AMBA總線(xiàn)

國(guó)外的融合技術(shù)專(zhuān)家展示了一項(xiàng)基于FPGA的數(shù)據(jù)采集系統(tǒng),用于合成孔徑成像技術(shù)。采用了Xilinx ISE設(shè)計(jì)軟件,支持ARM AMBA AXI4接口。文風(fēng)犀利,觀點(diǎn)新穎,FPGA中使用ARM及AMBA總線(xiàn)中不可多得的資料在FPGA中使用ARM及AMBA總線(xiàn)[hide][/hide]
2012-03-01 15:48:17

基于FPGA的EtherCAT主站運(yùn)動(dòng)控制

基于FPGA的EtherCAT主站總線(xiàn)控制 ,論壇有做運(yùn)動(dòng)控制這方面的技術(shù)嗎?目前我已實(shí)現(xiàn)帶32軸同步運(yùn)行,同步抖動(dòng)±75ns,控制精度125us。感興趣的可以一起探討下
2018-07-23 12:00:39

基于FPGA的卷積神經(jīng)網(wǎng)絡(luò)實(shí)現(xiàn)設(shè)計(jì)

計(jì)算集群。因此,亟需一種能夠加速算法又不會(huì)顯著增加功耗的處理平臺(tái)。在這樣的背景下,FPGA 似乎是一種理想的選擇,其固有特性有助于在低功耗條件下輕松啟動(dòng)眾多并行過(guò)程。讓我們來(lái)詳細(xì)了解一下如何在
2019-06-19 07:24:41

基于Virtex-5 FPGA的LTE仿真器設(shè)計(jì)

和功能測(cè)試覆蓋了完整LTE協(xié)議棧及其應(yīng)用。射頻前端采用本地多輸入多輸出(MIMO)設(shè)計(jì),支持5MHz、10MHz、15MHz和20MHz多種不同帶寬?! ∵@個(gè)仿真器中心采用三個(gè)Virtex?-5
2019-06-17 06:36:10

如何使用FPGA加速包處理?

FAST包處理器的核心功能是什么如何使用FPGA加速包處理?
2021-04-30 06:32:20

如何利用28納米工藝加速平臺(tái)開(kāi)發(fā)?

全球可編程邏輯解決方案領(lǐng)導(dǎo)廠商公司 (Xilinx Inc.) 宣布,為推進(jìn)可編程勢(shì)在必行之必然趨勢(shì),正對(duì)系統(tǒng)工程師在全球發(fā)布新一代可編程FPGA平臺(tái)。和前代產(chǎn)品相比,全新的平臺(tái)功耗降低
2019-08-09 07:27:00

怎么利用FGPA實(shí)現(xiàn)降采樣FIR濾波器?

怎么利用FGPA實(shí)現(xiàn)降采樣FIR濾波器?這種濾波器在軟件無(wú)線(xiàn)電與數(shù)據(jù)采集類(lèi)應(yīng)用中都很常見(jiàn)。
2019-08-15 08:21:22

提交FPGA設(shè)計(jì)方案,贏取FPGA開(kāi)發(fā)板

“玩轉(zhuǎn)FPGA:iPad2,開(kāi)發(fā)板等你拿”活動(dòng)持續(xù)火爆進(jìn)行中……………………活動(dòng)得到了廣大電子工程師積極強(qiáng)烈的支持,為了回報(bào)電子工程師和網(wǎng)站會(huì)員,現(xiàn)在只需提交fpga設(shè)計(jì)方案,就有機(jī)會(huì)獲得
2012-07-06 17:24:41

的開(kāi)發(fā)環(huán)境ISE軟件下載地址

剛開(kāi)始學(xué)FPGA,求他的ISE軟件下載地址,我在網(wǎng)上沒(méi)搜到。謝謝了
2012-08-02 09:52:12

海量干貨分享!XDF(開(kāi)發(fā)者大會(huì))北京站各分論壇演講資料公布

2018年 XDF (開(kāi)發(fā)者大會(huì))北京站的全部演講內(nèi)容現(xiàn)已開(kāi)放,現(xiàn)整理供大家下載學(xué)習(xí),以下是本屆 XDF 的各分論壇演講題目與資料。云端分論壇收斂 IO 加速平臺(tái) - Xilinx
2019-01-03 15:19:42

玩轉(zhuǎn)FPGA (xilinx)FPGA設(shè)計(jì)大賽圓滿(mǎn)結(jié)束

  電子發(fā)燒友網(wǎng)訊:由(xilinx)公司和華強(qiáng)PCB網(wǎng)贊助,電子發(fā)燒友網(wǎng)主辦的玩轉(zhuǎn)FPGA,設(shè)計(jì)大賽已經(jīng)圓滿(mǎn)結(jié)束。本活動(dòng)旨在建立一個(gè)FPGA技能展示和技術(shù)交流平臺(tái),鼓勵(lì)廣大參賽者發(fā)揮
2012-09-06 11:52:48

玩轉(zhuǎn)FPGA (xilinx)FPGA設(shè)計(jì)大賽獲獎(jiǎng)名單!??!

今后也會(huì)推出更多的設(shè)計(jì)大賽服務(wù)于廣大的電子工程師及電子愛(ài)好者?! 「剑和孓D(zhuǎn)FPGA,FPGA設(shè)計(jì)大賽活動(dòng)頁(yè)面   玩轉(zhuǎn)FPGA,FPGA設(shè)計(jì)大賽參賽作品展示區(qū)  大賽官方QQ
2012-09-06 11:54:16

玩轉(zhuǎn)FPGA,FPGA設(shè)計(jì)大賽開(kāi)賽啦

經(jīng)歷過(guò)和牛人一起進(jìn)行FPGA設(shè)計(jì)比賽的激烈競(jìng)爭(zhēng)嗎?你感受過(guò)FPGA原廠開(kāi)發(fā)板和fpga行業(yè)泰斗直接帶來(lái)的強(qiáng)烈震撼嗎? 沒(méi)經(jīng)歷過(guò)沒(méi)關(guān)系,電子發(fā)燒友網(wǎng)主辦,贊助的“FPGA方案開(kāi)發(fā)設(shè)計(jì)大賽”已經(jīng)為
2012-04-23 09:31:16

玩轉(zhuǎn)FPGA,FPGA設(shè)計(jì)大賽活動(dòng)細(xì)則,參賽必看

本帖最后由 eehome 于 2013-1-5 10:00 編輯 玩轉(zhuǎn)FPGA,FPGA設(shè)計(jì)大賽 本次大賽鼓勵(lì)參賽者使用當(dāng)前最受歡迎的熱點(diǎn)技術(shù)領(lǐng)域和熱點(diǎn)芯片為主的方案,來(lái)作為大賽
2012-04-24 14:40:58

用OpenCV和Vivado HLS加速基于Zynq SoC的嵌入式視覺(jué)應(yīng)用開(kāi)發(fā)

利用Zynq SoC的諸多功能與特性,推出了以IP和系統(tǒng)為中心的設(shè)計(jì)環(huán)境Vivado?設(shè)計(jì)套件。該套件可加速集成和實(shí)現(xiàn),從而幫助設(shè)計(jì)人員提高開(kāi)發(fā)生產(chǎn)力,進(jìn)而動(dòng)態(tài)開(kāi)發(fā)出Smater嵌入式產(chǎn)品
2014-04-21 15:49:33

詳解All Programmable Smarter Vision解決方案

詳解All Programmable Smarter Vision解決方案
2021-06-02 06:56:12

請(qǐng)問(wèn)FPGASoC將朝什么趨勢(shì)發(fā)展?

過(guò)去一年中,FPGA巨頭(Xilinx)在中國(guó)大舉構(gòu)建生態(tài)系統(tǒng),其速度和力度讓人吃驚。2006年末,公司董事會(huì)主席、總裁兼CEOWimRoelandts來(lái)華宣布了“促進(jìn)中國(guó)電子設(shè)計(jì)創(chuàng)新
2019-10-28 06:10:28

轉(zhuǎn):FPGA、CPU與DSP技術(shù)正在走向融合

。這個(gè)架構(gòu)針對(duì)的是嵌入式軟件開(kāi)發(fā)工程師,而不是FPGA工程師?!? 時(shí)隔不到一年,于2011年3月4日又推出擴(kuò)展處理平臺(tái)Zynq-7000系列,把FPGA+ASIC+ASSP優(yōu)勢(shì)集成在一起
2011-07-21 10:52:00

這顆是限制料還是翻新料?

絲印查不到系列型號(hào),引腳數(shù)量也對(duì)不上所有型號(hào)規(guī)格,也沒(méi)有韓國(guó)產(chǎn)地
2023-02-24 17:01:32

選擇(Xilinx)FPGA 7系列芯片的N個(gè)理由

典型應(yīng)用以及芯片未來(lái)展望等方面,深入闡述工程師選擇Xilinx FPGA芯片的理由?! ±碛? 業(yè)界性?xún)r(jià)比之王  的最新7系列FPGA芯片包括3個(gè)子系列,Artix-7、 Kintex-7
2012-09-06 16:24:35

選擇ASSP還是采用合適的SoC?

、密度和性能方面獲得與ASIC相同的功能,增加靈活性且降低風(fēng)險(xiǎn)。 現(xiàn)在,推出擴(kuò)展式處理平臺(tái),增加了一種新選擇:將雙核ARM Cortex-A9 MPCore處理器與關(guān)鍵外設(shè)及可編程邏輯整合
2011-06-28 16:03:06

采用FPGA實(shí)現(xiàn)DisplayPort詳細(xì)教程【內(nèi)部資料】

一些芯片制造商已針對(duì)上述應(yīng)用推出了現(xiàn)成的標(biāo)準(zhǔn)發(fā)送器和接收機(jī),而推出了名為 Xilinx LogiCORETMDisplayPort v1.1(v1.2 將在 IDS 12.1中配套提供
2012-03-01 11:10:18

采用Xilinx FPGA加速機(jī)器學(xué)習(xí)應(yīng)用

全球領(lǐng)先的中文互聯(lián)網(wǎng)搜索引擎提供商百度正在采用FPGA加速其中國(guó)數(shù)據(jù)中心的機(jī)器學(xué)習(xí)應(yīng)用。兩家公司正合作進(jìn)一步擴(kuò)大FPGA加速平臺(tái)的部署規(guī)模。新興應(yīng)用的快速發(fā)展正日漸加重計(jì)算工作的負(fù)載,數(shù)據(jù)中心
2016-12-15 17:15:52

高價(jià)回收系列IC

高價(jià)回收系列IC長(zhǎng)期回收系列IC,高價(jià)求購(gòu)系列IC。深圳帝歐長(zhǎng)期回收ic電子料,帝歐趙生***QQ1816233102/879821252郵箱dealic@163.com。帝歐回收
2021-04-06 18:07:50

:“玩轉(zhuǎn)FPGA (xilinx)FPGA設(shè)計(jì)大賽”獲獎(jiǎng)獎(jiǎng)品展示

  電子發(fā)燒友網(wǎng)訊:由(xilinx)公司和華強(qiáng)PCB網(wǎng)贊助,電子發(fā)燒友網(wǎng)主辦的玩轉(zhuǎn)FPGA,設(shè)計(jì)大賽已經(jīng)圓滿(mǎn)結(jié)束。本活動(dòng)獲獎(jiǎng)名單已經(jīng)公布,詳見(jiàn):玩轉(zhuǎn)FPGA (xilinx
2012-09-06 14:33:50

Xilinx/ XCS40XL-5PQ240C FPGA現(xiàn)場(chǎng)可編程邏輯器件 IC FPGA 192 I/O 240QFP

品牌XILINX/封裝240-PQFP批次08+數(shù)量3500濕氣敏感性等級(jí) (MSL)3(168 小時(shí))產(chǎn)品族嵌入式 - FPGA(現(xiàn)場(chǎng)可編程門(mén)陣列)系列Spartan?-XLLAB/CLB
2022-04-19 09:45:33

790.被并入AMD對(duì)中國(guó)FPGA廠商有什么意義?

fpga
小凡發(fā)布于 2022-10-05 02:52:44

賽靈思客戶(hù)共賀Vivado 設(shè)計(jì)套件推出

賽靈思推出Vivado 設(shè)計(jì)套件和 Virtex-7 FPGA,使 EVE 等標(biāo)準(zhǔn) FPGA 仿真供應(yīng)商在產(chǎn)品性能和功能方面全面超越定制 ASIC 仿真供應(yīng)商
2012-04-25 09:10:141417

賽靈思vivado設(shè)計(jì)套件助你實(shí)現(xiàn)FPGA完美開(kāi)發(fā)

2012年4月25日全球可編程平臺(tái)領(lǐng)導(dǎo)廠商賽靈思公司全球公開(kāi)發(fā)布了vivado設(shè)計(jì)套件。新的工具套件面向未來(lái)十年 “All Programmable”器件而精心打造, 致力于加速其設(shè)計(jì)生產(chǎn)力。
2012-04-25 15:50:441773

備受青睞 賽靈思推Vivado設(shè)計(jì)套件WebPACK版本

隨著Vivado設(shè)計(jì)套件2012.4版的發(fā)布,客戶(hù)現(xiàn)可立即免費(fèi)下載業(yè)界首款強(qiáng)大的SoC級(jí)的設(shè)計(jì)工具,支持All Programmable設(shè)計(jì)。
2012-12-21 13:46:222650

Vivado Design Suite HLx 版本 2016.4 現(xiàn)已發(fā)布

在? Vivado 2106.4? 版本說(shuō)明 中了解所有上述內(nèi)容以及其它內(nèi)容。 下載最新版 Vivado HLx Edition 之后 ,您就可以進(jìn)入下一步立即加速生產(chǎn)力, 其中包括: 下載
2017-11-10 14:49:02887

Xilinx推出Vivado設(shè)計(jì)套件HLx版 為主流系統(tǒng)及平臺(tái)設(shè)計(jì)人員帶來(lái)超高生產(chǎn)力

,為All Programmable SoCFPGA以及打造復(fù)用平臺(tái)提供了全新超高生產(chǎn)力設(shè)計(jì)方法。新版 HLx 包括 HL 系統(tǒng)版本、HL 設(shè)計(jì)版本和 HL WebPACK? 版本。所有
2017-02-08 19:35:06386

Vivado 2017.1 的 HLx 版本已可下載_兩大特色先知道

搭載“部分重配置技術(shù)”的 Vivado 2017.1 的 HLx 版本軟件現(xiàn)在可以下載了!
2018-07-08 06:23:004534

Xilinx發(fā)布唯一SoC增強(qiáng)型Vivado設(shè)計(jì)套件,可大大提高生產(chǎn)力

賽靈思公司(Xilinx)今天宣布推出可編程行業(yè)唯一 SoC 增強(qiáng)型設(shè)計(jì)套件Vivado設(shè)計(jì)套件 的2014.3版本、SDK 和最新 UltraFast 嵌入式設(shè)計(jì)方法指南,為 Zynq-7000
2018-09-06 16:07:001466

賽靈思Vivado設(shè)計(jì)套件推出2013.1版本,提供IP 集成器和高層次綜合功能

關(guān)鍵詞:Vivado , 設(shè)計(jì)套件 賽靈思公司(Xilinx)今天宣布, 其業(yè)界首款可編程SoC級(jí)增強(qiáng)型Vivado設(shè)計(jì)套件的最新版本在生產(chǎn)力方面進(jìn)行了兩大改進(jìn)。Vivado設(shè)計(jì)套件2013.1版本
2018-09-25 09:18:01275

賽靈思推出首個(gè)基于機(jī)器學(xué)習(xí)優(yōu)化算法 FPGA EDA 工具套件

賽靈思公司昨日宣布推出 Vivado ML 版,這是業(yè)內(nèi)首個(gè)基于機(jī)器學(xué)習(xí)( ML )優(yōu)化算法以及先進(jìn)的面向團(tuán)隊(duì)協(xié)作的設(shè)計(jì)流程打造FPGA EDA 工具套件,可以顯著節(jié)省設(shè)計(jì)時(shí)間與成本。與目前
2021-06-24 11:42:161825

賽靈思Vivado ML版優(yōu)化應(yīng)用設(shè)計(jì)

賽靈思近日宣布推出 Vivado ML 版,這是業(yè)內(nèi)首個(gè)基于機(jī)器學(xué)習(xí)(ML )優(yōu)化算法以及先進(jìn)的面向團(tuán)隊(duì)協(xié)作的設(shè)計(jì)流程打造FPGA EDA 工具套件,可以顯著節(jié)省設(shè)計(jì)時(shí)間與成本,與目前
2021-07-02 16:40:132403

Vivado? 設(shè)計(jì)套件 2023.2 版本:加速自適應(yīng) SoCFPGA 產(chǎn)品設(shè)計(jì)

員和系統(tǒng)架構(gòu)師需要探索更為高效的全新工作方式。 AMD Vivado? 設(shè)計(jì)套件 可提供易于使用的開(kāi)發(fā)環(huán)境和強(qiáng)大的工具,有助于 加速大型自適應(yīng) SoCFPGA等系列產(chǎn)品的設(shè)計(jì)與上市 。 現(xiàn)在
2023-11-02 08:10:02600

已全部加載完成