電子發(fā)燒友App

硬聲App

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

電子發(fā)燒友網(wǎng)>可編程邏輯>Stratix 10 FPGA和SoC體系結(jié)構(gòu)和產(chǎn)品細(xì)節(jié)公布,將云時(shí)代的網(wǎng)絡(luò)通信技術(shù)推向了又一個(gè)巔峰

Stratix 10 FPGA和SoC體系結(jié)構(gòu)和產(chǎn)品細(xì)節(jié)公布,將云時(shí)代的網(wǎng)絡(luò)通信技術(shù)推向了又一個(gè)巔峰

收藏

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴

評(píng)論

查看更多

相關(guān)推薦

無(wú)線傳感器網(wǎng)絡(luò)體系結(jié)構(gòu)分析

本文對(duì)無(wú)線傳感器網(wǎng)絡(luò)體系結(jié)構(gòu)進(jìn)行了較為深入的研究,從物理體系結(jié)構(gòu)、軟件體系結(jié)構(gòu)通信體系結(jié)構(gòu)三個(gè)層面進(jìn)行了分析。
2011-11-03 16:24:517582

SoC FPGA采用64位ARM核背后的“硝煙”

FPGA兩大業(yè)者Xilinx與Altera戰(zhàn)火已經(jīng)燃燒到了最先進(jìn)制程領(lǐng)域。Altera在今年6月宣布將采用這一工藝生產(chǎn)下一代SoC FPGA產(chǎn)品Stratix 10以來(lái),這款最新產(chǎn)品技術(shù)細(xì)節(jié)一直
2013-11-08 11:29:051448

FPGA上實(shí)現(xiàn)網(wǎng)絡(luò)通信用的協(xié)議

和外部設(shè)備。FPGA可以通過(guò)實(shí)現(xiàn)USB協(xié)議來(lái)支持USB通信??偟膩?lái)說(shuō),選擇哪種網(wǎng)絡(luò)通信協(xié)議要根據(jù)應(yīng)用的具體需求和FPGA的性能來(lái)決定,需要對(duì)不同的協(xié)議進(jìn)行分析和評(píng)估。無(wú)意發(fā)現(xiàn)個(gè)FPGA技術(shù)還不錯(cuò)的公司,叫芯加速,可以了解
2023-03-27 09:01:46

SoC設(shè)計(jì)中的片上通信體系結(jié)構(gòu)研究,不看肯定后悔

SoC設(shè)計(jì)中的片上通信體系結(jié)構(gòu)研究,不看肯定后悔
2021-05-26 06:30:47

Stratix 10 MX FPGA是什么?Stratix 10 MX FPGA有哪些功能?

請(qǐng)問(wèn)Stratix 10 MX FPGA是什么?Stratix 10 MX FPGA有哪些功能?
2021-07-09 08:08:06

Stratix III FPGA與Xilinx Virtex-5之間有什么不同?

Stratix III FPGA與Xilinx Virtex-5的體系結(jié)構(gòu)對(duì)比Stratix III FPGA與Xilinx Virtex-5的性能對(duì)比
2021-05-07 07:00:14

ARM SOC體系結(jié)構(gòu)

ARMSOC 體系結(jié)構(gòu)
2016-11-22 10:54:31

ARM SoC體系結(jié)構(gòu)

介紹ARM 的片上系統(tǒng)體系結(jié)構(gòu)
2016-03-31 23:03:45

ARM SoC體系結(jié)構(gòu)(中文版)

本帖最后由 eehome 于 2013-1-5 09:52 編輯 ARM SoC體系結(jié)構(gòu)(中文版)
2012-10-26 21:36:12

ARM SoC體系結(jié)構(gòu)(中文版)

ARM SoC體系結(jié)構(gòu)
2020-01-28 13:57:51

ARM體系結(jié)構(gòu)ABl的v1和v2之間的差異

些不兼容。 本文檔的以下小節(jié)總結(jié)了每個(gè)組件版本2和版本1之間的視角和細(xì)節(jié)變化。 版本2還為ARM體系結(jié)構(gòu)的ABl添加了附錄[Addenda]。這說(shuō)明了標(biāo)準(zhǔn)的后期添加,并且是將在未來(lái)維護(hù)期間添加的材料的占位符。
2023-08-02 08:53:35

ARM體系結(jié)構(gòu)、處理器和設(shè)備開(kāi)發(fā)文章

ARM產(chǎn)品必須如何運(yùn)行的體系結(jié)構(gòu)規(guī)范。 此外,些合作伙伴還授權(quán)實(shí)施符合架構(gòu)規(guī)范的自己的ARM處理器。 這導(dǎo)致分層劃分為三個(gè)級(jí)別的規(guī)范,這些規(guī)范共同描述整個(gè)SoC的行為和程序員模型
2023-08-21 07:28:01

ARM體系結(jié)構(gòu)和編程

本帖最后由 eehome 于 2013-1-5 09:47 編輯 ARM體系結(jié)構(gòu)和編程
2012-12-04 03:35:56

ARM體系結(jié)構(gòu)是怎樣的?

ARM體系結(jié)構(gòu)是怎樣的?
2021-11-05 06:40:10

ARM體系結(jié)構(gòu)標(biāo)準(zhǔn)配置

ARM體系結(jié)構(gòu)包含大量功能,這些功能被描述為可選或定義的實(shí)施。來(lái)自平臺(tái)操作系統(tǒng)供應(yīng)商的反饋表明這種可變性對(duì)于系統(tǒng)代碼的開(kāi)發(fā)人員來(lái)說(shuō)是個(gè)實(shí)質(zhì)性的問(wèn)題,由于操作系統(tǒng)必須滿足各種不同的系統(tǒng)配置,導(dǎo)致開(kāi)發(fā)
2023-08-08 07:40:40

ARM同步原件體系結(jié)構(gòu)指南

本文介紹ARM中可用的硬件同步原語(yǔ)體系結(jié)構(gòu),并提供系統(tǒng)級(jí)程序員如何使用它們的示例。
2023-08-02 10:59:00

ARM和Cortex-MARM處理器的體系結(jié)構(gòu)定義

ARM和Cortex-MARM處理器的體系結(jié)構(gòu)定義指令集(ISA)和基于這一體系結(jié)構(gòu)下處理器的模型。ARM的指令集從ARMv1發(fā)展到今天的ARMv9,每體系結(jié)構(gòu)的修改都會(huì)添加實(shí)用技術(shù)。
2022-01-25 07:33:48

ARM嵌入式體系結(jié)構(gòu)與接口技術(shù).ARM SoC體系結(jié)構(gòu)(中文版)

ARM嵌入式體系結(jié)構(gòu)與接口技術(shù).pdf{:1:}{:1:}{:1:}ARM SoC體系結(jié)構(gòu)(中文版).pd
2013-03-23 16:04:52

ARM架構(gòu)的SoC FPGA繼續(xù)更新,IA架構(gòu)的未來(lái)也會(huì)有!

Intel FPGA產(chǎn)品的最高水平。全新的架構(gòu)的設(shè)計(jì)使其在邏輯設(shè)計(jì)中可以實(shí)現(xiàn)個(gè)很好的管道安排,這也就意味著更快的時(shí)鐘速度,進(jìn)步而言就是更高的性能提升。此外,StraTIx10中使用了硬化的單精度DSP模塊
2017-01-06 18:00:47

ATE開(kāi)放式體系結(jié)構(gòu)的硬件基礎(chǔ),總結(jié)的太棒

ATE開(kāi)放式體系結(jié)構(gòu)的硬件基礎(chǔ),總結(jié)的太棒
2021-05-31 06:16:22

Altera SoC FPGA體系結(jié)構(gòu)有多重要?

SoCFPGA器件在個(gè)器件中同時(shí)集成了處理器和FPGA體系結(jié)構(gòu)。兩種技術(shù)合并起來(lái)具有很多優(yōu)點(diǎn),包括更高的集成度、更低的功耗、更小的電路板面積,以及處理器和FPGA之間帶寬更大的通信等等。這同類(lèi)最佳的器件發(fā)揮了處理器與FPGA系統(tǒng)融合的優(yōu)勢(shì),同時(shí)還保留了獨(dú)立處理器和FPGA方法的優(yōu)點(diǎn)。
2019-09-26 07:59:27

Altera率先交付高性能28nm FPGA量產(chǎn)芯片

延時(shí)實(shí)現(xiàn)最佳性能。AdvancedIO的產(chǎn)品結(jié)合Altera最新28-nm FPGA技術(shù),提供理想的解決方案。在我們的網(wǎng)絡(luò)卡中采用Altera Stratix V FPGA后,我們能夠在市場(chǎng)上推出
2012-05-14 12:38:53

Arm CoreSight體系結(jié)構(gòu)規(guī)范

本文檔描述CoreSight體系結(jié)構(gòu),平臺(tái)和系統(tǒng)使用。
2023-08-09 06:08:20

Armv9-A體系結(jié)構(gòu)參考手冊(cè)

本增補(bǔ)件是Armv9-A體系結(jié)構(gòu)的Arm?體系結(jié)構(gòu)參考手冊(cè)增補(bǔ)件輪廓本書(shū)介紹Armv9-A體系結(jié)構(gòu)擴(kuò)展,因此必須與Arm?體系結(jié)構(gòu)參考手冊(cè)起閱讀A型架構(gòu)。
2023-08-08 07:07:05

Arm的DRTM體系結(jié)構(gòu)規(guī)范

本規(guī)范定義基于Arm A配置文件體系結(jié)構(gòu)的處理器的動(dòng)態(tài)測(cè)量信任根(DRTM)體系結(jié)構(gòu)。本規(guī)范基于TCG D-RTM體系結(jié)構(gòu)[4]的概念,但作為個(gè)獨(dú)立的獨(dú)立文檔發(fā)揮作用。它使用了TCG體系結(jié)構(gòu)
2023-08-08 07:45:00

LABVIEW實(shí)現(xiàn)網(wǎng)絡(luò)通信的方法

在LABVIEW中實(shí)現(xiàn)網(wǎng)絡(luò)通信的幾種方法1 引言  隨著計(jì)算機(jī)技術(shù)、大規(guī)模集成電路、通信技術(shù)等的飛速發(fā)展,儀器系統(tǒng)與計(jì)算機(jī)軟件技術(shù)緊密結(jié)合,使得傳統(tǒng)儀器的概念得以突破,出現(xiàn)種全新的儀器概念
2014-12-12 18:02:17

Microarchitecture指令集體系結(jié)構(gòu)

第二章 ARM微處理器概述與編程模型ARM體系結(jié)構(gòu)及其發(fā)展歷史處理器的體系結(jié)構(gòu)處理器微架構(gòu) Microarchitecture指令集體系結(jié)構(gòu) Architecture幾種常見(jiàn)的指令集X86Inter
2021-12-14 07:13:43

OpenCL平臺(tái)和英特爾Stratix 10 FPGA的結(jié)合使用

在這個(gè)高度依賴(lài)圖像的時(shí)代,英特爾? FPGA 可利用 OpenCL? 平臺(tái)滿足巨大的圖像處 理和分類(lèi)需求簡(jiǎn)介從 2015 年到 2020 年,互聯(lián)網(wǎng)視頻流量增長(zhǎng)四倍。[1] 鑒于可視數(shù)據(jù)的爆炸性
2019-07-17 06:34:16

RFID閱讀器的軟件體系結(jié)構(gòu)是怎樣構(gòu)成的?

rfid技術(shù)是什么?rfid技術(shù)有哪些應(yīng)用?RFID閱讀器的軟件體系結(jié)構(gòu)是怎樣構(gòu)成的?
2021-05-26 06:52:32

STM32F10xxx標(biāo)準(zhǔn)外設(shè)庫(kù)體系結(jié)構(gòu)由什么組成?功能是什么?

STM32標(biāo)準(zhǔn)外設(shè)庫(kù)是什么?有什么優(yōu)勢(shì)?STM32F10xxx標(biāo)準(zhǔn)外設(shè)庫(kù)體系結(jié)構(gòu)由什么組成?功能是什么?
2021-09-27 06:56:59

《RISC-V體系結(jié)構(gòu)編程與實(shí)踐》試讀

本書(shū)詳細(xì)地介紹RISC-V的基本原理、指令集、編程工具和環(huán)境、體系結(jié)構(gòu)和擴(kuò)展以及應(yīng)用案例和實(shí)踐等方面的內(nèi)容,覆蓋了RISC-V體系結(jié)構(gòu)的各個(gè)方面,使讀者能夠全面深入地了解RISC-V的體系結(jié)構(gòu)
2023-04-03 15:15:20

代自動(dòng)測(cè)試系統(tǒng)體系結(jié)構(gòu)

本帖最后由 sinap_zhj 于 2016-4-16 14:52 編輯 下代自動(dòng)測(cè)試系統(tǒng)體系結(jié)構(gòu)首先是信息共享和交互的結(jié)構(gòu),能夠滿足測(cè)試系統(tǒng)內(nèi)部各組件間、不同測(cè)試系統(tǒng)之間、測(cè)試系統(tǒng)
2016-04-16 14:47:33

不對(duì)稱(chēng)內(nèi)核的引導(dǎo)固件體系結(jié)構(gòu)的設(shè)計(jì)方法你知道嗎?

本文展示為不對(duì)稱(chēng)內(nèi)核系統(tǒng)設(shè)計(jì)引導(dǎo)體系結(jié)構(gòu)的不同設(shè)計(jì)方法。此類(lèi)系統(tǒng)的設(shè)計(jì)方法不限于本文所述內(nèi)容,但主要受SOC設(shè)計(jì)的限制。設(shè)計(jì)人員甚至可以根據(jù)硬件架構(gòu)結(jié)合使用所述不同方法。
2021-02-22 06:43:03

了解體系結(jié)構(gòu) - 介紹 Arm 體系結(jié)構(gòu)

。該體系結(jié)構(gòu)為軟件開(kāi)發(fā)人員公開(kāi)了個(gè)通用的指令集和工作流程,也稱(chēng)為程序員模型。這有助于確保架構(gòu)的不同實(shí)現(xiàn)之間的互操作性,以便軟件可以在不同的 Arm 設(shè)備上運(yùn)行。本指南為任何對(duì)此感興趣的人介紹 Arm
2023-08-01 14:35:14

什么是嵌入式數(shù)控系統(tǒng)軟硬件體系結(jié)構(gòu)?

嵌入式技術(shù)和數(shù)控技術(shù)結(jié)合起來(lái)產(chǎn)生了很多理論和應(yīng)用成果。但是,隨著機(jī)床加工零件復(fù)雜程度越來(lái)越大,建立嵌入式數(shù)控系統(tǒng)致的體系架構(gòu)越來(lái)越迫切。沒(méi)有體系結(jié)構(gòu)提供通用的方法指導(dǎo),各式各樣的軟硬件模塊集成到
2019-09-02 06:36:37

分享款不錯(cuò)的基于DSP技術(shù)的汽車(chē)定位防盜系統(tǒng)體系結(jié)構(gòu)研究

分享款不錯(cuò)的基于DSP技術(shù)的汽車(chē)定位防盜系統(tǒng)體系結(jié)構(gòu)研究
2021-05-18 07:04:13

FPGA體系結(jié)構(gòu)能夠?qū)崿F(xiàn)的并行運(yùn)算

。利用FPGA,可以多個(gè)設(shè)計(jì)功能集成到個(gè)器件中。這種功能性的集成也可以提高性能、減小面積和功耗。信號(hào)處理實(shí)現(xiàn)的另一個(gè)潛在的優(yōu)點(diǎn)是,FPGA中包含些預(yù)先驗(yàn)證過(guò)的信號(hào)處理算法單元。這些IP核或者塊可以
2021-12-15 06:30:00

基于FPGA的多時(shí)鐘片上網(wǎng)絡(luò)該怎么設(shè)計(jì)?

FPGA 上設(shè)計(jì)個(gè)高性能、靈活的、面積小的通信體系結(jié)構(gòu)項(xiàng)巨大的挑戰(zhàn)。大多數(shù)基于FPGA 的片上網(wǎng)絡(luò)都是運(yùn)行在個(gè)時(shí)鐘下。隨著FPGA 技術(shù)的發(fā)展,Xilinx 公司推出了Virtex-4
2019-08-21 06:47:43

基于LABVIEW實(shí)現(xiàn)網(wǎng)絡(luò)通信的方法

來(lái)實(shí)現(xiàn)網(wǎng)絡(luò)通信?! ”疚膶?duì)以上各種實(shí)現(xiàn)方法進(jìn)行探討,最后簡(jiǎn)單地分析各種方法的優(yōu)缺點(diǎn)及應(yīng)用場(chǎng)合。2 網(wǎng)絡(luò)協(xié)議通信2.1 TCP通信技術(shù)  網(wǎng)絡(luò)通信協(xié)議是網(wǎng)絡(luò)中傳遞、管理信息的些規(guī)范,是計(jì)算機(jī)之間相互通信
2019-04-28 10:04:13

基于TCP/IP的網(wǎng)絡(luò)通信應(yīng)用程序的相關(guān)資料分享

基于TCP/IP的網(wǎng)絡(luò)通信應(yīng)用程序(TCP-Client) 不管是嵌入式Linux應(yīng)用程序,還是物聯(lián)網(wǎng)IoT應(yīng)用開(kāi)發(fā),網(wǎng)絡(luò)通信定是個(gè)不可或缺的重要環(huán)節(jié)??梢哉f(shuō),沒(méi)有網(wǎng)絡(luò)支持,整個(gè)物聯(lián)網(wǎng)應(yīng)用體系
2021-11-05 09:06:11

如何為4D無(wú)線通信設(shè)計(jì)基于軟件無(wú)線電及變寬度SIMD處理器體系結(jié)構(gòu)?

本文以4G無(wú)線通信學(xué)術(shù)熱點(diǎn)為研究對(duì)象,結(jié)合4G無(wú)線通信協(xié)議和高清視頻中所使用的算法,研究和設(shè)計(jì)基于SDR的變寬度SIMD處理器體系結(jié)構(gòu),包括處理器的工作模式、PE核標(biāo)量流水線。仿真結(jié)果驗(yàn)證該處理器體系結(jié)構(gòu)設(shè)計(jì)的正確性。
2021-05-20 06:18:53

如何去劃分通信計(jì)算機(jī)網(wǎng)絡(luò)體系結(jié)構(gòu)通信協(xié)議?

如何去劃分通信計(jì)算機(jī)網(wǎng)絡(luò)體系結(jié)構(gòu)通信協(xié)議?什么是子網(wǎng)掩碼?RARP協(xié)議工作流程是怎樣的?
2021-06-21 06:21:16

如何實(shí)現(xiàn)ARM體系結(jié)構(gòu)的處理器與DSP的數(shù)據(jù)通信?

如何實(shí)現(xiàn)在Linux操作系統(tǒng)下ARM體系結(jié)構(gòu)的處理器與DSP的數(shù)據(jù)通信
2021-05-28 06:11:36

嵌入式Linux網(wǎng)絡(luò)驅(qū)動(dòng)程序的體系結(jié)構(gòu)和實(shí)現(xiàn)原理是什么

嵌入式Linux網(wǎng)絡(luò)驅(qū)動(dòng)程序是什么嵌入式Linux網(wǎng)絡(luò)驅(qū)動(dòng)程序的體系結(jié)構(gòu)和實(shí)現(xiàn)原理如何將設(shè)備驅(qū)動(dòng)模塊編譯進(jìn)內(nèi)核
2021-04-26 06:03:26

嵌入式微處理器體系結(jié)構(gòu)

處理器DSP4、嵌入式片上系統(tǒng)SOC(System-on-a-Chip)三、多核處理器四、嵌入式操作系統(tǒng)EOS五、嵌入式實(shí)時(shí)操作系統(tǒng)RTOS六、嵌入式系統(tǒng)設(shè)計(jì)七、嵌入式系統(tǒng)的軟件、嵌入式微處理器體系結(jié)構(gòu)1、馮諾依曼體系結(jié)構(gòu)(1)程序和控制共用個(gè)存儲(chǔ)
2021-11-08 06:57:02

帶你了解Linux內(nèi)核體系結(jié)構(gòu)

,內(nèi)核被劃分為多個(gè)子系統(tǒng)。Linux 也可以看作是個(gè)整體,因?yàn)樗鼤?huì)將所有這些基本服務(wù)都集成到內(nèi)核中。這與微內(nèi)核的體系結(jié)構(gòu)不同,后者會(huì)提供些基本的服務(wù),例如通信、I/O、內(nèi)存和進(jìn)程管理,更具體的服務(wù)
2018-08-27 10:31:28

微處理器體系結(jié)構(gòu)及其設(shè)計(jì)技術(shù)簡(jiǎn)析

微處理器體系結(jié)構(gòu),處理器設(shè)計(jì)技術(shù),指令系統(tǒng)設(shè)計(jì),流水線技術(shù),典型微處理體系結(jié)構(gòu)。
2021-12-22 06:33:03

怎樣去設(shè)計(jì)Microwindows的體系結(jié)構(gòu)

Microwindows最新版本0. 9有哪些特性?怎樣去設(shè)計(jì)Microwindows的體系結(jié)構(gòu)?Microwindows在仿真環(huán)境下有哪些應(yīng)用?
2021-04-27 06:05:26

無(wú)線傳感器網(wǎng)絡(luò)體系結(jié)構(gòu)研究

數(shù)據(jù)管理能力和能量效率,降低了應(yīng)用開(kāi)發(fā)的復(fù)雜性。   4 無(wú)線傳感器網(wǎng)絡(luò)通信體系結(jié)構(gòu)  無(wú)線傳感器網(wǎng)絡(luò)的實(shí)現(xiàn)需要自組織網(wǎng)絡(luò)技術(shù),相對(duì)于般意義上的自組織網(wǎng)絡(luò),傳感器網(wǎng)絡(luò)有以下些特色,需要在體系結(jié)構(gòu)
2010-03-23 14:57:06

智能電網(wǎng)的網(wǎng)絡(luò)通信架構(gòu)及關(guān)鍵技術(shù)解析

的生產(chǎn)運(yùn)行、輸電、 配電、市場(chǎng)業(yè)務(wù)等多個(gè)領(lǐng)域提供服務(wù),需求的多樣 性決定其構(gòu)成的復(fù)雜性,智能電網(wǎng)的網(wǎng)絡(luò)支撐體 系將是個(gè)融合多種網(wǎng)絡(luò)技術(shù)的綜合平臺(tái),有多 種網(wǎng)絡(luò)成分構(gòu)成,既需要骨干網(wǎng),又需要接入網(wǎng)
2013-10-09 11:42:53

淺析嵌入式實(shí)時(shí)系統(tǒng)的體系結(jié)構(gòu)設(shè)計(jì)

②和③D.①、②和③62、D[解析] 體系結(jié)構(gòu)描述系統(tǒng)的分解、全局控制流、錯(cuò)誤處理策略、子系統(tǒng)間的通信協(xié)議和接口、系統(tǒng)安全策略等系統(tǒng)的整體架構(gòu),不關(guān)心子系統(tǒng)的詳細(xì)設(shè)計(jì)和實(shí)現(xiàn)。輸入信號(hào)預(yù)處理、主控制過(guò)程和網(wǎng)絡(luò)接口等都屬于體系結(jié)構(gòu)設(shè)計(jì)的范疇。例2?? 系統(tǒng)分析模型應(yīng)明確體現(xiàn)的.
2021-12-22 06:09:49

物聯(lián)網(wǎng)與嵌入式系統(tǒng)體系結(jié)構(gòu)有怎樣的聯(lián)系呢

  具有網(wǎng)絡(luò)連接的小型嵌入式系統(tǒng)的廣泛部署引入了物聯(lián)網(wǎng)(InternetofThings,簡(jiǎn)稱(chēng)IoT)這術(shù)語(yǔ)。那么物聯(lián)網(wǎng)與嵌入式系統(tǒng)體系結(jié)構(gòu)有怎樣的聯(lián)系呢,是怎樣利用嵌入式開(kāi)發(fā)技術(shù)的呢。  物聯(lián)網(wǎng)
2021-12-17 07:32:43

藍(lán)牙協(xié)議體系結(jié)構(gòu)及工作原理

接口及其控制軟件的標(biāo)準(zhǔn),使移動(dòng)通信與計(jì)算機(jī)網(wǎng)絡(luò)之間能實(shí)現(xiàn)無(wú)縫連接,由此,為不同廠家生產(chǎn)的便攜式設(shè)備提供近距離(10m~100m)范圍內(nèi)的互操作通道。  協(xié)議層次  藍(lán)牙協(xié)議是通信協(xié)議的種,為了把
2018-11-08 11:02:29

計(jì)算機(jī)網(wǎng)絡(luò)體系結(jié)構(gòu)通信協(xié)議有哪幾層

計(jì)算機(jī)網(wǎng)絡(luò)體系結(jié)構(gòu)通信協(xié)議有哪幾層?是如何劃分的?
2021-09-30 08:22:31

超標(biāo)量處理器的微體系結(jié)構(gòu)由哪幾部分組成?

微處理器體系結(jié)構(gòu)由哪幾部分組成?超標(biāo)量處理器的微體系結(jié)構(gòu)由哪幾部分組成?
2022-02-28 07:31:47

軟件通信體系結(jié)構(gòu)規(guī)范下如何實(shí)現(xiàn)FPGA的硬件抽象層設(shè)計(jì)

無(wú)線電具有很強(qiáng)的靈活性。由于軟件無(wú)線電的諸多優(yōu)點(diǎn),美軍的聯(lián)合戰(zhàn)術(shù)無(wú)線電系統(tǒng)(JTRS)計(jì)劃采用了軟件無(wú)線電的設(shè)計(jì)思想,并定義軟件通信體系結(jié)構(gòu)(SCA)規(guī)范。目的是實(shí)現(xiàn)電臺(tái)硬件的模塊化,軟件的可移植
2019-08-07 07:16:31

軟件無(wú)線電的功能結(jié)構(gòu)、關(guān)鍵技術(shù)和難點(diǎn)以及應(yīng)用和發(fā)展前景討論

軟件無(wú)線電是最近幾年提出的種實(shí)現(xiàn)無(wú)線電通信體系結(jié)構(gòu) ,是繼模擬到數(shù)字、固定到移動(dòng)之后 ,無(wú)線通信領(lǐng)域的又一次重大突破。并從軟件無(wú)線電的基本概念出發(fā) ,討論其功能結(jié)構(gòu)、關(guān)鍵技術(shù)和難點(diǎn)以及應(yīng)用和發(fā)展前景。
2019-07-01 06:46:26

選擇合適的SoC FPGA時(shí)體系結(jié)構(gòu)有多重要?

在大部分嵌入式系統(tǒng)中,處理器和現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)完成最繁重的工作。處理器和 FPGA通常單獨(dú)工作,如果兩種技術(shù)能夠起出色的協(xié)同工作,形成功能更強(qiáng)大的嵌入式計(jì)算平臺(tái)。
2019-09-29 07:35:35

面向計(jì)算體系結(jié)構(gòu)的電機(jī)控制,看完你就懂了

面向計(jì)算體系結(jié)構(gòu)的電機(jī)控制,看完你就懂了
2021-05-18 07:03:03

高速串行跟蹤端口體系結(jié)構(gòu)規(guī)范

面積。 本文件涵蓋STP的體系結(jié)構(gòu)定義。請(qǐng)查閱相關(guān)設(shè)計(jì)文件或每個(gè)設(shè)備的數(shù)據(jù)表,用于實(shí)現(xiàn)細(xì)節(jié),如配置選項(xiàng)、電源和面積。
2023-08-02 06:45:51

高頻與高速率共舞 網(wǎng)絡(luò)通信行業(yè)路高歌

,是今后今后功率電感的主流產(chǎn)品,是應(yīng)用于基站DC-DC轉(zhuǎn)換等電源部分的理想產(chǎn)品?! ?b class="flag-6" style="color: red">網(wǎng)絡(luò)路由器設(shè)備面對(duì)安全與故障的挑戰(zhàn)  通信技術(shù)日新月異,在3G的基礎(chǔ)上,與WLAN集體,4G時(shí)代的到來(lái)是指日可待
2013-03-30 11:15:30

《IP交換技術(shù)協(xié)議與體系結(jié)構(gòu)

《IP交換技術(shù)協(xié)議與體系結(jié)構(gòu)》 這資料還是不錯(cuò)的,可供參考學(xué)習(xí)哦!
2006-03-24 22:27:0849

基于Linux操作系統(tǒng)下的TCP/IP網(wǎng)絡(luò)通信研究與應(yīng)用

Linux 操作系統(tǒng)既提供優(yōu)異的網(wǎng)絡(luò)支持,又具有非常嚴(yán)謹(jǐn)?shù)陌踩?b class="flag-6" style="color: red">體系結(jié)構(gòu),因此成為了網(wǎng)絡(luò)通信的主要平臺(tái)。隨著網(wǎng)絡(luò)的不斷發(fā)展,傳統(tǒng)的紙張式的文件傳輸方式已經(jīng)不再適合發(fā)展的需要,
2009-04-24 10:10:137

ARM SoC體系結(jié)構(gòu)(中文版)

ARM SoC體系結(jié)構(gòu)(中文版)的主要內(nèi)容: 第1章 處理器設(shè)計(jì)導(dǎo)論 第2章 ARM體系結(jié)構(gòu) 第3章 ARM匯編語(yǔ)言編程 第4章 ARM的組織和實(shí)現(xiàn) 第5章 ARM的指令集
2009-07-25 17:53:020

XML在多Agent通信體系結(jié)構(gòu)中的應(yīng)用

析和研究了KQML 語(yǔ)言的結(jié)構(gòu)與工作原理及其在實(shí)際使用過(guò)程中所存在的問(wèn)題和障礙,并在此基礎(chǔ)上,結(jié)合主流技術(shù)XML,設(shè)計(jì)出一種新的多Agent 通信體系結(jié)構(gòu),該結(jié)構(gòu)應(yīng)用XML 語(yǔ)言和KQML 集成
2009-09-02 15:45:109

高性能低功耗的SOC平臺(tái)體系結(jié)構(gòu)

本文描述了SOC平臺(tái)體系結(jié)構(gòu)之低功耗高性能的數(shù)字信號(hào)處理的應(yīng)用。這個(gè)平臺(tái)是基于AMBA SOC總線協(xié)議,它結(jié)合了新穎的互連規(guī)范,為了能讓高性能的DSP IP核集成到SOC平臺(tái)中,這個(gè)規(guī)范
2010-02-01 13:58:4014

ARM體系結(jié)構(gòu)與編程

ARM體系結(jié)構(gòu)與編程
2010-02-11 09:35:32157

三層網(wǎng)絡(luò)體系結(jié)構(gòu)的特點(diǎn)和實(shí)現(xiàn)方法

主要論述了三層網(wǎng)絡(luò)體系結(jié)構(gòu)技術(shù)特點(diǎn),組成框架,實(shí)施分類(lèi)和實(shí)現(xiàn)案例。     關(guān)鍵詞:網(wǎng)絡(luò),體系結(jié)構(gòu),特點(diǎn),方案 1 引 言  
2009-05-06 20:15:566723

MIMO技術(shù)體系結(jié)構(gòu)與應(yīng)用

MIMO技術(shù)體系結(jié)構(gòu)與應(yīng)用 為了提高系統(tǒng)容量,下一代的無(wú)線寬帶移動(dòng)通信系統(tǒng)將會(huì)采用MIMO技術(shù),即在基站端放置多個(gè)天
2009-06-01 19:18:261397

LTE體系結(jié)構(gòu)

LTE體系結(jié)構(gòu) LTE體系結(jié)構(gòu)可以借助SAE 體系結(jié)構(gòu)來(lái)做詳細(xì)描述。在SAE 體系結(jié)構(gòu)中,RNC部分功能、GGSN、SGSN 節(jié)點(diǎn)將被融合為一個(gè)新的節(jié)點(diǎn),
2009-06-16 13:09:419535

下一代網(wǎng)絡(luò)體系結(jié)構(gòu)及相關(guān)問(wèn)題的研究

下一代網(wǎng)絡(luò)體系結(jié)構(gòu)及相關(guān)問(wèn)題的研究1.引言隨著網(wǎng)絡(luò)體系結(jié)構(gòu)的演變和寬帶技術(shù)的發(fā)展,傳統(tǒng)網(wǎng)絡(luò)向下一代網(wǎng)絡(luò)的演進(jìn)勢(shì)不可擋。下
2009-08-06 15:03:281168

SoC設(shè)計(jì)中的片上通信體系結(jié)構(gòu)研究

SoC設(shè)計(jì)中的片上通信體系結(jié)構(gòu)研究  自20世紀(jì)70年代以來(lái)的大多數(shù)時(shí)間內(nèi),超大規(guī)模集成電路器件的特征尺寸以每三年70 9/6的速度縮小,從而使得數(shù)目越來(lái)越多的晶
2009-11-10 09:40:45815

網(wǎng)絡(luò)體系結(jié)構(gòu),什么是網(wǎng)絡(luò)體系結(jié)構(gòu)

網(wǎng)絡(luò)體系結(jié)構(gòu),什么是網(wǎng)絡(luò)體系結(jié)構(gòu) 通過(guò)通信信道和設(shè)備互連起來(lái)的多個(gè)不同地理位置的計(jì)算機(jī)系統(tǒng),要使其能協(xié)同工作實(shí)現(xiàn)信息交換和資源共享
2010-04-06 16:30:051607

ASON路由技術(shù)體系結(jié)構(gòu)

本文主要討論自動(dòng)交換光網(wǎng)絡(luò)(ASON)中的路由技術(shù)。首先介紹了ITU-T關(guān)于ASON路由技術(shù)體系結(jié)構(gòu)和對(duì)ASON路由的技術(shù)要求。然后討論了ASON路由技術(shù)與IP網(wǎng)絡(luò)路由的不同
2010-06-06 12:54:162235

體系結(jié)構(gòu)技術(shù)發(fā)展探討

摘要:以流計(jì)算模型為基礎(chǔ)的流體系結(jié)構(gòu),是面向未來(lái)的單片上集成超10億只晶體管和上千ALU時(shí)代的新型體系結(jié)構(gòu),正成為微處理器體系結(jié)構(gòu)研究關(guān)注的前沿焦點(diǎn)之一。首先分析流計(jì)算的背景;總結(jié)現(xiàn)有的具有代表性的流體系結(jié)構(gòu),并對(duì)它們的結(jié)構(gòu)、執(zhí)行模式、并行性、
2011-02-28 09:56:2451

水聲通信網(wǎng)的體系結(jié)構(gòu)及關(guān)鍵技術(shù)綜述

近年來(lái),由于水下通信技術(shù)的發(fā)展和應(yīng)用需求,國(guó)內(nèi)外對(duì)水聲通信網(wǎng)絡(luò)進(jìn)行了大量的研究工作,并且在方案驗(yàn)證、模擬仿真的基礎(chǔ)上,開(kāi)始了水聲網(wǎng)絡(luò)的海上實(shí)驗(yàn)。本文從水聲通信網(wǎng)的發(fā)展過(guò)程和特點(diǎn)出發(fā),系統(tǒng)介紹了水聲通信網(wǎng)的體系結(jié)構(gòu)和關(guān)鍵技術(shù),并且詳細(xì)介紹了
2011-03-15 23:26:3435

基于軟件通信體系結(jié)構(gòu)的DSP硬件抽象層研究

軟件通信體系結(jié)構(gòu)是美國(guó)國(guó)防部的聯(lián)合計(jì)劃辦公室JPO發(fā)布的關(guān)于軟件無(wú)線電體系架構(gòu)的唯一標(biāo)準(zhǔn),當(dāng)前基于軟件通信體系結(jié)構(gòu)的波形組件的開(kāi)發(fā)存在可移植性差、重用性低等問(wèn)題。論文
2011-09-09 12:08:0643

無(wú)線傳感器網(wǎng)絡(luò)體系結(jié)構(gòu)及應(yīng)用

無(wú)線傳感器網(wǎng)絡(luò)體系結(jié)構(gòu)及應(yīng)用......
2016-01-04 15:26:5811

ARM_SoC體系結(jié)構(gòu)講解

ARM SoC體系結(jié)構(gòu),非常實(shí)用和贊的文檔。
2016-01-15 16:07:063

工業(yè)網(wǎng)絡(luò)通信技術(shù)

工業(yè)網(wǎng)絡(luò)通信技術(shù),網(wǎng)絡(luò)通信學(xué)習(xí)的好資料,值得下載哦。
2016-03-21 16:56:3522

網(wǎng)絡(luò)通信技術(shù)對(duì)教育影響

網(wǎng)絡(luò)通信技術(shù)對(duì)教育影響,網(wǎng)絡(luò)通信技術(shù)資料,很好很實(shí)用。
2016-03-28 10:29:579

一種基于體系結(jié)構(gòu)模板的粗粒度可重構(gòu)SoC設(shè)計(jì)方法

針對(duì)傳統(tǒng)的面向應(yīng)用領(lǐng)域的多核SoC體系結(jié)構(gòu)設(shè)計(jì)方法存在系統(tǒng)結(jié)構(gòu)探索空間大、設(shè)計(jì)復(fù)雜度高等問(wèn)題,提出了一種基于體系結(jié)構(gòu)模板的粗粒度可重構(gòu)SoC系統(tǒng)架構(gòu)設(shè)計(jì)方法。該設(shè)計(jì)方法以體系結(jié)構(gòu)設(shè)計(jì)為中心,體系結(jié)構(gòu)
2017-11-29 10:12:140

機(jī)載網(wǎng)絡(luò)體系結(jié)構(gòu)綜述

,包括大尺度三維稀疏分布場(chǎng)景、長(zhǎng)傳輸范圍、移動(dòng)軌跡可預(yù)測(cè)、高速移動(dòng)、高動(dòng)態(tài)拓?fù)浜头秩?b class="flag-6" style="color: red">結(jié)構(gòu)等。這也使得其在體系結(jié)構(gòu)和協(xié)議棧設(shè)計(jì)上面臨新的挑戰(zhàn),成為學(xué)術(shù)界和產(chǎn)業(yè)界的研究熱點(diǎn)。首先,對(duì)機(jī)載網(wǎng)絡(luò)體系結(jié)構(gòu)網(wǎng)絡(luò)特征作了
2018-01-18 15:47:240

SCA軟件通信體系結(jié)構(gòu)的核心框架和使用說(shuō)明

軟件通信體系結(jié)構(gòu)( Software Communications Architecture- -SCA) 是在美軍根據(jù)聯(lián)合戰(zhàn)術(shù)無(wú)線電系統(tǒng)(Joint Tactical Radio System-
2019-09-10 09:36:1266

5G網(wǎng)絡(luò)通信有哪些技術(shù)痛點(diǎn)?光耦技術(shù)在5G網(wǎng)絡(luò)通信的應(yīng)用

5G網(wǎng)絡(luò)通信有哪些技術(shù)痛點(diǎn)?光耦技術(shù)在5G網(wǎng)絡(luò)通信的應(yīng)用? 5G網(wǎng)絡(luò)通信技術(shù)痛點(diǎn): 1. 頻譜資源短缺:5G通信需要更高的頻譜資源來(lái)支持更大的數(shù)據(jù)傳輸量和更高的速度,但是目前無(wú)線通信頻譜資源已經(jīng)
2024-02-18 17:13:30363

已全部加載完成