0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

求一種PCI Express(PCIe)5.0規(guī)范的完整時(shí)鐘解決方案

核芯互聯(lián) ? 來(lái)源:核芯互聯(lián) ? 2023-01-11 10:18 ? 次閱讀

核芯互聯(lián)日前推出了滿足PCI Express(PCIe)5.0規(guī)范的完整時(shí)鐘解決方案,全系列產(chǎn)品完全兼容 PCIe Gen 5 通用時(shí)鐘、分離參考無(wú)展頻(SRNS)和分離參考獨(dú)立展頻(SRIS)架構(gòu),整體方案能夠提供同類產(chǎn)品領(lǐng)先的抖動(dòng)性能,留有顯著的設(shè)計(jì)余量,同時(shí)向下兼容PCIe Gen1/2/3/4。

核芯互聯(lián)日前推出了滿足PCI Express(PCIe)5.0規(guī)范的完整時(shí)鐘解決方案,全系列產(chǎn)品完全兼容 PCIe Gen 5 通用時(shí)鐘、分離參考無(wú)展頻(SRNS)和分離參考獨(dú)立展頻(SRIS)架構(gòu),整體方案能夠提供同類產(chǎn)品領(lǐng)先的抖動(dòng)性能,留有顯著的設(shè)計(jì)余量,同時(shí)向下兼容PCIe Gen1/2/3/4。

方案的所有器件全面支持SSC擴(kuò)頻技術(shù)以顯著地降低EMI。方案的所有器件都可以工作在-40~125℃溫度范圍,并在AEC-Q100認(rèn)證中。

其中時(shí)鐘生成器CLG52147 PCIe可以提供9路100MHz獨(dú)立的LP-HCSL時(shí)鐘輸出,在PCIe Gen 5.0 Common Clock架構(gòu)下,RMS Jitter典型值僅為10fs;時(shí)鐘Buffer CLB53156可以提供6路PCIe 5.0兼容輸出,在PCIe Gen 5.0 Common Clock架構(gòu)下附加抖動(dòng)僅為6fs;時(shí)鐘Buffer CLB53302/53305可以提供多達(dá)10路任意形式差分或者20路任意形式單端輸出,并且提供兩組獨(dú)立的1/2/4分頻,在100MHz輸入時(shí)鐘的條件下,可以獨(dú)立地輸出兩組(每組5個(gè)差分或者10個(gè)單端)100MHz、50MHz或者25MHz時(shí)鐘,充分簡(jiǎn)化了了PCB設(shè)計(jì)。

550b293e-90d6-11ed-bfe3-dac502259ad0.png

CLG52147

CLG52147是一顆高性能的PCIe參考時(shí)鐘發(fā)生器,使用25MHz晶振或時(shí)鐘輸入,采用3.3V供電,符合PCIe Gen1/2/3/4/5規(guī)范,支持SRNS和Common Clock架構(gòu),支持SSC以降低EMI。CLG52147具有業(yè)界領(lǐng)先的抖動(dòng)指標(biāo),PCIe Gen 5 CC的RMS Jitter 典型值為10fs。CLG52147有9個(gè)獨(dú)立的控制引腳用來(lái)開(kāi)啟或關(guān)斷輸出以降低功耗。

552997c0-90d6-11ed-bfe3-dac502259ad0.png

CLG52147功能框圖

553fcd9c-90d6-11ed-bfe3-dac502259ad0.png

CLG52147差分輸出波形

5570b47a-90d6-11ed-bfe3-dac502259ad0.png

CLG52147 SSC展頻

558acc16-90d6-11ed-bfe3-dac502259ad0.png

CLG52147 SSC展頻頻譜

55bf7970-90d6-11ed-bfe3-dac502259ad0.png

CLG52147典型相噪測(cè)試

CLB53156

CLB53156是一顆6路LP-HCSL輸出的,滿足PCIe 5.0規(guī)范的低抖動(dòng)時(shí)鐘Buffer芯片,該芯片同時(shí)也提供PCIe Gen 1/2/3/4的前向兼容性。CLB53156在PCIe Gen 5.0時(shí)附加抖動(dòng)僅為6 fs,優(yōu)秀的性能可以為設(shè)計(jì)人員提供更多的冗余而使整機(jī)獲得更高的性能。

56a2ea3e-90d6-11ed-bfe3-dac502259ad0.png

CLB53156功能框圖

56bd2cc8-90d6-11ed-bfe3-dac502259ad0.png

CLB53156差分輸出波形

CLB53302/53305

CLB53302是一顆支持1/2/4分頻的時(shí)鐘通用時(shí)鐘Buffer,可以支持20路任意形式單端輸出或者10路任意形式差分輸出,同時(shí)輸入輸出可以支持1.8V/2.5V/3.3V任意電壓轉(zhuǎn)換,可以用在包括PCIe 1/2/3/4/5、基站、存儲(chǔ)、服務(wù)器、汽車等在內(nèi)的任意場(chǎng)合,該芯片具有以下特性:

支持PCIeGen1/2/3/4/5

支持1–750MHz工作頻率

支持任意輸入輸出格式:LVPECL, High Swing

CML,LVDS,CML,HCSL,LVCMOS

內(nèi)置LDO以提高電源抑制比

支持20路單端或者10路差分輸出

輸出支持1/2/4分頻

輸入輸出支持任意電壓轉(zhuǎn)換:1.8V/2.5V/3.3V

56d2ba20-90d6-11ed-bfe3-dac502259ad0.png

CLB53302功能框圖

56fe7174-90d6-11ed-bfe3-dac502259ad0.png

CLB53302 HCSL輸出波形





審核編輯:劉清

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • emi
    emi
    +關(guān)注

    關(guān)注

    53

    文章

    3571

    瀏覽量

    127229
  • PCB設(shè)計(jì)
    +關(guān)注

    關(guān)注

    394

    文章

    4668

    瀏覽量

    85132
  • 時(shí)鐘發(fā)生器

    關(guān)注

    1

    文章

    196

    瀏覽量

    67197
  • PCIE總線
    +關(guān)注

    關(guān)注

    0

    文章

    58

    瀏覽量

    13339

原文標(biāo)題:核芯互聯(lián)推出滿足PCIe 5.0規(guī)范的完整時(shí)鐘方案

文章出處:【微信號(hào):gh_0dbe96735e9d,微信公眾號(hào):核芯互聯(lián)】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    泰克推出PCI Express? 5.0收發(fā)機(jī)和參考時(shí)鐘解決方案

     PCI EXPRESS通過(guò)每三年帶寬就會(huì)翻番,并積極引入5.0基本規(guī)范(128 GB/s)來(lái)超越目標(biāo),從而繼續(xù)擴(kuò)展其在高速串行計(jì)算機(jī)總線
    發(fā)表于 02-26 11:06 ?2130次閱讀

    如何進(jìn)行PCI-Express致性測(cè)試和分析

    (擴(kuò)頻時(shí)鐘)來(lái)減少EMI,但是SSC如果使用不當(dāng)?shù)脑捯部赡軙?huì)影響接口互聯(lián)的可靠性。本文介紹如何根據(jù)PCIE的標(biāo)準(zhǔn)及其眾多的子標(biāo)準(zhǔn)定義的測(cè)試規(guī)范和分析方法進(jìn)行致性測(cè)試,同時(shí)討論如何對(duì)S
    發(fā)表于 04-08 08:32

    國(guó)外PCIE的書籍《pci express system architecture》

    `國(guó)外PCIE的書籍《pci express system architecture》寫的很不錯(cuò),受益匪淺,分享給大家是200頁(yè)的精簡(jiǎn)版本,完整版的也有,不過(guò)太多不值得看,精華的200
    發(fā)表于 06-06 13:18

    PCI Express的市場(chǎng)趨勢(shì)及相關(guān)應(yīng)用

    和應(yīng)用的互聯(lián) 在主流的應(yīng)用中實(shí)現(xiàn)低成本的串行解決方案 PCI ExpressPCIe) 是一種主流的串行標(biāo)準(zhǔn),它是2002年問(wèn)世的第三代
    發(fā)表于 05-08 07:00

    PCI Express電源和迷你卡解決方案

    DN346-PCI Express電源和迷你卡解決方案
    發(fā)表于 09-03 08:54

    怎么使用個(gè)多點(diǎn)信號(hào)分配PCIe時(shí)鐘?

    PCI ExpressPCIe)是嵌入式和其它系統(tǒng)類型的背板間通信的個(gè)非常理想的協(xié)議。然而,在嵌入式環(huán)境中,背板連接器引腳通常很昂貴。因此,采用點(diǎn)對(duì)點(diǎn)連接的星型結(jié)構(gòu)的
    發(fā)表于 09-26 07:56

    一種PCIe接口的視頻采集解決方案

    一種PCIe接口的視頻采集解決方案。
    發(fā)表于 04-30 06:29

    如何去設(shè)計(jì)一種PCI Express接口?

    PCI Express總線是什么?如何去設(shè)計(jì)一種PCI Express接口?如何對(duì)PCI
    發(fā)表于 05-21 06:54

    LSI推出PCI Express固態(tài)存儲(chǔ)解決方案樣片

    LSI推出PCI Express固態(tài)存儲(chǔ)解決方案樣片 LSI 公司 日前宣布面向OEM客戶提供PCI Express (
    發(fā)表于 03-23 10:09 ?905次閱讀

    PCI Express解決方案的介紹

    本視頻介紹了在使用AXI Bridge for PCI Express Gen3子系統(tǒng)時(shí)創(chuàng)建使用Tandem with Field Updates流程的PCI Express
    的頭像 發(fā)表于 11-29 06:12 ?3063次閱讀

    Cadence演示面向PCI Express 5.0系統(tǒng)的SoC硅芯片

    俗話說(shuō),畫勝千言;由此推算,段視頻足以洞若觀火。 Cadence 發(fā)布了面向 PCI Express (PCIe)
    的頭像 發(fā)表于 05-14 10:33 ?1992次閱讀

    Cadence PCIe 5.0技術(shù)通過(guò)PCI-SIG?認(rèn)證測(cè)試

    楷登電子(美國(guó) Cadence 公司,NASDAQ:CDNS)今日宣布,其面向 TSMC N7、N6 和 N5 工藝技術(shù) PCI Express?(PCIe?) 5.0
    的頭像 發(fā)表于 06-23 10:17 ?1784次閱讀

    VIAVI公司PCIe 5.0分析儀助力Cadence解決方案通過(guò)測(cè)試

    近日,Cadence Design Systems宣布,其 PHY 和控制器 IP 用于 TSMC N7、N6 和 N5 工藝中的 PCI Express? (PCIe?) 5.0
    的頭像 發(fā)表于 06-23 11:10 ?1755次閱讀

    PCI Express卡機(jī)電規(guī)格

    此卡機(jī)電(CEM)規(guī)范PCI Express?Base的配套規(guī)范規(guī)范,版本5.0。其主要重點(diǎn)是
    發(fā)表于 03-13 13:43 ?0次下載

    PCIe 5.0驗(yàn)證實(shí)戰(zhàn),經(jīng)常遇到的那些問(wèn)題?

    PCIe 5.0是當(dāng)前最新的PCI Express規(guī)范,提供了更高的數(shù)據(jù)傳輸速率和更大的帶寬。
    的頭像 發(fā)表于 10-27 16:23 ?977次閱讀
    <b class='flag-5'>PCIe</b> <b class='flag-5'>5.0</b>驗(yàn)證實(shí)戰(zhàn),經(jīng)常遇到的那些問(wèn)題?