資料介紹
本文轉(zhuǎn)載自: MYMINIEYE微信公眾號
1. 差分信號簡介
1.1 差分信號
區(qū)別于傳統(tǒng)的一根信號線一根地線的做法,差分傳輸在兩根線上都傳輸信號,這兩個信號的振幅相同,相位相反,在這兩根線上的傳輸?shù)男盘柧褪遣罘中盘?。信號接收端通過比較這兩個電壓的差值來判斷發(fā)送端發(fā)送的邏輯狀態(tài)。在電路板上,差分走線必須是等長、等寬、緊密靠近、且在同一層面的兩根線。
1.2 差分信號的抗干擾原理
在實際線路傳輸中,線路存在干擾,并且同時出現(xiàn)在差分線對上,線路傳輸干擾同時存在于走線相同的差分對上,可認(rèn)為一對差分線上所收到的干擾是相同的,但是兩根傳輸線之間的電壓差是不變的,因此差分信號有較強的抗干擾能力。
2. Xilinx 7系列IO實現(xiàn)差分信號
2.1特點
Xilinx 7 系列的提供的bank分為HP(High-performance)和HR(High-range)。HP主要為了滿足高速內(nèi)存的性能要求以及其他chip-to-chip接口,支持最大1.8V的I/O信號,HR主要為了支持更廣泛的I/O標(biāo)準(zhǔn),支持最大3.3V的I/O信號。
Xilinx 7系列FPGA的HR和HP bank,每個bank有50個I/O管腳,每個I/O管腳都可配置成輸入、輸出。每個bank的首尾管腳只能作為單端I/O,其余48個I/O則可配置成24對差分I/O。在差分信號的實現(xiàn)過程中,管腳分配應(yīng)選擇相應(yīng)電平標(biāo)準(zhǔn)的bank中除首尾以外的其他48個IO。
2.2實現(xiàn)
Xilinx 7系列的差分信號的實現(xiàn)主要通過IBUFDS、OBUFDS、IOBUFDS等原語的調(diào)用,在程序中直接進(jìn)行原語的例化,以IBUFDS和OBUFDS為例:
2.2.1IBUFDS
IBUFDS:用于將差分輸入信號轉(zhuǎn)化成標(biāo)準(zhǔn)單端信號,且可加入可選延遲。在IBUFDS原語中,輸入信號為I、IB,一個為主,一個為從,二者相位相反。
源碼
仿真結(jié)果
2.2.2OBUFDS
OBUFDS:將標(biāo)準(zhǔn)單端信號轉(zhuǎn)換成差分信號,輸出端口需要直接對應(yīng)到頂層模塊的輸出信號,和IBUFDS為一對互逆操作。
源碼
仿真結(jié)果
3. GOWIN高云IO實現(xiàn)差分信號
3.1特點
與xilinx 7 系列相比Gowin 高云半導(dǎo)體FPGA產(chǎn)品所有分區(qū)都支持差分輸入,所有分區(qū)支持模擬LVDS差分輸出,但需要使用外部電阻網(wǎng)絡(luò),模擬LVDS差分輸出使用外部電阻匹配和差分LVCMOS緩存輸出實現(xiàn),特定分區(qū)支持真LVDS差分輸出和差分輸入匹配。GW1N系列FPGA產(chǎn)品在分區(qū)1/2/3支持真LVDS差分輸出,分區(qū)0支持100歐姆輸入差分匹配電阻。
3.2實現(xiàn)
Gowin FPGA通過TLVDS_IBUF和ELVDS_IBUF(真差分/模擬差分輸入緩沖器)、TLVDS_OBUF和ELVDS_OBUF(真差分/模擬差分輸出緩沖器)等原語的調(diào)用實現(xiàn)差分信號。以TLVDS_IBUF和TLVDS_OBUF為例。
3.2.1TLVDS_IBUF
TLVDS_IBUF:真差分輸入緩沖器,其中端口I和IB為差分輸入信號,O為輸出的單端信號。
源碼
仿真結(jié)果
3.2.2 TLVDS_OBUF
TLVDS_OBUF:真差分輸出緩沖器,其中端口I為單端輸入信號,O和OB為輸出的差分信號。
源碼
仿真結(jié)果
4. 差分信號的應(yīng)用
差分信號的抗干擾能力強,干擾噪聲一般會等值、同時的被加載到兩根信號線上,噪聲對信號的邏輯意義不產(chǎn)生影響。由于差分信號抗干擾能力強、受外界影響小,并且差分信號在傳輸速率上遠(yuǎn)勝于單端信號,在信號比較微弱、噪聲較高的情況下有明顯的優(yōu)勢,因此差分信號在高速數(shù)字串行接口中非常常見,比如LVDS、Mini_LVDS、RSDS、PPDS、BLVDS、differential HSTL、SSTL等。除此之外,差分信號能有效抑制電磁干擾(EMI)并且信號時序定位準(zhǔn)確。
- 編碼器差分信號轉(zhuǎn)脈沖信號隔離變送器(脈沖信號轉(zhuǎn)換器)
- 使用FPGA I/O優(yōu)化來設(shè)計更高性價比的PCB
- DIN33系列編碼器差分信號轉(zhuǎn)脈沖信號變送器
- 差分信號的優(yōu)缺點及布線要求 0次下載
- 第6章:數(shù)字輸入/輸出模塊(I/O) 19次下載
- 互聯(lián)邏輯電平之差分互聯(lián)綜述 1次下載
- 單端信號和差分信號之間的差異資料下載
- 差分信號的優(yōu)缺點及布線要求
- 差分信號的原理及其在PCB設(shè)計的處理方法
- 使用FPGA實現(xiàn)讀取按鍵信號的實驗資料說明 2次下載
- XAPP520將符合2.5V和3.3V I/O標(biāo)準(zhǔn)的7系列FPGA高性能I/O Bank進(jìn)行連接 75次下載
- 基于FPGA的差分信號阻抗匹配
- 基于低電壓差分信號(LVDS)的高速信號傳輸
- 選擇適合您FPGA系統(tǒng)的I/O體系結(jié)構(gòu)
- 使用LabVIEW FPGA模塊和可重新配置I/O設(shè)備開發(fā)測
- 高速差分信號有哪些 671次閱讀
- 高速差分信號設(shè)計需要關(guān)注的事項 522次閱讀
- 網(wǎng)絡(luò)分析儀如何測量差分信號 971次閱讀
- 差分信號0和1是什么?差分信號怎么區(qū)分正負(fù)? 8466次閱讀
- 物理約束實踐:I/O約束 878次閱讀
- 什么是差分信號?差分信號的優(yōu)勢和注意事項 1.7w次閱讀
- 單端信號與差分信號的區(qū)別 826次閱讀
- 信號完整性基礎(chǔ)--差分信號(一) 5042次閱讀
- 如何辨析單端信號和差分信號 1521次閱讀
- XDC約束技巧之I/O篇(上) 1076次閱讀
- 單端信號和差分信號的對比 1.1w次閱讀
- 一文讀懂差分信號 9665次閱讀
- LabVIEW的RIO與I/O對比 5418次閱讀
- FPGA差分信號緩沖的轉(zhuǎn)換(IBUFDS、IBUFGDS和OBUFDS) 2.3w次閱讀
- 基于FPGA的多路光柵信號采集方案 2490次閱讀
下載排行
本周
- 1電子電路原理第七版PDF電子教材免費下載
- 0.00 MB | 1491次下載 | 免費
- 2單片機(jī)典型實例介紹
- 18.19 MB | 95次下載 | 1 積分
- 3S7-200PLC編程實例詳細(xì)資料
- 1.17 MB | 27次下載 | 1 積分
- 4筆記本電腦主板的元件識別和講解說明
- 4.28 MB | 18次下載 | 4 積分
- 5開關(guān)電源原理及各功能電路詳解
- 0.38 MB | 11次下載 | 免費
- 6100W短波放大電路圖
- 0.05 MB | 4次下載 | 3 積分
- 7基于單片機(jī)和 SG3525的程控開關(guān)電源設(shè)計
- 0.23 MB | 4次下載 | 免費
- 8基于AT89C2051/4051單片機(jī)編程器的實驗
- 0.11 MB | 4次下載 | 免費
本月
- 1OrCAD10.5下載OrCAD10.5中文版軟件
- 0.00 MB | 234313次下載 | 免費
- 2PADS 9.0 2009最新版 -下載
- 0.00 MB | 66304次下載 | 免費
- 3protel99下載protel99軟件下載(中文版)
- 0.00 MB | 51209次下載 | 免費
- 4LabView 8.0 專業(yè)版下載 (3CD完整版)
- 0.00 MB | 51043次下載 | 免費
- 5555集成電路應(yīng)用800例(新編版)
- 0.00 MB | 33562次下載 | 免費
- 6接口電路圖大全
- 未知 | 30320次下載 | 免費
- 7Multisim 10下載Multisim 10 中文版
- 0.00 MB | 28588次下載 | 免費
- 8開關(guān)電源設(shè)計實例指南
- 未知 | 21539次下載 | 免費
總榜
- 1matlab軟件下載入口
- 未知 | 935053次下載 | 免費
- 2protel99se軟件下載(可英文版轉(zhuǎn)中文版)
- 78.1 MB | 537793次下載 | 免費
- 3MATLAB 7.1 下載 (含軟件介紹)
- 未知 | 420026次下載 | 免費
- 4OrCAD10.5下載OrCAD10.5中文版軟件
- 0.00 MB | 234313次下載 | 免費
- 5Altium DXP2002下載入口
- 未知 | 233046次下載 | 免費
- 6電路仿真軟件multisim 10.0免費下載
- 340992 | 191183次下載 | 免費
- 7十天學(xué)會AVR單片機(jī)與C語言視頻教程 下載
- 158M | 183277次下載 | 免費
- 8proe5.0野火版下載(中文版免費下載)
- 未知 | 138039次下載 | 免費
評論
查看更多